SU959288A1 - Устройство дл регистрации ошибок в дискретных каналах св зи - Google Patents
Устройство дл регистрации ошибок в дискретных каналах св зи Download PDFInfo
- Publication number
- SU959288A1 SU959288A1 SU813247271A SU3247271A SU959288A1 SU 959288 A1 SU959288 A1 SU 959288A1 SU 813247271 A SU813247271 A SU 813247271A SU 3247271 A SU3247271 A SU 3247271A SU 959288 A1 SU959288 A1 SU 959288A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- block
- error
- output
- register
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Description
1
Изобретение, относитс к технике измерений в области передачи дискретной информации и может использоватьс при исследовани х, испытани х и регламентных проверках каналов св зи .
Известно устройство, содержащее блок вы влени ошибок, выход которого подключен к входу знакового регистра , а также генератор маркеров, блок управлени и регистрирующий блок (перфоратор)11.
Однако это устройство ocyщecтвл ет регистрацию потока ошибок в блоках длиной 31 бит и не производит регистрацию безошибочных интервалов, в св зи с чем тер етс картина ре-. ального потока ошибок.
Известно устройство дл регистрации ошибок в дискретных каналах св зи , содержащее последовательно соединенные счетчик безошибочных знаков , блок управлени и генератор маркеров , а также регистр, регистрирующий блок, блок выделени ошибок, вход которого вл етс входом устройства , и блок коммутации.режимов раJ боты, первый вход которого объединен с вторым входом блока управлени и подключен к второму выходу счетчика безошибочных знаков С 2.
Однако данное устройство не произto водит отметку начала и конца регистрируемого потока, в св зи с чем информаци о безошибочном интервале длиной , где п - число подр д следующих безошибочных знаков, ,
Claims (2)
- IS 2,..., I, не фиксируетс на промежуточном носителе (интервал длиной 2 подр д следующих безошибочных анаков соответствует одному холостому шагу регистрирующего блока ( перфоратора) и ничем не отличаетс от обычной прот жки ленты во врем заправки в перфоратор). Данное устройство не обеспечивает точную регистрацию безошибочных интервалов, так как при переходе из линейного режима в режим отметки времени,.ввиду отсутстви сброса счетчика безошибочных знаков,к его показани м добавл ютс вновь подсчитанные безошибочные знаки. Устройство также не позвол ет производить регистрацию потока ошибок в каналах св зи, скорость передачи дискретной информации в которых равна или больше бы родействи регистрирующего блока. Цель изобретени - повышение то) ности регистрации ошибок. Дл этого в устройство дл регис рации ошибок в дискретных каналах св зи, содержащее последовательно соединенные счетчик безошибочных знаков, блок управлени и генератор маркеров, а также регистр, регистрирующий блок,блок выделени ошибок , вход которого вл етс входом устройства, и блок коммутации режимов работы, первый вход которого объединен с вторым входом блока управлени и подключен к второму выходу счетчика безошибочных знаков, введены последовательно соединенные блок запуска, блок записи единиц, регистр задержки и дополнительный коммутатор, к дополнительному входу которого подключен первый выход бло ка коммутации режимов работы, второй выход которого через генератор маркеров подключен к соответст вующим входам дополнительного коммуматора , к другим входам которого подключены соответствующие выходы регистра задержки, дополнительный выход которого подключен к второму входу блока коммутации-режимов работы , третий вход которого подключе к выходу Разрешение записи блока управлени , выход Сброс которого через последовательно соединенные счетчик безошибочных знаков, регист и допрлнительный коммутатор подключен к регистрирующему блоку, при этом соответствующие выходы блока управлени подключены к соответствующим входам регистра, выход блока выделени ошибок подсоединен к входу блока запуска, первый и второй выходы которого подсоединены к объединенным первым и вторым входам регистра задержки и счетчика безоши бомных знаков, объединенным с треть 84 блока управим и четвертым входами лени соответственно. На чертеже представлена структурно-электрическа схема устройства. Устройство дл регистрации ошибок 9 дискретных кана{1ах св зи содержит блок Т управлени , генера j:тор 2 маркеров, блок 3 выделени :ОШ1Ибок, регистрирующий блок i, блок 5 коммутации режимов работы, счетчик 6 безошибочных знаков, регистр 7, дополнительный коммутатор 8, регистр 9 задержки, блок 10 запуска, блок записи единиц 11, УСТРОЙСТВО работаетСледующим образом . На выходе блока 3 формируетс двоична последовательность, представл юща собой noTok ошибок в измер емом канале св зи. Данна последовательность сопровождаема синхроимпульсами ,поступает на вход блока 10, которым осуществл етс пуск, блоки,ровка , остановка потока ошибок и синхроимпульсов. Сигнал начальной установки поступает на первый выход блока запуска 10, с которого он поступает на вход блока 11. Последний осуществл ет запись Единицы в первый разр д регистра 9. тем самым вводитс начала отсчета регистрируемого потока ошибок. С момента начала регистрации поток ошибок поступает с второго выхода блока 10 на второй вход регистра 9, а синхроимпульсы с третьего выхода блока 10 поступают на третий вход регистра Sj осуществл продвижение потока ошибок и р.анее записанных в регистр Единиц. Регистр 9 задержки задерживает информацию на 1 знаков. к.ч количество двоичных знаков маркера Начало числа ; количество двоичных знаков маркера Конец числа ; 1ц - количество двоичных знаков, необходимых дл записи числа безошибочного интервала. С последнего разр да регистра 9 сигнал Единица, записанный блоком 11, поступает на третий вход блока 5, разреша прохождение сигнала, поступающего с блока 1 по первому выходу к дополнительному коммутатору 8 дл разрешени считывани реального потока ошибок в параллельном коде из пос5 ледних разр дов регистра 9 через до полнительный коммутатор 8 в регист рирующий блок 4, Формирование сигнала на разрешение считывани , поступающего в блок 5 по второму входу происходит в бло Кб 1, в который поступают поток оши бок и синхроимпульсы. Сигнал управлени поступает на второй выход бло ка 1, откуда он через блок 5 поступ ет на дополнительный коммутатрр. Запись реального потока ошибок, поступающего с регистра 9 через до полнительный коммутатор 8 в регистр рующий блок 4, осуществл етс по си налу Ввод, формируемому в генератюре 2 по сигналу Запись 1, посту пающему из блока 1. Сигнал Запись формируетс из синхроимпульсов блока 1 .В рлучае отсутстви ошибок счетчи ком 6 производитс подсчет безошибочных знаков, на второй инверсный вход которого поступает измер емый поток, а на третий вход - синхроим1пуль ,сы, При отсутствии ошибок в течение m знаков на первом выходе счетчика 6 вырабатываетс сигнал Начало числа (НЧ), который посту пает на первый вход блока 5. Этим запрещаетс прохождение сигнала раз решени считывани по первому выходу на дополнительный коммутатор 8 дл считывани реального потока и снимаетс сигнал со второго выхо да Разрешающий формирование сигнала Ввод в генераторе 2. Одновременно сигнал НЧ поступает на первый вход бЛока 1, с выхода которого сиг нал, поступающий в генератор 2, формирует маркер НЧ и сигнал Ввод, :по которому через дополнительный коммутатор 8 производитс запись признаков НЧ в регистрирующий блок k Счетчик 6 продолжает подсчет безошибочных знаков, поступающих на его второй инверсный вход. При заполнении счетчика 6 на его втором выходе вырабатываетс сигнал 2 , который поступает на второй блока 1, положительный сигнал с выхода которого разрешает прохождение сигнала 2 с выхода -блока Т на соответствующий вхбд генератора 2, который формиру ет маркер 2 и сигнал Ввод, По сигналу Ввод через дополнительный коммутатор 8 производитс запись признака 2 в регистрйрующмй блок 4. 8 При по влении ошибки (группы ошибок ) в регистрируемом потоке, останавливаетс счетчик 6 и открываетс блок 1 по третьему входу. Сигнал Запись с выхода блока 1 поступает на вход регистра 7, осуществл запись информации со счетчика 6. Одновременно сигнал Сброс с блока 1 подаетс на первый вход счетчика 6, осуществл сброс последнего. Запись первого байта из регистра 7 через дополнительный коммутатор 8 в регистрирующий блок k производитс сигналом Ввод, поступающим из генератора . По выходу с блока 1 операци повтор етс n/R раз. Считав последние байт из регистра 7, сигнал с выхода блока 1 подаетс на вход генератора 2 дл выработки признака Конец числа (КЧ). Признак КЧ через дополнительный коммутатор 8 записываетс в регистрирующий блок k по сигналу Ввод. По вл юща с в регистрируемом потоке ошибка (группа ошибок) продвигаетс по регистру 9 синхроимпульсами , поступающими на второй вход регистра 9. Задержка необходима дл записи признаков НЧ, КЧ и содержимого счетчика 6 в регистрирующий блок .Поступивша ошибка (группа оши- . бок) по вл етс на выходе регистра 9 задержанной на М знаков и .взводит блок 5 тем самым, разреша счить1ванГие и запись через дополнительный коммутатор 8 в регистрирующий блок k реального потока ошибок в параллельном коде с последних R разр дов ре-. . гистра 9. Таким образом, исходна информаци потока ошибок,, лоступй в регистрирующий блок , предварительно обрабатываетс , подверга сь сжатию и одновременному преобразованию в форму, удобную дл дальнейшего использовани . Сжатие информации позврл ет в несколько раз увеличить обра-. батываемые информационные массивы , о потоке ошибок дискретного канала из-за уменьшени требуемого обьекта пам ти. Техническа эффективность предлагаемого изобретени заключаетс в возможности точной регистрации потока ошибок в каналах св зи, так как предлагаемое устройство в отличив от прототипа- производит регистрацию информации о безошибочных интервалах длиной k«2, возникающих 8 начале и конце регистрируемого потока а также производит точную регистрацию безошибочных интервалов следующих внутри потока ошибок. Формула изобретени Устройство дл регистрации ошибок в дискретных каналах св зи, содержащее последовательно соединенны счетчик безошибочных знаков, блок управлени и генератор маркеров, а также регистр, регистрирующий блок, блок выделени ошибок, вход которог вл етс входом устройства, и блок коммутации режимов работы, первый вход которого объединен с вторым входбм блока управл.ени и подключен к второму выходу счетчика безошибоч ных знаков, отличающеес тем, что, с целью повышени точности регистрации ошибок,введены -последовательно соединенные блок запус ка , блок записи единиц, регистр задержки и дополнительный коммутатор, к дополнительному входу которого подключен первый выход блока коммутации режимов работы, второй выход которого через генератор маркеров подключен к соответствующим входам 88 дополнительного коммутатора, к другим входам которого подключены соответствующие выходы регистра задержки, дополнительный выход которого подсоединен к второму входу блока коммутации режимов работы,третий вход которого подключен к выходу Разрешение записи блока управлени , выход Сброс которого через последовательно соединенные счетчик безошибочных . знаков, регистр и дополнительный коМмутатор подключен к регистрирующему блоку, при этом соответствующие выходы блока управлени подключены к соответствующим входам регистра, выход блока выделени ошибок подсоединен к входу блока запуска, первый и второй выходы которого подключены к объединенным первым и вторым входам регистра задержки и счетчика безошибоч ных знаков, объединенных с третьим и четвертым входами блока управлени соответственно. Источники информации, прин тые во внимание при .экспертизе 1.Авторское свидетельство СССР № 593320, кл. Н ОА L 1/10, 197.
- 2.Авторское свидетельство СССР № , кл. Н Ok 1 1/10, 1975 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813247271A SU959288A1 (ru) | 1981-02-09 | 1981-02-09 | Устройство дл регистрации ошибок в дискретных каналах св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813247271A SU959288A1 (ru) | 1981-02-09 | 1981-02-09 | Устройство дл регистрации ошибок в дискретных каналах св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU959288A1 true SU959288A1 (ru) | 1982-09-15 |
Family
ID=20942800
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813247271A SU959288A1 (ru) | 1981-02-09 | 1981-02-09 | Устройство дл регистрации ошибок в дискретных каналах св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU959288A1 (ru) |
-
1981
- 1981-02-09 SU SU813247271A patent/SU959288A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2656524A (en) | Data storage and reproducing apparatus | |
GB1163981A (en) | Improvements in or relating to Time Division Communication Systems | |
US2759784A (en) | Decimal-digital recording system | |
SU959288A1 (ru) | Устройство дл регистрации ошибок в дискретных каналах св зи | |
US3815100A (en) | Self-clocking system utilizing guaranteed bit transition | |
US2993195A (en) | groce | |
US2984830A (en) | Digital code translating system | |
SU862375A1 (ru) | Устройство дл обнаружени и регистрации ошибок дискретного канала св зи | |
SU1387024A1 (ru) | Устройство дл регистрации информации | |
RU1795446C (ru) | Многоканальное устройство дл сравнени кодов | |
SU809293A1 (ru) | Устройство дл приема и передачииНфОРМАции | |
SU959287A1 (ru) | Устройство дл регистрации потока ошибок дискретного канала св зи | |
SU1275495A1 (ru) | Устройство дл регистрации информации | |
SU141180A1 (ru) | Способ статистического анализа бинарных каналов св зи | |
SU1188745A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с магнитофоном | |
SU1298940A1 (ru) | Устройство выбора каналов | |
SU554632A1 (ru) | Устройство автоматического определени коэффициента ошибок | |
SU736087A1 (ru) | Устройство дл ввода информации с магнитного носител | |
SU714438A1 (ru) | Устройство дл точечной записи информации | |
SU970459A1 (ru) | Устройство дл контрол записи информации в накопитель с подвижным носителем | |
SU1018067A1 (ru) | Аэромагнитометр | |
SU1672581A1 (ru) | Устройство приема контрольной информации | |
SU1424131A2 (ru) | Устройство дл преобразовани формата телеграмм | |
SU1166291A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU480093A1 (ru) | Устройство дл поиска информации на магнитной ленте |