SU954914A1 - Установка дл автоматической поверки цифровых приборов - Google Patents

Установка дл автоматической поверки цифровых приборов Download PDF

Info

Publication number
SU954914A1
SU954914A1 SU813262088A SU3262088A SU954914A1 SU 954914 A1 SU954914 A1 SU 954914A1 SU 813262088 A SU813262088 A SU 813262088A SU 3262088 A SU3262088 A SU 3262088A SU 954914 A1 SU954914 A1 SU 954914A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
output
measure
signal
accuracy
Prior art date
Application number
SU813262088A
Other languages
English (en)
Inventor
Виктор Николаевич Чинков
Владимир Иванович Анохин
Игорь Юрьевич Курганцев
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова
Priority to SU813262088A priority Critical patent/SU954914A1/ru
Application granted granted Critical
Publication of SU954914A1 publication Critical patent/SU954914A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

1
Изобретение относитс  к электроизмерительной технике и предназначено дл  автоматизации поверок циф-, ровых измерительных приборов.
Известна автоматическа  установка дл  поверки цифровых измерительных приборов и преобразователей, содержаща  повер емый прибор, источник входного сигнала, устройство сравнени  кодов, блок пам ти, блок регистрации ,, образцовый преобразователь, код-аналог, устройство сравнени  аналоговых сигналов и аналого-цифровой преобразователь, причем источник входного сигнала выполнен в виде регулируемого источника, управл емый вход которого соединен с одним из выходов устройства сравнени  кодов, второй выход последнего подключен к входу аналого-цифрового преобразовател , второй вход которого соединен с выходом устройства сравнени  аналоговых сигналов, а два входа этого устройства подключены соответственно к выходам регулируемого источника входного сигнала и образцового преобразовател  код-аналог, вход которого соединен с выходом блока пам ти ..
К недостаткам данного изобретени  относ тс  сложность аппаратурной реализации, невысока  оперативность поверки и высокие требовани 
,0 по точности, предъ вл емые к регулируемому источнику,образцовому преобразователю код-аналог и аналого-цифровому преобразователю. Погрешности указанных узлов привод т в целом к понижению точности установ15 ки. Невысока  оперативность поверки обусловлена наличием процесса перестройки источника при определении погрешности.

Claims (2)

  1. 20 Известна также установка дл  поверки цифровых приборов, содержаща  источник эталонного сигнала, выход которого соединен е входом повер емого прибора, блок регистрации, блок 3 пам ти и сравнивающее устройство, два входа которого подключены к выходам кодов блоки пам ти и повер емого прибора, а выход - к одному и входов блока регистрации, второй вх которого соединен с выходом погрешности блока пам ти 2 . Недостатками этой установки  вл  с  низка  оперативность поверки и недостаточно высока  точность. Низка  оперативность обусловлена тем, что в данной установке путем перебора кодов блока пам ти осуществл етс  определение погрешностей, по которым затем суд т о соответствии повер емого прибора заданному классу точности. Точность установки огр ничена погрешностью плавной перестройки источника эталонных сигналов , обеспечить которую с высокой точностью во всем динамическом диапазоне практически невозможно. Слож ным в такой у становке  вл етс  и блок пам ти,так как его объем должен быть большим,учитыва  необходимость храме ни  большого количества кодов. Цель изобретени  - повышение опе ративности и точности поверки. Эта цель достигаетс  тем, что в установку, содержащую основную ме ру, программный блок и блок с)авнени , подключенный к выходам повер емого прибора и программного блока, введены дополнительна  мера и блок логического анализа, причем входы дополнительной меры подключены к второму выходу программного блока и выходу основной меры, вход которо . соединен с третьим выходом программного бло(а, а блок логического ана ЛИЗа включен между выходом блока сравнени  и входом программного блока На чертеже приведена блок-схема предлагаемой установки. Установка содержит программный блок 1, который служит дл  перестро ки основной и дополнительной мер по определенной программе, записанной в блоке. Выходы программного блока 1 подключены к управл ющим входам основной меры 2 (или источни ка эталонных сигналов) и дополнител ной меры 3, котора  представл ет источник сигнала с узким пределом его изменени , определ емым максимальным значением абсолютной погреш ности прибора и невысокими требован  ми по точности. Основна  мера 2 по ключена к дополнительной мере 4 тора  подключена к повер емому прибору 6, кодовые выходы которого соединены с блоком k сравнени . Выход блока 4 сравнени  через блок 5 логического анализа подключен к входупрограммного блока 1. Установка работает следующим образам . По .командам программного блока 1 на выходе основной меры 2 устанавливаютс  значени  выходного си1- нала, соответствующие повер емым отметкам цифро.вого прибора 6. Одновременно программный блок 1 вводит в блок k сравнени  номинальные коды ;этих.значений в повер емых отметках. При поступлении образцового сигнала на прибор 6 на кодовых выходах последнего образуетс  определенный код, который в общем случае может быть равен, меньше или больше коми- . нального кода повер емой отметки. Если выходной код прибора и номинальный код не равны, на выходе блока сравнени  формируетс  сигнал с одним из двух признаков, каждый из которых соответствует условию N NQ или NI/.; зависимости от того, какое из этих условий имеет место, блок 5 логического анализа по сигналу блока сравнени  формирует управл ющий сигнал, поступающий в программный блок 1. По этому сигналу программный блок 1 подключает к входу повер емого прибора 6 дополнительную меру 3 последовательно с основной мерой 2, Дл  повышени  оперативности поверки значение сигнала, устанавливаемого дополнительной мерой 3i выбираетс  равным допустимой абсолютной погрешности прибора в повер емой отметке, а знак его определ етс  соотношением номинального и действительного .кодов. При УСЛОВИИ Nx4 ол выходные сигналы дополнительной 3 и основной 2 мер суммируютс , при условии N NQ сигнал дополнительной меры 3 вычитаетс  из сигнала основной меры 2. Если в каждом из этих двух случаев, при подключении дополнительной меры 3, знак неравенства, а,следовательно, и признак сигнала на выходе блока сравнени  измен етс  на противоположный по сравнению с первоначальным, то это будет означать, что в данной повер емой отметке;, погрешность прибора не превосходит допустимой. Ее5 ли же окажетс , что в какой-либо повер емой отметке подключении до полнительной меры 3 знак неравенств а, следовательно, и признак сигнала на выходе блока А сравнени  сохран  етс , то это значит, что в данной повер емой отметке погрешность прибора превосходит допустимую и прибо не соответствует классу точности. Д анализа признака выходного сигнала блока 4 сравнени  служит блок 5 логического анализа, которым выдаетс  сигнал Норма, или Ненорма. образом, в предлагаемой установке в каждой из повер емых от меток устанавливаетс  только одно из дополнительных значений входного сигнала дл  каждого из направлений его изменени  (увеличение или умень шение), в то врем  как в известных устройствах таких значений необходимо устанавливать несколько, в зависимости от точности поверки. Это приводит к резкому повышению её оперативности.Одна ко в случае не обходимости предлагаема  установка позвол ет определ ть и действительное значение абсолютной погрешности в каждой из повер емых отметок. Дл  этого необходимо перестраивать дополнительную меру 3 до момента выполнени  услови  j N, при котором абсолютна  погрешность непосредственно считываетс  с дополнительной меры 3И , наконец, введение дополнительной меры 3 позвол ет на выходе основ U- : 6 . ной меры 2 устанавливать ограниченное , сравнительно небольшое, по сравнению с известными устройствами , количество уровней выходного сигнала. Это, в свою очередь, облегчает задачу повышени  точности основной меры, а следовательно, и повышени  точности установки в целом. Формула изобретени  Установка дл  автоматической по- верки цифровых приборов, содержаща  основную меру, программный блок и блок сравнени , подключенный к выходам повер емого прибора и программного блока, отличающа с  тем, что, с целью повышени  оперативности и точности поверки, в нее введены дополнительна  мера и блок логического анализа, причем входы дополнительной меры подключены к второму выходу программнсГго блока и выходу основной меры, вход которой соединен с третьим выходом программного блока, а блок логического анализа включен между выходом блока сравнений и входом программного блока . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 482700, кл. G 01 R 35/00, 197.
  2. 2.Авторское свидетельство СССР 361453. кл. G 01 R 35/00, 1970.
SU813262088A 1981-03-16 1981-03-16 Установка дл автоматической поверки цифровых приборов SU954914A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813262088A SU954914A1 (ru) 1981-03-16 1981-03-16 Установка дл автоматической поверки цифровых приборов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813262088A SU954914A1 (ru) 1981-03-16 1981-03-16 Установка дл автоматической поверки цифровых приборов

Publications (1)

Publication Number Publication Date
SU954914A1 true SU954914A1 (ru) 1982-08-30

Family

ID=20948279

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813262088A SU954914A1 (ru) 1981-03-16 1981-03-16 Установка дл автоматической поверки цифровых приборов

Country Status (1)

Country Link
SU (1) SU954914A1 (ru)

Similar Documents

Publication Publication Date Title
US4903024A (en) A/D converter system with error correction and calibration apparatus and method
US5184162A (en) Testing integrated circuit using an A/D converter built in a semiconductor chip
US4580126A (en) Method of testing analog/digital converter and structure of analog/digital converter suited for the test
IE46337B1 (en) Error correction in electrical meters
SU954914A1 (ru) Установка дл автоматической поверки цифровых приборов
JPH0582780B2 (ru)
KR960019094A (ko) 다기능 측정기
CN112152623A (zh) 用于测试模数转换器的系统和方法
JPH01316024A (ja) D/a変換器のテスト装置
RU2035746C1 (ru) Способ автоматического считывания показаний со шкал стрелочных измерительных приборов при их поверке
KR100200714B1 (ko) 집적회로 측정 방법 및 이를 위한 장치
SU1753432A1 (ru) Способ поверки стрелочного измерительного прибора и устройство дл его осуществлени
SU966632A1 (ru) Устройство дл автоматизированной поверки приборов
SU1624378A1 (ru) Способ автоматического считывани информации со шкал измерительных приборов со стрелочным указателем
KR900003065Y1 (ko) 센서의 신호특성 보상회로
SU824090A1 (ru) Устройство дл поверки цифровыхпРибОРОВ
SU1087931A1 (ru) Способ автоматической поверки электроизмерительных приборов
SU1206738A1 (ru) Установка дл автоматической поверки аналого-цифровых преобразователей и цифровых измерительных приборов
JPH02105726A (ja) A/dコンバータの非直線性の検査方法
JPH02268520A (ja) 逐次比較型アナログ・ディジタル変換回路
JP2601849Y2 (ja) Lsiテスタ
SU890287A1 (ru) Способ определени статистической погрешности измерительных устройств
SU1026298A2 (ru) Устройство дл автоматического измерени метрологических характеристик цифровых измерительных приборов
SU1742735A1 (ru) Способ калибровки цифрового осциллографа
JPH10112651A (ja) ディジタルテスタを用いたd/a変換器の検査方法