SU930622A1 - Устройство выделени заданного импульса из последовательности - Google Patents

Устройство выделени заданного импульса из последовательности Download PDF

Info

Publication number
SU930622A1
SU930622A1 SU802975004A SU2975004A SU930622A1 SU 930622 A1 SU930622 A1 SU 930622A1 SU 802975004 A SU802975004 A SU 802975004A SU 2975004 A SU2975004 A SU 2975004A SU 930622 A1 SU930622 A1 SU 930622A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
inverse
Prior art date
Application number
SU802975004A
Other languages
English (en)
Inventor
Виталий Алексеевич Чистяков
Виктор Иванович Левинский
Original Assignee
Предприятие П/Я А-7182
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7182 filed Critical Предприятие П/Я А-7182
Priority to SU802975004A priority Critical patent/SU930622A1/ru
Application granted granted Critical
Publication of SU930622A1 publication Critical patent/SU930622A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(54) УСТРОЙСТВО ВЫДЕЛЕНИЯ ЗАДАННОГО ИМПУЛЬСА ИЗ ПОСЛЕДОВАТЕЛЬНОСТИ
J
Изо етение относитс  к импульсной технике и может быть использовано в устройствах, где необходимо вьдепение одного любого из заданных импульсов импульсной последовательностиВ пределах длительности входного сигнала.
Известно устройство формировани  одиночного импульса, содержащее делитель частоты, с переменным коэффициентом делени  и три триггера.
В этом устройстве делитель частоты, включенный в цепи выходной шины и сброса первого триггера, обеспечивает после запуска счет тактовых импульсов с вьпачей сигнала останова устройства после переключени  его последнего раз - l.
Недостаток известного устройства заключаетс  в том, что оно формирует на своем выхше или пачку тактовьк импульсов или только один первый импульс из последовательности тактовых импульсов.
Наиболее близким к изобретению по схемному расщиреш1ю  вл етс  устрой-
ство формировани  одиночного импульса, содержащее три 1 5-триггера, R-вхоа (вход установки в О) первого из которых и первый S -вход второго (вход установки в 1) соединены с шиной входньж сигналов, второй 5 -вход второго RS-TpaiTepa соединен с инверсным выходом первого -триггера, S -вход которого соединен с вьтходной шиной устройства и выходом третьего R5 -триггера,
10 5 -вход которого подключен к шине :такто- , вьтх импульсов, а его R-вход к вьхходу . второго R5 -триггера, R-вход которого соединен с шиной тактовых импульсов, а второй 5 -вход третьег9 триггера соедиts нен с шиной входньж сигналов 2j.
Недостатком этого устройстве  вп ет- с  то, что оно не может формировать выходные импульсы.из последовательности тактовых импульсов, сдвинутые по отно20 шению к началу входного сигнала на заданную величину.
иель изобретени  - расширение функциональных возможностей устройства, закпючающеес  в обеспечении выделени  любого заданного импу ьса из поспедова тепьностк тактовых импульсов. Поставпенна  цель достигаетс  тем, что в устройство, содержтдее три R5триггера , первого из которых и первый S ВХОД второго соединены с шин входньос сигналов, второй S -вход второг Триггера соединен с инверсным выходом первого RS-триггера, 5 -вход которого соединен с первой выходной шино устройства и выходом третьего RS -триг гера, S -вход которого подключен к шине тактовых импупьсов, а его Р-вход-к выводу второго RS-триггера, введен депитепь частоты с переменным коэффициен™ том делени , С-вход которого соединен с шиной тактовък импульсов, а его Рвход подключены, соответственно, к шине входньпс сигналов и инверсному выходу первого R5 -триггера, а инверсный выход упом нутого делител  частоты соединен с R-входом второго RS -триггера и второй выходной шиной устройства. На чертеже приведена схема устройст ва. Устройство содержит первый RSтриггер 1, который своим инверсным вы ходом подключен к одному из 5 -входов второго R5 -триггера 2, вьжод которого соединен с R-входом третьего RB-триггера 3, 5 -входэтого триггера соединен с С-входом (тактовый вход) делител  4 с переменным коэффициент(;)М делител  и шиной 5 тактовых импульсов. К входы делител  4 соединены:, один с инверсным вьгходом триггера 1, другой с шиной 6 входного сигнала и другим 5 -входом триггера 2. Выход RS-тригге ра 3 соединен с выходной шиной 7 устройства и S -входом первого R5-тригге ра 1, Инверсный выход делител  4 соединен с R-входом второго RS-триггера 2 и выходной шиной 8 устройства. Устройство работает следующим образом (дл  однозначности описани  примем активность по входу триггеров и делител частоты соответствующую низкому (логи ческому) уровню. В исходном состо нии на шине 6 вход ного сигнала низкий уровень, который удерживает высокие уровни на инверсном выходе триггера 1, на выходе триггера 2, на инверсном выходе делител  4 частоты и на выходной шине 8 устройства. Периодически по вл ющийс  нижний уровень на шине 5 тактовых импульсов устанавпивает триггер 3 в исходное состо  ние, при кртором на его выходе и на ВЫХОДНОЙ шине 7 устройства устанавливаетс  высокий уровень. Тактовые импупьсы на шине 5 не вли ют на состо ние элементов устройства. По вившийс  высокий уровень входного сигнала на шине б разблокирует делитель 4 частоты, разреша  тем самым импульсам тактовой частоты на шине 5 воздействовать на него. Делитель 4 частоты осуществл ет формирование на своем инверсном вьжоде и на выходе 8 устройства Ш13КОГО уровн , момент по влени  которого определ етс  частотой тактовых имп льсов и заданным коэффициентом делени  делител  4. Низкий уровень на инверсном вьосоде делител  4 устанавливает триггер 2 в состо ние, при котором низкий уровень на его вьосо- де воздействует на Р-вход триггера 3, но состо ьше этого триггера не изменитс , так как в это врем  на его S -входе низкий уровень с шины 5. Очередной тактовый импульс устанавливает низкий уровень на выходе триггера 3 и на выходной шине 7, этот низкий уровень устанавливает на инверсном выходе триггера 1 также низкий уровень, по которому устанавливаетс  в исходное состо ние делитель 4, и блокируетс  его С-вход. Одновременно низкий уровень с И1щерсного выхода триггера 1 поступает на второй S -вход триггера 2 и устанавливает на его выходе высокий уровень. По вившийс  на R-входе триггера 3 высокий уровень не измен ет его состо ни , оно изменитс  после по влени  низкого уровн  на шине 5 (и на S -входе триггера 3). Устройство остаетс  в этом состо нии до окончани  входного сигнала на шине 6. По окончании входного сигнала на шине 6 триггер 1 возвращаетс  в исходное состо ние и блокирует С-вход делител  4 частоты, т.е. все устройство возращаетс  в исходное состо ние. Таким образом,-на выходных шинах устройства 7 и 8 формируютс  два импульса, сдвинутые во времени один относительно другого на половину периода тактовых импульсов . При по влении следующего входного сигнала на шине 6 процессы в устройстве повтор ютс . Введение в устройство делител  частоты с переменным коэффициентом делени  позвол ет выделить по входному сигналу любой заданный импульс из последовательности тактовых импульсов. Помер выдел емого импульса опредеп - етс  коэффициентом делени  делител 
частоты, что расшир ет функпионапьные возможности устройства.
Формупа изобретени 
Устройство выдепени  заданного импупьса из поспедоватепьности, содержащее три R5-триггера, R-вход первого из которых и первый S -вход второго соединены с шиной входньк сигналов, второй S -вход второго RS-триггера соединен с инверсным выходом первого RS -триггера, S -вход которого соединен с первой выходной шиной устройства и выходом третьего триггера, S вход которого подключен к шине тактовых импульсов, а Е -вход1 - к выходу второго R5-триггера, о т п и ч а юI
щ е е с   тем, что, с цепью расширени  его функаионапьнь х возможностей, в него введен депитепь частоты с переменным коэффициентом делени , С-вход
5 которого соединен с шиной тактовых импульсов, а первый и второй Р-входы подключень, соответственно, к шине входных сигналов и инверсному выходу первого RS -триггера, причем инверс10 ный выход упом нутого делител  частоты соединен с R-входом второго R 5-триггера и второй выходной шиной устройства.
Источники информации, прин тые во внимание при экспертизе
15 1. Авторское свидетельство СССР № 443469, кл. Н 03 К 5/О1, 1974.
2. Авторское свидетельство СССР № 285047, кл. Н 03 К 5/04, 197О.

Claims (1)

  1. Формула изобретения
    Устройство выделения заданного импульса из последовательности, содержащее три RS -триггера, R-вход первого из которых и первый 5 -вход второго соединены с шиной входных сигналов, второй S -вход второго RS-триггера соединен с инверсным выходом первого RS -триггера, S -вход которого соединен с первой выходной шиной устройства и выходом третьего триггера, 3 вход которого подключен к шине тактовых импульсов, а R-вход - к выходу второго RS -триггера, о т и и ч а ю930622 6 ! щ е е с я тем, что, с цепью расширения его функциональных возможностей, в него введен делитель частоты с переменным коэффициентом деления, С-вход
    5 которого соединен с шиной тактовых импупьсов, а первый и второй Р-входы подключены, соответственно, к шине входных сигналов и инверсному выходу первого RS -триггера, причем инверс10 ный выход упомянутого делителя частоты соединен с R-входом второго R 5 -триггера и второй выходной шиной устройства.
SU802975004A 1980-09-01 1980-09-01 Устройство выделени заданного импульса из последовательности SU930622A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802975004A SU930622A1 (ru) 1980-09-01 1980-09-01 Устройство выделени заданного импульса из последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802975004A SU930622A1 (ru) 1980-09-01 1980-09-01 Устройство выделени заданного импульса из последовательности

Publications (1)

Publication Number Publication Date
SU930622A1 true SU930622A1 (ru) 1982-05-23

Family

ID=20915184

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802975004A SU930622A1 (ru) 1980-09-01 1980-09-01 Устройство выделени заданного импульса из последовательности

Country Status (1)

Country Link
SU (1) SU930622A1 (ru)

Similar Documents

Publication Publication Date Title
SU930622A1 (ru) Устройство выделени заданного импульса из последовательности
RU2738963C1 (ru) Асинхронное входное устройство
SU1539976A1 (ru) Устройство дл синхронизации импульсов
SU658725A1 (ru) Устройство дл синхронизации импульсов
SU733096A1 (ru) Селектор импульсов по длительности
SU947862A1 (ru) Устройство дл регистрации сигналов ошибок
SU1396263A1 (ru) Устройство дл выделени первого и последних импульсов в серии
SU758500A1 (ru) Синхронизатор импульсов
SU612414A1 (ru) Делитель частоты
SU884106A1 (ru) Устройство тактовой синхронизации и выделени пачки импульсов
SU1075413A1 (ru) Делитель частоты с переменным коэффициентом делени
SU813754A1 (ru) Селектор импульсов
SU1064450A1 (ru) Селектор сигналов по длительности
SU999072A1 (ru) Формирователь сигналов синхронизации дл устройства считывани информации
SU681550A1 (ru) Селектор импульсов по частоте следовани
SU1049819A1 (ru) Устройство дл измерени средней частоты импульсов нестационарного случайного потока
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU919072A1 (ru) Устройство дл выделени импульсов из последовательности
SU966877A1 (ru) Селектор импульсов по длительности
SU953712A1 (ru) Устройство дл выделени импульса из непрерывной импульсной последовательности
SU955518A1 (ru) Формирователь импульсов
SU1095378A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1145471A1 (ru) Устройство тактовой синхронизации
SU617807A1 (ru) Формирователь импульсов с измен емой частотой
SU1160550A1 (ru) Формирователь одиночного импульса