SU955518A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU955518A1
SU955518A1 SU813259127A SU3259127A SU955518A1 SU 955518 A1 SU955518 A1 SU 955518A1 SU 813259127 A SU813259127 A SU 813259127A SU 3259127 A SU3259127 A SU 3259127A SU 955518 A1 SU955518 A1 SU 955518A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
pulse
Prior art date
Application number
SU813259127A
Other languages
English (en)
Inventor
Олег Викторович Сытник
Original Assignee
за витель О.В. Сытник
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by за витель О.В. Сытник filed Critical за витель О.В. Сытник
Priority to SU813259127A priority Critical patent/SU955518A1/ru
Application granted granted Critical
Publication of SU955518A1 publication Critical patent/SU955518A1/ru

Links

Landscapes

  • Arc Welding Control (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
Изобретение относитс  к импульсной технике и может быть использованс в .ycTpoflcTBcix автоматики, вычислительной техники и радиотехнических системах дл  выделени  заданного импуль .са из серии.
Известен формирователь импульсов, содержащий шину сигналов, шину последовательностей импульсов, триггер и элемент И, соединенный одним из входов с шиной последовательностей импульсов, а другим - с выходом триггера , вход синхронизации которого присоединен к шине последовательнос .тей импульсов l .
Недостатком известного устройства  вл етс  невозможность выделени  лютого заданного импульса из серии.
Наиболее близкий к предлагаемому формирователь импульсов содержит первый триггер, к входам которого подключены выходы первого и второго элементов И, а выход св зан через третий элемент И с входом .второго триггера, другой вход которого св зан с первой из двух шин входных импульсов, а выход подключен к входу первого элемента И, второй вход которо го соединен с выходом инвертора {2}.
Недостаток этого устройства состоит в невозможности выделени  заданного импульса из серии.
Цель изобретени  - расширение функциональных возможностей формировател  импульсов за счет выделени  заданного импульса из серии.
Поставленна  цель достигаетс  тем, что в формирователь импульсов
10 введены делитель частоты, включенный между второй шиной входных импульсов и входом второго элемента И, второй вход которого соединен с выходом второго триггера, и включенные
15 последовательно между второй шиной входных импульсов и входом инвер тора дифференцирующа  цепочка и диод , при этом выход инвертора соединен с вторым входом третьего элемен20 та И, выход которого св зан с шиной сброса делител  частоты и входом сброса первого триггера, выход которого соединен с третьим входом первого элемента И.
25
На чертеже представлена схема формировател  импульсов.
Формирователь содержит делитель 1 частоты с переменным коэффициентом делени , первый триггер 2, вторую

Claims (2)

  1. 30 шину 3 входных импульсов, третью шину 4 входных импульсов, первый элемент И 5, инвертор б, диод 7, дифференцирующую цепочку 8, второй триггер 9, третий элемент И 1Q, второй элемент И 11, первую шину 12 входных импульсов. При этом вход делител  1 соединен с шиной 3, а выход - с одним из входом элемента И 11, выход которого соединен с вхо дом триггера 2, выход которого соединен с одним входом элемента И и одним входом элемента И 10, приче выход последнего соединен с входом триггера 9, другой вход которого соединен с шиной 12, причем выход триггера 9 подсоединен к второму входу элемента И 5 и второму входу элемента И 11, причем выход элемента И 5 соединен с входом триггера 2, а третий вход элемента ИЗ и вто рой вход элемента И 10 соединены с выходом инвертора 6, а вход инвертора 6 через диод 7 подсоединен к выходу дифференцирукнцей цепочки 8, вход которой соединен с шиной 3. Входы сброса триггеров 2 и 9 и дели тел  2 соединены с шиной 4. Устройство дл  выделени  заданно го импульса из серии содержит ДПКД два триггера 2 и 9, два двухкодовых элемента И 10 и 11, один трехвходовый элемент И 5, дифференцирующую цепочку 8, ДИОД: 7 и инвертор 6. Устройство работает следующим образом. Перед началом работы коэффициент делени  делител  1 устанавливают в положение, соответствующее требуе мому выдел емому импульсу. Так, например, при выделении п-го импуль са коэффициент делени  устанавливают равным п. Устройство устанавлива етс  в исходное состо ние импульсом по шине 4, при этом на выходах дели тел  1 первого 2 и второго 9 триггеров устанавливаетс  напр жение, соответствующее логическому нулю. Рассмотрим работу устройства при ввделении 4-го импульса (коэффициен делени  устанавливают равным 4). Первый импульс серии устанавливает триггер 9 в состо ние, при котором на его выходе устанавливаетс  напр жение, соответствующее уровню логической единицы, и тем самым разрешает прохождение выходного импульса делител  1 на вход первого триггера 2. Четвертый по счету импульс , по вившись на выходе делител  1, через элемент И 11 переводит триггер 2 в состо ние, соответствую щее логической единице на его выхо де. Одновременно четвертый по счету импульс серии дифференцируетс  цепочкой 8, причем задний фронт 4-го импульса, выделенный диодом 7, инвертируетс  инвертором 6 и поступает на третий вход элемента И 5 и второй вход элемента И 10, в результате чего на выходах элементов И 5 и И 10 образуютс  импульсы, соответствующие уровню логической единицы, которые перевод т триггеры 2 и 9 в состо ние, при котором на их выходах устанавливаетс  напр жение , соответствующее логическому нулю, и тем самьал блокируют элементы И 11 и 5, что исключает срабатывание устройства от 8, 12-го и т.д. импульсов, по вл ющихс  на выходе делител  1. Таким образом, при использовании предлагаемого формировател  становитс  возможным вьщеление как первого , так и любого заданного импульса из серии. Формула изобретени  Формирователь импульсов, содержащий первый триггер, входы которого соединены с выходами первого и второго элементов И, а выход соединен через третий элемент И с входом второго триггера, другой вход которого св зан с первой из двух шин входных импульсов, а выход подклюг чей к входу первого элемента И, второй вход которого соединен с выходом инвертора, отличающий.с  тем, что, с целью расширени  функциональных возможностей за счет выделени  заданного импульса из сери , в негхэ введены делитель- частоты, включенный между второй шиной входных импульсов и входом второго элемента И, второй вход которого соединён с выходом второго триггера, и включенные последовательно между второй шиной входных импульсов и входом инвертора дифференцирующа  цепочка и диод, при этом выход инвертора соединен с вторым входом третьего элемента И, выход которого соединен с шиной сброса делител  частоты и входом сброса первого триггера , выход которого соединен с третьим входом первого элемента И. Источники.информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 572911, кл. Н 03 К 5/18, 1975.
  2. 2.Авторское свидетельство СССР 439911, кл. Н 03 К 5/13, 1972.
    11
    8ьп
    10
    г
SU813259127A 1981-01-05 1981-01-05 Формирователь импульсов SU955518A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813259127A SU955518A1 (ru) 1981-01-05 1981-01-05 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813259127A SU955518A1 (ru) 1981-01-05 1981-01-05 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU955518A1 true SU955518A1 (ru) 1982-08-30

Family

ID=20947174

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813259127A SU955518A1 (ru) 1981-01-05 1981-01-05 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU955518A1 (ru)

Similar Documents

Publication Publication Date Title
SU955518A1 (ru) Формирователь импульсов
JPS5755628A (en) Phase comparing circuit and frequency synthesizer using it
SU838897A1 (ru) Автоматический синхронизатор спОСТО ННыМ углОМ ОпЕРЕжЕНи
SU656189A1 (ru) Генератор тактовых сигналов
SU661833A1 (ru) Устройство тактовой синхронизации
SU744947A1 (ru) Устройство дл синхронизации импульсов
SU511582A1 (ru) Устройство дл ввода телеметрической информации
SU773917A1 (ru) Генератор ступенчатого сигнала
SU884106A1 (ru) Устройство тактовой синхронизации и выделени пачки импульсов
SU632075A1 (ru) Устройство выделени определенных импульсов из серии
SU725209A1 (ru) Формирователь импульсов
SU667966A1 (ru) Устройство дл сравнени чисел
SU984022A1 (ru) Частотный селектор
SU1102027A1 (ru) Устройство дл формировани разностной частоты импульсов
SU553737A1 (ru) Устройство синхронизации
SU919072A1 (ru) Устройство дл выделени импульсов из последовательности
SU559435A1 (ru) Устройство дл приема информации
SU547031A1 (ru) Устройство формировани переменных временных интервалов
SU885915A2 (ru) Частотный дискриминатор
SU930622A1 (ru) Устройство выделени заданного импульса из последовательности
SU754660A1 (ru) Устройство выделения одиночного импульса
SU617807A1 (ru) Формирователь импульсов с измен емой частотой
SU906006A1 (ru) Делитель частоты следовани импульсов
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU966920A1 (ru) Дес тичный счетчик