SU922820A1 - Устройство для регистрации однократных процессов - Google Patents

Устройство для регистрации однократных процессов Download PDF

Info

Publication number
SU922820A1
SU922820A1 SU802929160A SU2929160A SU922820A1 SU 922820 A1 SU922820 A1 SU 922820A1 SU 802929160 A SU802929160 A SU 802929160A SU 2929160 A SU2929160 A SU 2929160A SU 922820 A1 SU922820 A1 SU 922820A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
synchronizer
counter
Prior art date
Application number
SU802929160A
Other languages
English (en)
Inventor
Aleksandr G Vystropov
Appolon D Sirgo
Vladimir V Shlyakhtin
Vitalij E Yamnyj
Original Assignee
Bruss G Univ Im V I Leni
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bruss G Univ Im V I Leni filed Critical Bruss G Univ Im V I Leni
Priority to SU802929160A priority Critical patent/SU922820A1/ru
Application granted granted Critical
Publication of SU922820A1 publication Critical patent/SU922820A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Recording Measured Values (AREA)

Description

1
Изображение относится к измерительной технике, а именно к устройствам записи и воспроизведения однократных процессов. 5
Известно устройство записи и воспроизведения импульсных напряжений однократных процессов с помощью запоминающих осциллографов [13.
Однако это устройство не обеспечивает запись и воспроизведение предистории однократного процесса.
Наиболее близким к изобретению является устройство, содержащее аттенюатор, аналого-цифровой преобразователь, блок основной памяти, индикатор, синхронизатор, блок памяти предистории, мультиплексор, два регистра, вычитатель, цифровой компаратор, два триггера, схема И, счетчики адресов памяти предистории и основной памяти [23.
Однако известное устройство обладает низкой разрешающей способностью.
Цель изобретения - повышение быстродействия устройства. 25
Указанная цель достигается Тем, что в устройство, содержащее аналогоцифровой преобразователь, выход которого соединен с первым входом блока памяти и с входом блока выделения^ ’о
2
границ сообщения, первый выход которого соединен с первым входом первого триггера, второй вход которого соеди-. нен с первым входом второго триггера, второй вход которого соединен с вто*рым выходом блока выделения границ сообщения, синхронизатор, первый выход которого соединен с первым входом аналого-цифрового преобразователя, второй вход которого является первым входом устройства, первый элемент И, первый вход которого соединен с выходом первого триггера, третий вход которого является вторым рходом устройства, второй выход синхронизатора соединен с вторым входом первого элемента И, выход которого соединен с вторым входом блока памяти, выход которого соединен с входом блока индикации, третий выход синхронизатора соединен с входом первого счетчика, выходы которого соединены с другими входами блока памяти, введены второй и третий счетчики, первый и второй формирователи импульсов, третий триггер, второй, третий и четвертый элементы И, причем выход второго триггера соединен с первым входом второго элемента И, выход которого через второй счетчик
э
922820
4
10
25
30
35
соединен с входом первого формирователя импульсов, выход которого соединен с вторым входом первого триггера, с первым входом второго триггера и с первым входом третьего триггера, выход которого соединен с первым входом третьего элемента И с входом четвертого элемента И, выход которого соединен с третьим входом первого элемента И, третий выход синхронизатора соединен с вторыми входами
второго элемента И и.третьего элемента И, выход которого через третий счетчик и второй формирователь импульсов соединен с вторым входом третьего триггера. 15
На чертеже представлена функциональная схема предлагаемого устройства. '
Устройство содержит аналого-цйфровой преобразователь 1, блок 2 выделено ния границ сообщенияблок 3 памяти, первый счетчик 4, первый, второй и третий триггеры 5 - 7, первый и второй формирователи 8 и 9 импульсов, синхронизатор 10, второй счетчик 11, третий счетчик 12, первый, второй, третий и четвертый элементы И 13 - "
16, блок 17 индикации.
Устройство работает следующим образом.
По сигналу "ПУСК" устройство устанавливается в исходное состояние, при котором второй и третий триггеры 6 и 7 находятся в нулевом состоянии, а первый триггер 5 в единичном.' Импуль-. сы записи с синхронизатора 10 через первый элемент И 13 поступают на блок 3 памяти. Одновременно импульсы синхронизатора 10 поступают на первый счетчик 4. Второй и третий триггеры 6 и 7 находятся -в "О" состоянии и импульсы с синхронизатора 10 на входы второго и третьего счетздка 11 и 12 не проходят. Напряжение, поступающее на вход аналого-цифрового преобразователя 1, преобразуется в цифро- 45 вой код, который записывается в ячейки блока 3 памяти. Положение первого счетчика 4 определяет номер ячейки памяти, в которую записывается цифровой код. 50
Очередной импульс синхронизатора 10 изменяет состояние первого слетчика. 4, что определяет запись нового ' значения цифрового кода в следующую ячейку блока 3 памяти. После записи всех ячеек блока 3 запись очередного значения цифрового кода осуществляет40
55
ся снова в первую ячейку блока 3 памяти и т.п. При появлении на входе устройства электрического импульса, на выходе аналого-цифрового преобразователя 1 появляется цифров'ой код, резко отличающийся по величине от цифрового кода предыдущих моментов времени. Блок 2 выделения границ сообщения вырабатывает импульс,который 65
переводит второй триггер 6 из нулевого состояния в единичное.
С этого момента времени второй счетчик 11 отсчитывает несколько значений цифрового кода, которые также записываются в ячейки блока 3 памяти. Количество таких ячеек определяется объемом памяти, занимаемом предисторией. После чего, как второй счетчик 11 насчитает все импульсы предистории, он устанавливается в нулевое состояние и одновременно формирователь 8 вырыбатывает импульс, который устанавливает второй триггер 6 в нулевое состояние. Этим же импульсом первый' триггер 5 устанавливается в нулевое состояние и импульсы записи с синхронизатора 10 через первый элемент И 13 на блок 3 памяти не поступают.
Блок 3 переходит в режим вывода записанной информации на внешнее устройство. Третий триггер 7 устанавливается импульсом формирователя 8 импульсов в единичное состояние и разрешает прохождение импульсов синхронизатора 10 на вход третьего счетчика 12, который считает количество выведенных значений цифрового кода. По окончании действия на входе устройства электрического сигнала блок 2 выделения границ сообщения вырабатывает импульс, устанавливающий первый триггер 5 в единичное состояние. После того, как третий счетчик 12 насчитает полное количество импульсов вывода, он устанавливается в нулевое состояние и формирователь 9 вырабатывает импульс, который устанавливает третий триггер 7 в нулевое состояние.
Это запрещает дальнейшее прохождение .импульсов синхронизатора 10 через третий элемент И· 15 на вход третьего счетчика 12. Вывод информации из блока 3 памяти закончен и устройство переходит в режим записи.
Таким образом, быстродействие предлагаемого устройства выше, чем у известного.

Claims (1)

  1. Формула изобретения
    Устройство для регистрации однократных процессов, содержащее аналого-цифровой преобразователь, выход которого соединен с первым входом блока памяти и с входом блока выделения границ сообщения, первый выход которого соединен с первым входом первого триггера, второй вход которого соединен с первым входом второго триггера, второй вход Которого соединен с вторым выходом блока выделения границ сообщения, ..синхронизатор, первый выход которого соединен с первым входом аналого-циф5
    922820
    6
    рового преобразователя, второй вход которого является первым входом уст·», .ройства, первый элемент И, первый вход которого соединен с выходом первого триггера, третий вход которого является вторым входом-уст- 5 ройства , второй выход синхронизатора соединен с вторым входом пер-! вого элемента И, выход которого соединен с вторым входом блока памяти, выход которого соединен с входом блокад о индикации, третий выход синхронизатора соединен с входом первого счетд чика,выходы которого соединены с дру(гими входами блока памяти, отличающееся тем, что, с целью ,5 повышения быстродействия устройства, в него введены второй и третий счетчики, первый и второй формирователи, импульсов, третий триггер, второй, третий и четвертый элементы И,' прйчем2д выход второго триггера соединен с первым входом второго элемента И, выход которого через второй счетчик
    соединен с входом первого формирова» теля импульсов, выход которого соединен’с вторым входом первого триггера, с первым входом второго триггера и с первым входом третьего триггера, выход которого соединен с первым входом третьего элемента И и с входом четвертого элемента И,.выход которого соединен с третьим входом первого элемента И, третий выход синхронизатора соединен с вторыми входами второго элемента И и третьего элемента И, выход которого через третий счетчик и второй формирователь импульсов соединен с вторым входом третьего триггера.
SU802929160A 1980-05-23 1980-05-23 Устройство для регистрации однократных процессов SU922820A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802929160A SU922820A1 (ru) 1980-05-23 1980-05-23 Устройство для регистрации однократных процессов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802929160A SU922820A1 (ru) 1980-05-23 1980-05-23 Устройство для регистрации однократных процессов

Publications (1)

Publication Number Publication Date
SU922820A1 true SU922820A1 (ru) 1982-04-23

Family

ID=20897552

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802929160A SU922820A1 (ru) 1980-05-23 1980-05-23 Устройство для регистрации однократных процессов

Country Status (1)

Country Link
SU (1) SU922820A1 (ru)

Similar Documents

Publication Publication Date Title
SU922820A1 (ru) Устройство для регистрации однократных процессов
SU943826A1 (ru) Устройство дл индикации
RU2024194C1 (ru) Аналого-цифровой преобразователь
SU1287025A1 (ru) Автоматический измеритель импульсной мощности СВЧ радиосигналов
SU868790A1 (ru) Устройство дл цифрового измерени , запоминани и многократного воспроизведени дискретных значений однократного процесса
SU1442921A1 (ru) Цифровое измерительное стробоскопическое устройство
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1298940A1 (ru) Устройство выбора каналов
SU922876A1 (ru) Устройство для контроля блоков памяти 1
SU1511711A1 (ru) Устройство дл допускового контрол электрической величины
SU1672475A1 (ru) Устройство дл определени экстремумов
SU1125747A1 (ru) Многоканальный коммутатор
SU913394A1 (ru) Статистический анализатор 1
SU1206811A1 (ru) Устройство дл обработки экспериментальных данных
SU970266A1 (ru) Цифровой регистратор формы однократных и редкоповтор ющихс сигналов
SU1339541A1 (ru) Устройство дл ввода информации
SU1081620A1 (ru) Преобразователь временных интервалов в цифровой код
SU557504A1 (ru) Накопитель телеграфных кодовых комбинаций
SU1196908A1 (ru) Устройство дл определени среднего значени
SU1242918A1 (ru) Устройство диагностировани систем управлени
SU1472920A1 (ru) Устройство дл цифровой регистрации электрических сигналов
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU1043711A1 (ru) Устройство дл сжати информации
SU491901A1 (ru) Стробоскопический преобразователь огибающей амплитудно-модулированных колебаний
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти