SU911622A1 - Посто нное запоминающее устройство с самоконтролем - Google Patents

Посто нное запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU911622A1
SU911622A1 SU802899125A SU2899125A SU911622A1 SU 911622 A1 SU911622 A1 SU 911622A1 SU 802899125 A SU802899125 A SU 802899125A SU 2899125 A SU2899125 A SU 2899125A SU 911622 A1 SU911622 A1 SU 911622A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transformer
micro
output
keys
read
Prior art date
Application number
SU802899125A
Other languages
English (en)
Inventor
Евгений Феофанович Березкин
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU802899125A priority Critical patent/SU911622A1/ru
Application granted granted Critical
Publication of SU911622A1 publication Critical patent/SU911622A1/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Description

(Б) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ
,. . 1
Изобретение относитс  к вычислительной технике и может быть использовано при разработке посто нной пам ти цифровых систем, в особенности дл  построени  датчиков тактов и датчиков микрокоманд.
Известны посто нные запоминающие .устройства (ПЗУ) с самоконтролем, содержащие помимо основных блоков пам ти дополнительные блоки пам ти дл  хранени  контрольных и корректирующих разр дов, входы и выходы которых соединены с дешифраторами, шифраторами, сумматорами и блоками контрол  ГП и 2.
Недостатками известных устройств  вл етс  большое количество оборудовани , необходимого дл  организации самоконтрол , и значительные затраты времени на проведение контрольных операций.
Наиболее близким по технической сущности к предлагаемому  вл етс  ПЗУ, содержащее св занную с дешифратором адреса дополнительную группу запоминающих элементов и подключен ,ный к их выходам дополнительный шифратор 3 Недостатком данного устройства  вл етс  его высока  сложность, привод ща  к большим затратам оборудовани  и снижающа  надежность.
Цель изобретени  - упрощение устройства и повышение его надежности.
10
Поставленна  цель достигаетс  тем, что в ПЗУ с самоконтролем, содержащее первый накопитель, один вход которого подключен к шине строба считывани , а другие входы - к адресным

Claims (3)

15 шмнам, второй накопитель на запоминающих трансформаторах, обмотки возбуждени  которых включены последовательно с адресными шинами, а выходные обмотки подключены к первым вхо20 дам соответствующих ключей считывани , вторые входы которых подключены к шине строба считывани , и блок контрол , введены элемент согласова39 ни  и элемент сравнени , выполненный на трансформаторе, выходна  обмотка которого подключена ко входу блока контрол , начала одних обмоток возбуждени  трансформатора подключены выходам ключей считывани , а кон цы - к выводам элемента согласовани  другие обмотки возбуждени  трансфор матора включены последовательно с выходами первого накопител . На фиг. 1 представлена структурна  схема устройства, на фиг. 2 сигналы на выходе элемента сравнени  выполненного на трансформаторе, дл  исправного и неисправного устройства , на основании которых производит с  самоконтроль ПЗУ (предполагаетс , что данное ПЗУ с самоконтролем и спользуетс  в качестве датчика микро команд) . Первый накопитель 1 трансформаторного типа хранит слова по m разр дов , количество которых определ е общее число инициируемых микроопера ций. Группа адресных шин 2 определ  ет общее число п хранимых микрокоманд . Шина 3 строба считывани  осуществл ет управление процессом считы вани  микрокоманд. Группа выходных шин накопител  1 служит дл  выдачи управл ющих воздействий в тракты управлени . Второй накопитель 5 на трансформаторах служит дл  хранени  контроль ных соотношений. Количество трансформаторов К накопител  5 выбираетс  в соответствии с выражением. K.WQX{ni.-1, . « где m . - число микрооперации, кодируемых в i-той микрокоман . де. Другими словами количество трансформаторов выбираетс  равным максимальному числу микроопераций, кодируемых в одной микрокоманде, без .единицы. Контрольное соотношение в 1-той микрокоманде формируетс  таким образом, что прошивке подлежат т.-1 трансформаторов накопител  5 э остальные K-(in;j-1) ббход тс . Группа ключей 6 считывани  обеспе чивает выборку контрольного соотношени . Предполагаетс , что ключи 6 дополн ют ключи считывани  накопител  1, которые обеспечивают выборку кода микрокоманды. Эпемент 7 сравнени , выполненный на трансформаторе, служит дл  выделени  в процессе ком4 : пенсации разностного сигнала Up; ,подежащего контролю, при считывании 1-той микрокоманды Ppi ,-. де и. - суммарна  ЭДС, наводима  в выходной обмотке трансформатора 7 от считывани  i-той микрокоманды, Ki суммарна  ЭДС противоположного знака, наводима  в той же обмотке от считывани  i-Toro контрольного соотношени . Элемент 8 согласовани  служит дл  огласовани  электрических параметров . Блок 9 контрол  служит дл  конт рол  уровн  разностного сигнала Up-, . При абсолютно правильной работе дл  уровн  разностного сигнала должно выполн тьс  соотношение Up-AUp4 +uUp, где Up - соответствует ЭДС в выходной обмотке трансформатора 7 при возбуждении его одной единственной шиной-, лир - определ ет диапазон допустимых изменений Up. Принцип формировани  сигнала на выходе 10 регистрации исправности устройства по сн етс  на фиг.
2. Устройство работает следующим образом . Выборка i-той микрокоманды из блока 1 пам ти происходит при возбуждении I-той шины из группы адресных шин 2 и одновременном по влении разрешающего сигнала на шине 3 строба считывани . 6 результат на выходных обмотках трансформаторов накопител  5 навод тс  сигналы, которые через соответствующие ключи 6 считывани  воздействуют на трансформатор 7 одновременно на трансформатор 7 воздействуют в противоположном направлении сигналы на выходах блока пам ти. При этом предполагаетс  , что накопитель 1 блока пам ти выполнен на трансформаторах, выходные обмотки которых подключены ко входам ключей считывани , аналогичных ключам 6 считывани , а выходы этих ключей  вл ютс  выходами блока пам ти. Эти воздействи  привод т к наведению на выходной обмотке трансформатора 7 разностного сигнала Up;. Блок 9 анализирует уровень разност5 ного сигнала Up. и, если он наход 1Т с  в области правильной работы, вырабатывает сигнал исправности н-а вы ходе 10. Сигнал исправности  вл етс  разрешающим дл  дальнейшей работы по временной диаграмме. Наиболее характерными неисправност ми дл  ПЗУ трансформаторного типа, работающего по принципу сумми ровани  напр жений,  вл ютс  обрывы обмоток, возбуждение нескольких чис ловых шин одновременно и наведение разнопол рных помех на выходнь1х обмотках сердечников. В предлагаемом устройстве практи чески неисправности любой кратности станов тс  обнаруживаемыми. Например возбуждение трех числовых шин из группы шин 2 приводит, к наведению 1на выходной обмотке сердечника 7 раз ностного сигнала Up- :i: 3Up, что указывает на выход из зоны правильной работы. Факт обнаружени  фиксируетс  отсутствием сигнала исправности. Формула изобретени  Посто нное запоминающее устройство с самоконтролем, содержащее первый накопитель, один вход, которого подключен к шине строба считывани . 26 а другие входы - к адресным щинам, второй накопитель на запоминающих трансформаторах, обмотки возбуждени  которых включены последовательно с адресными шинами, а выходные обмотки подключены к первым входам соответствующих ключей считывани , вторые входы которых подключены к шине строба считывани , и блок контрол , о тличающеес  тем, что, с целью упрощени  устройства и повышени  его надежности, в него введены элемент согласовани  и элемент сравнени  , выполненный на трансформаторе, выходна  обмотка которого подключена к входу блока контрол , начала одних обмоток возбуждени  трансформатора подключены к выходам ключей считывани , а концы - к выводам элемента согласовани , другие обмотки возбуждени  трансформато.ра включены последовательно с выходами первого накопител . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР f. 568081,. кл. G 11 С 17/00, 19752 .Авторское свидетельство СССР NV6itl500, кл. G 11 С 17/00, 1976.
3. Авторское свидетельство СССР ff . кл. G 11 С 17/00, 1975 (прототип).
Ci/ef/ff/f
Up I i/cnpaSHOcf7 t/
O/7fCyfrfC/7 yef7f
86/paffo/j7b/effe/ncjr ct/gffa/f
venpcfSvocmt/
Фиг,2
SU802899125A 1980-03-26 1980-03-26 Посто нное запоминающее устройство с самоконтролем SU911622A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802899125A SU911622A1 (ru) 1980-03-26 1980-03-26 Посто нное запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802899125A SU911622A1 (ru) 1980-03-26 1980-03-26 Посто нное запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU911622A1 true SU911622A1 (ru) 1982-03-07

Family

ID=20884915

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802899125A SU911622A1 (ru) 1980-03-26 1980-03-26 Посто нное запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU911622A1 (ru)

Similar Documents

Publication Publication Date Title
SU911622A1 (ru) Посто нное запоминающее устройство с самоконтролем
JPS5580188A (en) Linear pattern coding unit
SU957277A1 (ru) Запоминающее устройство с самоконтролем
US3043504A (en) Inductively controlled card reading
SU422020A1 (ru)
SU955212A2 (ru) Запоминающее устройство с самоконтролем
SU830385A1 (ru) Микропрограммное устройствоупРАВлЕНи
SU702410A1 (ru) Посто нное запоминающее устройство
SU1564632A1 (ru) Устройство дл контрол кода программ
SU622173A1 (ru) Оперативное запоминающее устройство с блокировкой неисправных элементов пам ти
SU643835A1 (ru) Устройство дл программного управлени объектами
SU746732A1 (ru) Посто нное запоминающее устройство
SU734687A1 (ru) Микропрограммное устройство управлени
SU142815A1 (ru) Адресна система дл запоминающего устройства
SU857933A1 (ru) Устройство дл программного управлени намоточными станками
JPS56162128A (en) Process input/output device
SU920845A1 (ru) Запоминающее устройство с исправлением ошибок
SU1273927A1 (ru) Устройство микропрограммного управлени
SU959289A1 (ru) Устройство дл обнаружени ошибок цифрового сигнала в контролируемых кодах
SU585547A1 (ru) Посто нное запоминающее устройство
SU932636A2 (ru) Устройство дл обнаружени ошибок
SU807290A1 (ru) Микропрограммное устройство управ-лЕНи
SU1101889A1 (ru) Буферное запоминающее устройство
SU855662A2 (ru) Устройство микропрограммного управлени
SU607282A1 (ru) Устройство дл контрол посто нных блоков пам ти