SU903860A1 - Number comparison device - Google Patents

Number comparison device Download PDF

Info

Publication number
SU903860A1
SU903860A1 SU802887281A SU2887281A SU903860A1 SU 903860 A1 SU903860 A1 SU 903860A1 SU 802887281 A SU802887281 A SU 802887281A SU 2887281 A SU2887281 A SU 2887281A SU 903860 A1 SU903860 A1 SU 903860A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
prohibition
input
inputs
trigger
Prior art date
Application number
SU802887281A
Other languages
Russian (ru)
Inventor
Владимир Алексеевич Белов
Анатолий Григорьевич Дмитренко
Original Assignee
Сибирский Ордена Трудового Красного Знамени Физико-Технический Институт Им.В.Д.Кузнецова При Томском Государственном Университете Им.В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Сибирский Ордена Трудового Красного Знамени Физико-Технический Институт Им.В.Д.Кузнецова При Томском Государственном Университете Им.В.В.Куйбышева filed Critical Сибирский Ордена Трудового Красного Знамени Физико-Технический Институт Им.В.Д.Кузнецова При Томском Государственном Университете Им.В.В.Куйбышева
Priority to SU802887281A priority Critical patent/SU903860A1/en
Application granted granted Critical
Publication of SU903860A1 publication Critical patent/SU903860A1/en

Links

Landscapes

  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ЧИСЕЛ(54) DEVICE FOR COMPARING NUMBERS

tt

Изобретение относитс  к вычислительной технике и предназначено ДЛЯч сравнени  чисел, заданных в двоичном коде, с числами, заданных в еди шчно-позиционном кодеоjThe invention relates to computing and is intended for comparing numbers given in binary code with numbers given in a single-position code.

Известно устройство дл  сравнени  двоичного цифрового сигнала с дес тичным числом, содержащее генератор импульсов, двоичшлй счетчик, дешифраторы, схемы совпадени , управл ищее логическое устройство, инверторы и поле скольз щих контактов 13Недостатком этого устройства  вл етс  его сложность, обусловленг и на  наличием дешифраторов и пол  скольз щих контактов со схемой совпадени . Кроме того, это устройство имеет ограниченную область применени  вследствие отсутстви  ВОЗМОЖ- JQA device for comparing a binary digital signal with a decimal number is known, comprising a pulse generator, a binary counter, descramblers, coincidence circuits, control logic devices, inverters, and a field of sliding contacts. 13 The disadvantage of this device is its complexity, due to the presence of decoders and a floor. sliding contacts with a matching circuit. In addition, this device has a limited scope due to the lack of POSSIBILITY

ности оперативного изменени  единично-позиционного кода, устанавливаемого на поле скольз щих контактов .the operational change of a single-position code set on the field of sliding contacts.

Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  сравнени  чисел, содержащее генератор импульсов, вход ные ключи, заторможенный мультивибратор , управл ющий входными ключами , двоичный счетчи, схему совпадени , линию задержки, образованную двум  заторможенными мультивибраторами и дифференцирующей цепочкой , и выходные ключи fj;).The closest in technical essence to the present invention is a device for comparing numbers, comprising a pulse generator, input keys, braked multivibrator controlling input keys, binary counter, a matching circuit, a delay line formed by two braked multivibrators and a differentiating chain, and output keys fj;).

Недостатком известного устройства  вл етс  низка  надежность работы, особенно при шлсоких частотах задающего генератора. Это обусловлено высокими требовани ми к стабильности задающего генератора и к длительности импульсов, вьфабатъшаемых заторможенны мультивибраторами , устанавлива««ах с точностью до полупериода следовани  импупьсов генератора.A disadvantage of the known device is the low reliability of operation, especially at the frequencies of the master oscillator. This is due to the high demands on the stability of the master oscillator and on the duration of the pulses that are decelerated by multivibrators, being set to "" oh with an accuracy of up to half the cycle of impulses of the generator.

Claims (2)

Цель изобретени  - повьппение надежности работы устройства. 39 Поставленна  цель достигаетс  тем, что в устройство дл  сравнени  чисел, содержащее сдвигающий регист генератор импульсов, элемент НЕ, элемент И, элементы запрета, триггеры , причем выход генератора импульсов соединен с информационньвш выходами первого и второго элементов запрета, выход первого элемента запрета подключен к первому входу элемента И, выход которого соединен со входом установки в единичное состо ние первого триггера, инверсный выход которого подключен ко второму входу элемента И, введен мультиплексор , управл ющие входы которого соединены с выходами сдвигающего регистра , входы которого подключены к входным шинам первого числа, вход управлени  соединен с управл кжщм входом первого элемента запрета и через элемент НЕ с управл ющим входом второго , выход которого подключен ко входам установки в нулевое состо ние триггеров и сдви гающего регистра, выход переноса которого соединен с первым информационным входом третьего элемента запре та, входные шины второго числа подключены к информационным входам муль типлексора, выход которогй соединен со входом установки в единичное состо ние второго триггера и с информационными входами четвертого и п того элементов запрета, выход первого элемента запрета подключен ко вхо дам синхронизации сдвигающего регистра и мультиплексора и ко второму информационному входу третьего элемента запрета, пр мой и инверсный выходы первого триггера соединены с управл ющими входами четвертого и п того элементов запрета соответственно . На чертеже представлена блок-схема предлагаемого устройства. Устройство содержит сдвигающий регистр 1, мультиплексор 2, генератор 3 импульсов, элемент 4 запрета , элемент НЕ 5, элемент 6 запрета , элемент И 7, триггеры 8 и 9 эле менты 10-12 запрета, входные шины 13 и 14 сравниваемых чисел, вход 15 управлени , выходные шины 16-18. Устройство работает еледунэдим об разом. С приходом на вход управлени  15 сигнала сравнени  сдвигакмций регист 1 переходит из режима сдвига в режим записи информации, элемент 4 запрета закрываетс , а элемент 6 запрета открываетс . С по влением на выходе элемента 6 запрета сигнала с генератора 3 импульсов единично-позиционный код записываетс  в сдвигающий регистр 1, одновременно триггеры 8 и 9 устанавливаютс  в нулевое состо ние, подготавлива  тем саhfiJM к работе элементы 10 и 12 запрета . По окончании сигнала сравнени  открываетс  элемент 4 запрета, элемент 6 запрета закрываетс , а сдвигающий регистр 1 возвращаетс  в режим сдвига информации Выходные сигналы элемента 4 запрета  вл ютс  стробирукщими дл  мультиплексора 2 и элемента 10 запрета, а также синхронизирующими дл  сдвигакщего регистра 1 и триггера 9. По первому сигналу с выхода элемента 4 запрета прО вер етс  условие равенства кодов. 8случае на выходе мультиплексора 2 по вл етс  сигнал равенства, который через элемент 12 запрета поступает на выходную шину 18 По заднему фронту первого ciiгнала с выхода элемента 4 запрета триггер 9переходит в единичйое состо ние, закрыва  элемент 12 запрета и открыва  элемент 11 запрета, подготавлива  тем самым устройство к проверке услови  X У. Единичное состо  ние триггера 9 при этом фиксируетс  на весь последующий этап сравнени  путем подачи нулевого потенциала с выхода триггера на один из входов элемента И 7. Одновременно по заднему фронту происходит сдвиг на один разр д кода в сдвигающем регистре I о Далее, как и ранее, провер етс  условие равенства . Если оно выполн етс , то сигнал с выхода мультиплексора 2 через элемент запрета I1 поступает на выходную шину 17, что означает выполнение услови  Х7У. Процесс сдвига и сравнени  повтор етс  до тех пор, пока код не достигнет старшего разр да сдвигакщего регистра 1. При этом сигнал с указанного разр да поступает на вход элемента 10 запрета . Если ранее при работе устройства услови  и Х У, при которых триггер 8 устанавливаетс  в единичное .состо ние и блокирует работу элемента 10 запрета, не были выполнешз1 , по стробу, поступающему с выхода элемента 4 запрета, на выходной шине 16 по вл етс  сигнал Предлагаемое устройство -обладает высокой надежностью, обусловлен ной использованием схем, не требующих точной настройки и перестройк при изменении единично-позиционного кода. Оно имеет выходной сигнал определ емьш параметрами генератор что избавл ет от необходимости непользовани  схем формировани  импульсов при сопр жении с другими устройствами. Устройство может быт использовано с внешними датчиками единично-позиционного кода, т.е. область его применени  шире област применени  известного. Наконец, от сутствие навесных элементов в устройстве позвол ет реализовать его .в микросхемном исполнении. Формула изобретени  Устройство дл  сравнени  чисел, содержащее сдвигающий регистр, генератор импульсов, элемент НЕ, элемент И, элементы запрета, триггеры, причем выход генератора импульсов соединен с информационными входами первого и второго элементов запрета выход первого элемента запрета подключен к первому входу элемента И, выход которого соединен со входом установки в единичное состо ние пер вого триггера, инверсный выход кото рого подключен ко второму входу эле мента И, отличающеес  тем, что, с целью ловышени  надел ности работы, в него введен мультиплексор , управл кхдие входы которого соединены с выходами сдвигающего регистра, входы которого подключены к входным шинам первого числа, вход управлени  соединен с управл ющим входом первого элемента запрета и через элемент НЕ с управл ющим входом второго элемента, выход которого под ключен ко входам установки в нулевое состо ние триггеров и сдвигающего регистра, выход переноса которого соединен с первым информационным входом третьего элемента запрета, входные шины второго числа подключены к информационным входам мультиплексора , выход которого соединен со входом установки в единичное состо ние второго триггера и с информационными четвертого и п того элементов запрета, выход первого элемента запрета подключен ко входам синхронизации сдвигающего регистра и мультиплексора и ко второму информационному входу третьего элемента запрета, пр мой и инверсный выходы первого триггера соединены с управл ющими входами четвертого и п того элементов запрета соответственно. Источники информации, прин тые во внимание при экспертизе 1.Патент Великобритании № 1428246, кл, G 06 F 7/04, 1976. The purpose of the invention is to increase the reliability of the device. 39 The goal is achieved by the fact that in a device for comparing numbers, containing a register-shifting pulse generator, an element NOT, an element AND, prohibition elements, triggers, the output of the pulse generator is connected to the information outputs of the first and second prohibition elements, the output of the first prohibition element is connected to the first input of the element And, the output of which is connected to the input of the installation in a single state of the first trigger, the inverse output of which is connected to the second input of the element And, a multiplexer is introduced that controls the input The ports of which are connected to the outputs of the shift register, the inputs of which are connected to the input buses of the first number, the control input is connected to the control input of the first prohibition element and through the element NOT with the control input of the second, the output of which is connected to the inputs of the zero state trigger and shift of the register, the transfer output of which is connected to the first information input of the third forbidden element, the input buses of the second number are connected to the information inputs of the multiplexer, the output of which is connected to the input setting the second trigger to the single state and with the information inputs of the fourth and fifth prohibition elements, the output of the first prohibition element is connected to the synchronization inputs of the shift register and multiplexer and to the second information input of the third prohibition element, the direct and inverse outputs of the first trigger are connected to the control inputs of the fourth and fifth prohibition elements, respectively. The drawing shows a block diagram of the proposed device. The device contains a shift register 1, a multiplexer 2, a generator of 3 pulses, a prohibition element 4, a NOT 5 element, a prohibition element 6, an AND 7 element, a triggers 8 and 9, a prohibition element 10-12, input buses 13 and 14 of the compared numbers, input 15 control output tires 16-18. The device is working properly. With the arrival of control 15 of the shift comparison signal, register 1 changes from shift mode to information recording mode, prohibition element 4 is closed, and prohibition element 6 is opened. With the appearance at the output of the element 6 of the prohibition of the signal from the generator 3 of pulses, the unit-position code is written to the shift register 1, while the triggers 8 and 9 are set to the zero state, thus preparing the prohibition elements 10 and 12 for operation. At the end of the comparison signal, the prohibition element 4 is opened, the prohibition element 6 is closed, and the shift register 1 returns to the information shift mode. The output signals of the prohibition element 4 are gating for multiplexer 2 and the prohibition element 10, as well as the synchronization for the shift register 1 and trigger 9. On the first signal from the output of prohibition element 4, the condition of equality of the codes is checked. 8, at the output of multiplexer 2, an equality signal appears, which through the prohibition element 12 enters the output bus 18. On the falling edge of the first signal from the output of prohibition element 4, trigger 9 goes to one state, closing prohibition element 12 and opening prohibition element 11, preparing The device itself checks the condition X U. The unit state of the trigger 9 is fixed to the whole subsequent comparison stage by applying a zero potential from the trigger output to one of the inputs of element 7. At the same time, at the falling front y is shifted by one bit of code in the shift register I o Next, as before, the equality condition is checked. If it is executed, the signal from the output of multiplexer 2 through the prohibition element I1 is fed to the output bus 17, which means that the condition X7U is fulfilled. The shift and comparison process is repeated until the code reaches the high bit of the shift register 1. At the same time, the signal from the specified bit is fed to the input of prohibition element 10. If earlier when the device was operating and XY, in which the trigger 8 is set to one and blocking the operation of the prohibition element 10, were not executed, the gate coming from the output of the prohibition element 4 appears on the output bus 16 The device possesses high reliability due to the use of circuits that do not require fine tuning and restructuring when changing the unit position code. It has an output signal defined by the parameters of the generator, which eliminates the need for not using pulse shaping circuits when interfacing with other devices. The device can be used with external sensors of a unit-position code, i.e. its scope is broader than that of the known. Finally, the absence of mounted elements in the device allows it to be implemented in a microchip design. Claim device Comparing numbers containing a shift register, a pulse generator, a NO element, an AND element, prohibition elements, triggers, the output of a pulse generator connected to the information inputs of the first and second prohibition elements, the output of the first prohibition element connected to the first input of the And element, the output which is connected to the installation input in a single state of the first trigger, the inverse output of which is connected to the second input of the element AND, characterized in that, in order to trap the usefulness of the work, A multiplexer is entered into it, the control inputs of which are connected to the outputs of the shift register, the inputs of which are connected to the input buses of the first number, the control input is connected to the control input of the first prohibition element and through the element NOT with the control input of the second element whose output is connected to the inputs of the installation in the zero state of the triggers and the shift register, the transfer output of which is connected to the first information input of the third prohibition element, the input buses of the second number are connected to information inputs A multiplexer, the output of which is connected to the installation input to the single state of the second trigger and to the information of the fourth and fifth prohibition elements, the output of the first prohibition element is connected to the synchronization inputs of the shift register and multiplexer and to the second information input of the third prohibition element, direct and inverse the outputs of the first trigger are connected to the control inputs of the fourth and fifth prohibition elements, respectively. Sources of information taken into account in the examination 1. UK Patent number 1428246, class G 06 F 7/04, 1976. 2.Авторское свидетельство СССР 407303, кл. G 06 F 7/00, 1973 (прототип)о2. Authors certificate of the USSR 407303, cl. G 06 F 7/00, 1973 (prototype) about
SU802887281A 1980-02-20 1980-02-20 Number comparison device SU903860A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802887281A SU903860A1 (en) 1980-02-20 1980-02-20 Number comparison device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802887281A SU903860A1 (en) 1980-02-20 1980-02-20 Number comparison device

Publications (1)

Publication Number Publication Date
SU903860A1 true SU903860A1 (en) 1982-02-07

Family

ID=20879791

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802887281A SU903860A1 (en) 1980-02-20 1980-02-20 Number comparison device

Country Status (1)

Country Link
SU (1) SU903860A1 (en)

Similar Documents

Publication Publication Date Title
US3579126A (en) Dual speed gated counter
GB1362210A (en) Electronic interference suppression device and method of operation thereof
SU903860A1 (en) Number comparison device
US3970941A (en) Fast programmable divider with a new 5-gate flip-flop
GB1056550A (en) Electronics pulse generating systems
KR940001556B1 (en) Digital signal processing apparatus
GB1307372A (en) Phase controlled oscillators
GB1230021A (en)
SU995334A1 (en) Readjustable rate scaler
DK163905B (en) PART CIRCUIT WITH VARIABLE RELATIONSHIP
SU1517123A1 (en) Pulse shaper
SU1432752A1 (en) Pulse distritbutor
SU379977A1 (en) MULTI FREQUENCY DISCRIMINATOR
SU1338063A2 (en) Pulse sequence frequency divider
SU886238A1 (en) Time interval-to-digital code converter
SU1713094A2 (en) Shaper of paired pulses
SU756659A1 (en) Matrix signal generator
GB1158759A (en) Impulse-Pair Detector
SU1654846A1 (en) Electromechanical integrator
SU1193672A1 (en) Unit-counting square-law function generator
SU1056469A1 (en) Pulse repetition frequency divider
SU919072A1 (en) Device for discriminating train
SU553749A1 (en) Scaling device
SU1070694A1 (en) Frequency divider with variable division ratio
SU917345A1 (en) Switching device