SU903858A1 - Binary to bcd code converting device - Google Patents

Binary to bcd code converting device Download PDF

Info

Publication number
SU903858A1
SU903858A1 SU782669248A SU2669248A SU903858A1 SU 903858 A1 SU903858 A1 SU 903858A1 SU 782669248 A SU782669248 A SU 782669248A SU 2669248 A SU2669248 A SU 2669248A SU 903858 A1 SU903858 A1 SU 903858A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
binary
elements
nand
Prior art date
Application number
SU782669248A
Other languages
Russian (ru)
Inventor
Леонид Николаевич Воронкин
Кирилл Донатович Гузеев
Виктор Иванович Дегтярев
Александр Михайлович Поликанов
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU782669248A priority Critical patent/SU903858A1/en
Application granted granted Critical
Publication of SU903858A1 publication Critical patent/SU903858A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВШЧНОРО КОДА В ДВОИЧНО-ДЕСЯТИЧШЙ(54) DEVICE FOR TRANSFORMING TWICE CHINESE TO BINARY DECIMAL

II

Изобретение относитс  к вычислительной технике и мржет быть использовано в ци4фош 1х устройствах преобразовани  двоичного кода в двоичнодес тичный .The invention relates to computing and can be used in cytosh 1x binary to binary code conversion devices.

Известно устройство дл  преобразовани  двоичного кода в двоичнодес тичный , построенное на основе модул -вычитател  1J.A device for converting a binary code into a binary, based on the subtractor module 1J is known.

Недостаток устройства - больаой объем оборудовани .The disadvantage of the device is a large amount of equipment.

Известно также устройство дл  преобразовани  двоичного кода в двсжчно-дес тичшой, содер гащее эленен1Ы НЕ и И-НБ, соединенные по схе- не полуматрицы, причем в кааздой логической схеме вход А соединён с первьыи входами первого, второго и третьего элементов И-НЕ, вход В с первыми входами четвертого и п то го злементов И-НЕ, вход С - со вторыми входами первого и п того и пер вым входом шестого элементов И-НБ, вход О - с первым входом седьмого.It is also known a device for converting a binary code into two-tenths, which contains an NOT and an E-NB, connected in a semi-matrix scheme, with input A connected to the first inputs of the first, second, and third elements of AND-NOT in the logic circuit input B with the first inputs of the fourth and fifth elements of the NAND, input C with the second inputs of the first and fifth and first inputs of the sixth I-CB elements, input O with the first input of the seventh.

вторым входом второго элементов И-НЕ и входом элемента НЕ 2j.the second input of the second NAND element and the input of the HE element 2j.

Недостатком этого устройства также  вл етс  большой объем оборудовани .A disadvantage of this device is also a large amount of equipment.

Наиболее близким по технической сущности и достигаемому результату к предлагаемому  вл етс  устройство дл  преобразовани  двоичного кода в двоично-дес тичный, срдержодее . The closest in technical essence and the achieved result to the proposed is a device for converting a binary code into a binary-tenth, srpododey.

to элементы И-НЕ и элементы ИЛИ-НЕ, при этом выходы первых трех злементов И-НЕ соединены с инверсньми входами четвертого, п того и шесч;ого элементов И-НЕ соответственно, To elements AND-NOT and elements OR-NOT, while the outputs of the first three elements AND-NOT are connected to inverse inputs of the fourth, fifth, and sixth elements of the AND-NOT, respectively,

15 первый вход первого элемента ИЛИ-НЕ соединен с инверсньш входом первого элемента И-НЕ и с выходом второго элемента И-НЕ, второй вход с выходом первого элемента И-НЕ, пер30 вым входом второго злемента ИШ-НЁ и с первым входом шестого элемента И-НЕ, а выход первого злемента ИЛИНЕ  вл етс  выходом переноса устрой-) ства, первый вход устройства соединен с первыми входами второго, третьего и п того элементов И-НЕ, второй вход - с первым входом первого элемента И-НЕ, и первым входом четвертого элемента И-НЕ, третий вход устройства - со вторым входом третьего элемента И-НЕ и первым входом третьего элемента ИЛИ-НЕ, второй вход которого соединен со вторым входом второго элемента ИЛИ-НЕ, выходом шестого элемента И-НЕ и вторым выходом устройства, третий вход третьего элемента ИЛИ-НЕ соединен с выходом четвертого элемента И-НЕ, а выход  вл етс  первым выходом устройства , третий выход которого соеди нен с выходом второго элемента ИЛИНЕ , третий вход которого соединен с выходом п того элемента И-НЕ, четвер тый вход устройства соединен со вторыми входами первого, второго и шестого элементов И-НЕ 3. Недостатком известного устройства  вл етс  большой объем оборудовани . Цель изобретени  - упрощение устройства . Поставленна  цель достигаетс  тем, что в устройство дл  преобразов ни  двоичного кода в двоично-дес тичный , содержащее элементы И-НЕ, элементы ИЛИ-НЕ и элемент НЕ, причем первый вход устройства соединен с первыми входами первого, второго и третьего элементов И-НЕ, второй вход - с-первым входом четвертого элемента И-НЕ, третий вход - с первыми входами п того и шестого эле ментов И-НЕ, первый выход - с выходами первого элемента ИЛИ-НЕ, второй выход - с выходом второго элемента ИЛИ-НЕ, третий выход - с выходом третьего элемента ИЛИ-НЕ, первый вход которого соединен с выходом п того элемента И-НЕ, второй вход с выходом третьего элемента И-НЕ, а третий вход - с выходом седьмого элемента И-НЕ и первым входом второго элемента ИЛИ-НЕ, второй вход которого соединен с выходом четвертого элемента И-НЕ, при этом первый вход первого элемента ИЛИ-НЕ соединен с выходом первого элемента И-НЕ а выход элемента НЕ - со вторым входом третьего элемента И-НЕ, введен четвертый элемент ИЖ-НЕ, причем чет вертый выход устройства соединен с выходом четвертого элемента ИЛИ-НЕ, 84 первый вход которого соединен с вы- ходом второго .емента И-НЕ и первым входом седьмого элемента И-НЕ, а второй вход соединен с выходом шестого элемента И-НЕ, второй вход которого соединен со вторым входом п того элемента И-НЕ, третьим входом третьего элемента И-НЕ и выходом первого элемента И-НЕ, второй вход которого соединен с третьим входом устройства , четвертый вход которого соединен с входом элемента НЕ, вторыми входами седьмого и второго элементов И-НЕ, при этом третий вход шестого элемента И-НЕ соединен со вторым входом четвертого элемента И-НЕ, выходом п того элемента И-НЕ и вторым входом перврго элемента ИЛИ-НЕ, третий вход которого соединен с выходом элемента НЕ, а третий вход п того элемента И-НЕ - со вторым входом устройства, На чертеже представлено устройство дл  преобразовани  двоичного кода в двоично-дес тичный. Устройство состоит из элементов И-НЕ 1-7, элементов ИЛИ-НЕ 8-П и элемента НЕ 12. Устройство дл  преобразовани  ичного кода в двоично-дес тичный работает следующим образом. Двоичный код поступает на первый 13, второй 14, третий 15 и четвертый 16 входы устройства, имекнцие соответственно веса 1, 2, 4 и 8. Значение двоично-дес тичного кода в устройстве формируетс  на его первом 17, втором 18, третьем 19 и четвертом 20 выходах, имеющих соответственно веса 2, .4, 8, 10. Например, при подаче на входы устройства кода 0111 на его выходах формируетс  значение 1010, что с учетом весовых коэффициентов соответствует удвоению кода. Предлагаемое устройство дл  преобразовани  можно использовать как базовое дл  построени  многоразр дных преобразователей двоичного кода в двоично-дес тичный. Технико-экономический эффект изобретени  по сравнению с извест ными -устройствами состоит в .значительном сокращении оборудовани . Например, по сравнению с известньм предлагаемый преобразователь имеет на 15% меньшее количество оборудовани .15, the first input of the first element OR-NOT is connected to the inverse input of the first element AND-NOT and with the output of the second element AND-NOT, the second input with the output of the first element AND-NOT, the first input of the second element IS-NO, and the first input of the sixth element NAND, and the output of the first element ILINE is the output of the device transfer, the first input of the device is connected to the first inputs of the second, third and fifth AND-NOT elements, the second input - to the first input of the first AND-NOT element, and the first the input of the fourth element AND NOT, the third input of the device - with the second input The third element AND-NOT and the first input of the third element OR-NOT, the second input of which is connected to the second input of the second element OR-NOT, the output of the sixth element AND-NOT and the second output of the device, the third input of the third element OR NOT connected to the output of the fourth element NAND, and the output is the first output of the device, the third output of which is connected to the output of the second element ILINE, the third input of which is connected to the output of the fifth AND-NOT element, the fourth input of the device is connected to the second inputs of the first, second and sixth elementsAND-NOT 3. A disadvantage of the known device is a large amount of equipment. The purpose of the invention is to simplify the device. This goal is achieved by the fact that the device for converting a binary code into a binary-decimal, containing the elements AND-NOT, the elements OR-NOT and the element NOT, the first input of the device connected to the first inputs of the first, second and third elements AND-NOT , the second input is the first input of the fourth NAND element, the third input is with the first inputs of the fifth and sixth NAND elements, the first output is with the outputs of the first OR NI element, the second output is with the output of the second OR element NOT, the third exit - with the release of the third element OR NOT, the first input one of which is connected to the output of the first NAND element, a second input with the output of the third AND-NOT element, and a third input with the output of the seventh AND-NOT element and the first input of the second OR-NOT element, the second input of which is connected to the output of the fourth element AND-NOT, with the first input of the first element OR-NOT connected to the output of the first element AND-NOT and the output of the element NOT to the second input of the third element AND-NOT, the fourth IL-NOT element is entered, the fourth output of the device connected to the output the fourth element OR NOT, 84 the first input of which is connected The second input is connected to the output of the sixth element AND-NOT, the second input of which is connected to the second input of the fifth element AND-NOT, the third input of the third element NAND and the output of the first NAND element, the second input of which is connected to the third input of the device, the fourth input of which is connected to the input of the NO element, the second inputs of the seventh and second NAND element, while the third input of the sixth AND element is NOT connected to the second input of the fourth element is NOT, the output is about the NAND element and the second input of the first OR element, the third input of which is connected to the output of the NOT element, and the third input of the fifth NAND element to the second input of the device. The drawing shows a device for converting binary code to binary dec tichny. The device consists of the elements AND-1-7, the elements OR-NOT 8-П and the element NOT 12. The device for converting the original code into binary-decimal works as follows. The binary code goes to the first 13, second 14, third 15 and fourth 16 inputs of the device, and weighs 1, 2, 4 and 8 respectively. The value of the binary-decimal code in the device is formed on its first 17, second 18, third 19 and fourth 20 outputs with weights of 2, 4, 8, 10, respectively. For example, when the code 0111 is fed to the device inputs, the value 1010 is formed at its outputs, which, taking into account the weighting factors, corresponds to a doubling of the code. The proposed device for conversion can be used as a base for building multi-bit binary-to-binary converters. The technical and economic effect of the invention in comparison with known devices consists in a significant reduction in equipment. For example, in comparison with limestone, the proposed converter has a 15% smaller amount of equipment.

Claims (1)

Формула изобретенияClaim Устройство для преобразования двоичного кода в двоично-десятичный, 'содержащее элементы И-НЕ, элементы ИЛИ-НЕ и элемент НЕ, причем первый вход устройства соединен с первыми входами первого, второго и третьего элементов И-НЕ, второй вход - с первым входом четвертого элемента И—НЕ, третий вход с первыми входами пятого и шестого элементов И-НЕ, первый выход - с выходом первого элемента ИЛИ-НЕ, второй выход - с выходом второго элемента ИЛИ-HE, третий выход - с выходом третьего элемента ИЛИ-НЕ, первый вход которого соединен с выходом пятого элемента И-НЕ, второй вход - с выходом третьего элемента И-НЕ, а третий вход - с выходом седьмого элемента И-НЕ и первым входом второго элемента ИЛИ-НЕ, второй ходом четвертого элемента ИЛИ-НЕ, первый вход которого соединен с выходом второго элемента И-НЕ и первым входом седьмого элемента И-НЕ, а второй вход соединен с выходом шестого элемента И-НЕ, второй вход которого соединен со вторым входом пятого элемента И-НЕ, третьим входом третьего элемента И-НЕ и выходом первого элемента И-НЕ, второй вход которого соединен с третьим входом устройства, четвертый вход которого соединен с входом элемента НЕ, вторыми входами седьмого и второго элементов И-НЕ, при этом третий вход шестого элемента И-НЕ соединен со вторым входом четвертого элемента И-НЕ, выходом пятого элемента И-НЕ и вторым входом первого элемента ИЛИНЕ, третий вход которого соединен с выходом элемента НЕ, а третий вход пятого элемента И-НЕ - со вторым вхо· дом устройства.A device for converting binary code to binary decimal, 'containing AND-NOT elements, OR-NOT elements and NOT element, with the first input of the device connected to the first inputs of the first, second and third elements AND, the second input to the first input of the fourth AND-NOT element, the third input with the first inputs of the fifth and sixth AND-NOT elements, the first output with the output of the first OR-NOT element, the second output with the output of the second OR-HE element, the third output with the output of the third OR-NOT element the first input of which is connected to the output of the fifth element And -NOT, the second input - with the output of the third AND-NOT element, and the third input - with the output of the seventh AND-NOT element and the first input of the second OR-NOT element, the second move of the fourth OR-NOT element, the first input of which is connected to the output of the second element AND NOT and the first input of the seventh AND-NOT element, and the second input is connected to the output of the sixth AND-NOT element, the second input of which is connected to the second input of the fifth AND-NOT element, the third input of the third AND-NOT element and the output of the first AND element NOT, the second input of which is connected to the third input of the device, the fourth the course of which is connected to the input of the element NOT, the second inputs of the seventh and second elements NAND, while the third input of the sixth element NAND is connected to the second input of the fourth element NAND, the output of the fifth element NAND and the second input of the first element OR, the third input of which is connected to the output of the element NOT, and the third input of the fifth element AND is NOT connected to the second input of the device. вход которого соединен с выходом четвертого элемента И-НЕ, при этом первый вход первого элемента ИЛИ-НЕ соединен с выходом первого элемён та И-НЕ, а выход элемента НЕ - со вторым входом третьего элемента И-НЕ, отличающееся тем, что, с целью упрощения, оно содержит четвертый элемент ИЛИ-НЕ, причем четвертый выход устройства соединен с вы-whose input is connected to the output of the fourth AND-NOT element, while the first input of the first OR-NOT element is connected to the output of the first AND-NOT element, and the output of the NOT element is to the second input of the third AND-NOT element, characterized in that, with in order to simplify, it contains the fourth element OR NOT, and the fourth output of the device is connected to
SU782669248A 1978-10-02 1978-10-02 Binary to bcd code converting device SU903858A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782669248A SU903858A1 (en) 1978-10-02 1978-10-02 Binary to bcd code converting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782669248A SU903858A1 (en) 1978-10-02 1978-10-02 Binary to bcd code converting device

Publications (1)

Publication Number Publication Date
SU903858A1 true SU903858A1 (en) 1982-02-07

Family

ID=20787361

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782669248A SU903858A1 (en) 1978-10-02 1978-10-02 Binary to bcd code converting device

Country Status (1)

Country Link
SU (1) SU903858A1 (en)

Similar Documents

Publication Publication Date Title
JPS6159913A (en) Ad converting circuit
SU903858A1 (en) Binary to bcd code converting device
JPS53104808A (en) D/d converter
JPS5366123A (en) Keyboard
JPS57115027A (en) A/d converting function diagnosing system
SU494848A1 (en) Functional decoding converter
SU764119A1 (en) Analog-digital converter
JPS54133058A (en) Signal converter
KR880000857A (en) Booth Conversion Circuit
JPS5748141A (en) Address conversion system
JPS54137249A (en) Computer input processor for telemeter information
SU1109906A1 (en) Device for translating m-bit binary code to threshold function code
JPS55117318A (en) Level converting device
SU544128A1 (en) Code Conversion Device
JPS5478940A (en) Code conversion system
SU577669A1 (en) Voltage-to-number converter
JPS56103736A (en) Bidirectional code converter
SU1584107A2 (en) Code converter
SU1269271A1 (en) Binary code-to-residual class system code converter
JPS5544237A (en) D/a converter and sequential comparison type a/d converter
JPS5520515A (en) Encoder
JPS5320524A (en) Dc-dc converter
JPS5411756A (en) Photo a/d converter
JPS6429124A (en) Error correction device
JPS57174742A (en) Computer