SU892723A1 - Удлинитель импульсов - Google Patents
Удлинитель импульсов Download PDFInfo
- Publication number
- SU892723A1 SU892723A1 SU802843308A SU2843308A SU892723A1 SU 892723 A1 SU892723 A1 SU 892723A1 SU 802843308 A SU802843308 A SU 802843308A SU 2843308 A SU2843308 A SU 2843308A SU 892723 A1 SU892723 A1 SU 892723A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- transistor
- capacitor
- current
- Prior art date
Links
Landscapes
- Direct Current Feeding And Distribution (AREA)
Description
(54) УДЛИНИТЕЛЬ ИМПУЛЬСОВ
. V Изобретение относитс к .импульсной технике и может быть использовано в аналого-цифровых преобразовател х быстропеременных процессов. Известен формирователь напр жени содержащий коммутационный элёмент, подключенный параллельно накопительному конденсатору, обеспечивающий из менение посто нной времени разр да конденсатора СИ Недостатком устройства вл етс ограниченность функциональных возможностей . Наиболее близким техническим решением вл етс удлинитель импульсов содержащий входной дифференциальный каскад, первьй вход которого подключен ко входу устройства, а второй вход - к выходу устройства и к одной из обкладок конденсатора друга обкладка которого подключена к общей шине устройства, первый коммутируемый генератор тока, первый выход которого подключен к третьему входу входного дифференциального каскада, второй выход - к выходу его, второй коммутируемый генератор тока, первый выход которого подключен к выходу устройства, второй выход - к положительной шине источника питани , первые входы коммутируемых генераторов тока подключены к iшинам, управлени , вторые - к шине источника смещени , третьи - к отрицательной шине источника питани , база транзистора обратной св зи подключена к выходу входного дифференциального каскада, эмиттер - к выходу устройства, коллектор - к положительной шине источника питани 12. Недостатком устройства вл етс малое врем хранени информации. Цель изобретени - увеличение вре мени хранени информации. Поставленна цель достигаетс тем, что в удлинитель импульсов, содержащий входной дифференциальный каскад, первый вход которого подключен ко входу устройства, а второй вход - .к выходу устройства и к одной из обкладок конденсатора, друга обкладка которого подключена к общей шине устройства, первый коммутируемый генератйр тока, первый выход которого подключен к третьему входу входного дифференциального каскгща, второй выход - к выходу его, второй коммутируемый генератор тока, первый выход которого подключен к. выходу устройства, второй выход - к поло1Е11тельной шине источника питани / первые входа; коммутируен лх генераторов тока подключены к шинам управле ни , вторые - к шине источника, смещени , третьи входы - к отрицательной шине источника питани , база транзистора обратной св зи подключена к выходу входного , дифференциального каскада, эмиттер - к выходу устройства , коллектор к положительной шине источника питани , введен полевой транвистор, затвор которого соединен с эмиттером, исток - с базой , а сток - с коллекторе транзистора обратной св зи.
Иа;.чертеже приведена, структурна электрическа схема устройства.
Устройство содержит входной дифференциальный каскад 1 на транзисторах 2 и 3, конденсатор 4, первый коммутируемый генератор 5 тока на транзисторах 6 и 7, источник 8 тока, второй коммутируемый генератор 9 тока на транзисторах 10 и 11, источник 12 тока, транзистор 13 обратной св зи, полевой транзистор 14, шины 15 и 16 источника питани , шины 17 и 18 управлени , шину 19 источника смещени .
Устройство работает следующим образом .
В режиме слежени ток источника В поступает на объединенные истоки полевых транзисторов 2 и 3 дифференциального каскада 1, ток источника 12 течет через транзистор 13 обратной св зи и конденсатор 4. Полевой транзистор 14 заперт напр жением база-эмиттер открытого транзистор ра 13. Любой разбаланс напр жений на затворах транзисторов 2 и 3 приводит к изменению тока через транзистор 3, который усиливаетс транзистором 13 и подаетс на конденсатор 4 Таким образом, в этом режиме дифференциальный каскад вместе с транзистором 13 обратной св зи обеспечивает равенство напр жени конденсатора 4 и входного напр жени .
При работе в режиме амплитудного детектировани ток источника 8 посту пает на объединенные истоки полевых транзисторов 2 и 3.Входной дифференциальный каскад 1 находитс в активном режиме и выполн ет функцию линейного пропускающего элемента. В отличие от режима слежени ток источника 12 не течет через транзистор 13 и конденсатор 4 и поэтомунапр жение на конденсаторе может только увеличиватьс , след за ростом входного напр жени . Когда же входное напр жение уменьшаетс , транзистор 13 запираетс , а полевой транзистор 14 открываетс и обеспечивает необходимый дополнительный ток через транзистор 3. Процесс запирани транзистора 13 обратной св зи происходит быстро ввиду большого
сопротивлени , которое имеет полевой транзистор 14 на начальном участке входной характеристики. Таким образом , конденсатор 4 оказываетс зар женным до максимального значени - входного сигнала, действующего в период времени, когда дифференциальный каскад находитс в активном режиме. Сброс накопленного на конденсаторе 4 зар да осуществл ем включением источника 12 тока, т.е. переходом в режим слежени .
При работе устройства в режиме запоминани входной дифференциальный каскад 1 обесточен и входное напр жение не проходит на конденсатор 4. Ток источника 12 течет через транзистор 11, а транзистор 10 заперт. Конденсатор 4 сохран ет напр жение , которое он имеет в момент перехода устройства в режим запоми0 нани : если устройство перешло в этот режим из режима слежени , то мгновенное значение входного сигнала , если же переход произошел из ; режима с1мплитудного детектировани ,.
то максимальное напр жение за весь период времени нахождени устройства в этом режиме. Конденсатор 4 в режиме запоминани может разр жатьс лишь токами утечки запертых транзисторов 10 и 13. Эти токи направлены в противоположные стороны и при правильном выборе транзисторов 10 и 13 компенсируютс .
Claims (2)
1.Авторское свидетепьство СССР 333485, кл. Н 03 К 4/06, 1971.
2.Патент США 3.643.110, кл. 307-238, 1972.
f Ч-
IS
Uynp.t
л
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802843308A SU892723A1 (ru) | 1980-11-26 | 1980-11-26 | Удлинитель импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802843308A SU892723A1 (ru) | 1980-11-26 | 1980-11-26 | Удлинитель импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU892723A1 true SU892723A1 (ru) | 1981-12-23 |
Family
ID=20860803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802843308A SU892723A1 (ru) | 1980-11-26 | 1980-11-26 | Удлинитель импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU892723A1 (ru) |
-
1980
- 1980-11-26 SU SU802843308A patent/SU892723A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920000839B1 (ko) | 플래쉬 아날로그-디지탈 변환기 | |
JP2000312143A (ja) | スイッチング・デバイス | |
JPS5694838A (en) | Driving circuit | |
US6842063B2 (en) | Analog switch circuit | |
US4717845A (en) | TTL compatible CMOS input circuit | |
SU892723A1 (ru) | Удлинитель импульсов | |
EP0330823A3 (en) | A low-absorption circuit device for controlling a power transistor into the on state | |
US4908752A (en) | DC-to-DC voltage-increasing power source | |
US5422587A (en) | Driving circuit for a field effect transistor in a final semibridge stage | |
KR910010856A (ko) | 주파수 변환기용 전원스위칭 회로 | |
JPH0160973B2 (ru) | ||
JP4581231B2 (ja) | 電圧駆動型半導体素子のゲート駆動回路 | |
EP0218288A2 (en) | MOS power device usable both as an N-chanel MOS transistor and as a P-channel MOS transistor | |
SU1598152A1 (ru) | Транзисторное реле | |
SU1270873A1 (ru) | Выходной каскад усилител с индуктивной нагрузкой | |
SU845284A1 (ru) | Транзисторный ключ | |
KR960015319B1 (ko) | 반도체 메모리 장치의 전압 변환회로 | |
SU1319273A1 (ru) | Устройство преобразовани уровней логических сигналов на КМОП-транзисторах | |
CN109768692B (zh) | 一种动态升压系统 | |
SU917350A1 (ru) | Транзисторный бипол рный ключ | |
SU454685A1 (ru) | Преобразователь напр жени в частоту следвани импульсов | |
SU1405113A1 (ru) | Транзисторный ключ | |
SU470044A1 (ru) | Устройство дл генерировани управл ющих напр жений дл полупроводниковых приборов | |
SU484567A1 (ru) | Аналоговое запоминающее устройство | |
SU1111255A1 (ru) | Электронный коммутатор |