SU883888A2 - Многоканальное устройство дл синхронизации - Google Patents

Многоканальное устройство дл синхронизации Download PDF

Info

Publication number
SU883888A2
SU883888A2 SU802894202A SU2894202A SU883888A2 SU 883888 A2 SU883888 A2 SU 883888A2 SU 802894202 A SU802894202 A SU 802894202A SU 2894202 A SU2894202 A SU 2894202A SU 883888 A2 SU883888 A2 SU 883888A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
signal
triggers
Prior art date
Application number
SU802894202A
Other languages
English (en)
Inventor
Вадим Евстафьевич Шутеев
Олег Кириллович Левшин
Original Assignee
Предприятие П/Я А-3903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3903 filed Critical Предприятие П/Я А-3903
Priority to SU802894202A priority Critical patent/SU883888A2/ru
Application granted granted Critical
Publication of SU883888A2 publication Critical patent/SU883888A2/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  синхронизации сигналов при построении вычислительных и преобраЗУ70ЩИХ устройств многоканальных дискретных систем. По основному авт. св. № 657430 известно многоканальное устройство дл  синхронизации, содержащее в каждом ка нале триггеры, элементы И,НЕ, мажоритарный элемент, причем единичный вход первого триггера подключен к выходу первого элемента И, а единичный выход - к первому входу второго элемента И, нулевой вход второго триггера подключен к выходу третьего элемента И, первый вход которого подключен к выходу первого элемента НЕ, подключенного своим входом к информационному входу устройства, единичный выход третьего триггера подключен к соответствующим входам мажоритарных элементов всех каналов,в каждом его канале выход первого элемента И через второй элемент НЕ подключен ко второму входу второго элемента И и через третий элемент НЕ - к первому входу первого элемента И,второй вход которого , а также первые входы четвертого и п того элементов И подключены к выходу первого элемента НЕ,выход третьего элемента И подключен к единичному входу третьего триггера и через четвертый элемент НЕ - к первому входу шестого элемента И,второй вход которого подключен к единичному выходу третьего триггера,а выход через п тьй элемент НЕ - к третьему входу третьего элемента И,выход п того элемента И подключен к нулевым входам первого и третьего триггеров и через шестой элемент НЕ - к первому входу седьмого элемента И, второй вход которого подключен к нулевому выводу третьего триггера, а выход через седьмой элемент НЕ - ко второму входу п того элемента И, выход четвертого элемента И подключен к единичному входу
второго триггера и через восьмой элемент НЕ к первому входу восьмого элемента И, второй вход которого подключен к единичному выходу второго триггера , а вьгход - к третьему входу п того элемента И и через дев тый элемент НЕ - ко второму входу четвертого элемента И, первые входы дев того и дес того элементов И подключены к шине синхронизации, вторые входы - к соответствующим управл ющим шинам устройства-, а выходы - к единичному и нулевому входам четвертого триггера, единичный и нулевой выходы которого подключены к тпетьим входам первого и четвертого элементов И
соответственно, выход мажоритарного элемента подключен к первому входу одиннадцатого элемента И, второй вход которого подключен, к информационному входу, а выход - к выходу устройст- ва I.
Недостатком известного устройства  вл етс  то, что его работоспособност зависит от качества входной информац т.е. люба  помеха в паузе между первым и вторым информационными сигнала ми приводит к по влению на выходе од ного из каналов лишнего импульса. Кроме того, в случае наличи  во входной информации осколков импуль сов на выходе устройства будет импульс ненормированной длительности или, что вообще может привести к потере импульса, информации за счет малой его длительности. Недостатки привод т к сбо м устро ства в эксплуатации за счет отсутстви  помехозащищенности. Цель изобретени  - повышение надежности и помехозащищенности устрой ства. Поставленна  цель достигаетс  тем, что в многоканальное устройство дополнительно введены п тый и шестой триггеры, дес тый одиннадцатый, двенадцатый , тринадцатый элементы НЕ, двенадцатый элемент И, выход которого подключен к информационной шине устройства, а вход двенадцатого элемента НЕ подключен к шине,-синхронизации устройства, выход двенадцатого элемента НЕ подключен ко входу тринадцатого элемента НЕ и к единичному входу шестого триггера, выход дес того эле 1ента НЕ подключен ко входу одиннадцатого элемента НЕ и к единичному входу п того триггера, а вход - подключен к информационному входу устройства, выходы одиннадцато
го и тринадцатого элементов НЕ подключены соответственно к нулевым входам шестого и п того триггеров, единичные выходы которых подключены
соответственно к первому и второму входам двенадцатого элемента И.
На чертеже представлена функциональна  схема одного канала устройства дл  синхронизации входных сигналов .
Устройство содержит информационную шину 1, элемент НЕ 2, элемент НЕ 3, элемент И 4, элемент И 5, элемент НЕ 6, элемент И 7, элемент И 8,
элемент НЕ 9, триггер 10, шину пуска 1, элемент И 12, элемент НЕ 13, мажоритарный элемент 14, элементы И 15, выход 16 устройства, триггер 17 пуска, элемент НЕ 18, триггер 19 вьщачи,
триггер 20, управл ющую шину 21 запрета , элемент .И 22, элемент И 23, элемент НЕ 24, шину (вход 25 синхронизации , элемент НЕ 26, элемент И 27, элемент И 28, элемент НЕ 29, элемент И 30, элемент И 3, элемент НЕ 32, информационный вход 33, триггер 34, потенциальньй, собранный на элементах И-НЕ, где используетс  ситуаци  наличи  двух логических О на входе, которые дают две логические 1 на рыходе . При этом при подаче логической 1 на один из входов и при наличиилогического О на другом входе неопределенное состо ние триггера исключаетс , элемент НЕ 35, элемент НЕ Зб, элемент НЕ 37, триггер 38 (аналогичный триггеру 5). Устройство работает следующим образом . В исходном состо нии триггеры 10, 17,19,34 и 38 наход тс  в нулевом состо нии, а второй триггер 20 - в единичном (на схеме цепи установки в исходное состо ние не показаны. При наличии на шине 1I пуска разрешающего потенциала сигнал, поступающий по шине 25 синхронизации, через элемент И 12 устанавливает в единичное состо ние триггер 17 пуска, с единичного выхода которого поступает разрешающий потенциал на вход элемента И 8, при этом на втором входе этого элемента имеетс  также разрешающий потенциал . Элемент И 8 срабатьшает при отсутствии сигнала на входе 33, устанавливает состо ние первый триггер 10 и одновременно запирает через элемент НЕ 3 второй элемент И 4.
При приходе входного сигнала на . входе 33 и синхроимпульса на входе 25 триггеры 34 и 38 через элементы НЕ 32 и НЕ 36 устанавливаютс  в единичное состо ние и через элемент И 31 импульс поступает на элемент НЕ 2 и через элемент НЕ 2, И 8 и НЕ 3 поступает на вход элемента И 4, на выходе которого по вл етс  сигнал, который открывает по одному из входов элемен И 5, также открытый по второму входу и через элемент НЕ 13 запирает И 8. По окончании входного сигнала на входе 33 и синхроимпульса на входе 2 триггеры 38 и 34 устанавливаютс  в нулевое состо ние, элемент И 31 запи раетс , срабатывает элемент И 5, который устанавливает в единичное состо ние триггер 19, а в нулевое - второй триггер 20, и через элемент НЕ 6 закрьшает элемент И 7. Сигнал с единичного выхода триггера 19 выдачи пос тупает на мажоритарный элемент 14 и через него открывает, элемент И 15 по одному из входов. Следующий входной сигнал на входе 33 при наличии синхроимпульса на вхо де 25 через элемент И 15 поступает на выход 16, одновременно срабатьшает элемент И 7 и через элемент НЕ 9 запирает И 5. При по влении сигнала на шине 21 запрета и сигнала, поступающего по шине 25 синхронизации, триггер 17 пуска устанавливаетс  в нулевое состо ние , открыва  по первомувходу элемент И 23, который открыт по втор му входу. При отсутствии сигнала на входе 33 отсутствует сигнал на выходе элемента И 31, элемент И 23 срабатьшает и устанавливает в единичное состо ние второй триггер 20, одновременно через элемент НЕ 26 запира  по первому входу элемент И 27. При поступлении сигнала на вход 33 и синхроимпульса на входе 25 срабатывает элемент И 31, элемент И 27, который по соответствую щему входу отпирает элемент И 28, открытый также по второму.входу, и через элемент НЕ 18 запрещает последующее срабатывание элемента И 23. При отсутствии сигнала на входах 33 и 25, отсутствует сигнал на выходе элемента И 31 и срабатьшает элемент И 28, который устанавливает в нулевое состо ние первый триггер 10 и триггер 19 выдачи, а также через элемент НЕ 29 закрывает, по первбму входу элемент И 30.
Элемент И 15 через мажоритарный элемент 14 запираетс  и последуюпще сигналы со входа 33 на выход 16 не поступают.
При приходе следующего сигнала на вход 33 и синхроимпульса на вход 25 срабатьшает элемент И 30 и через элемент НЕ 24 закрывает элемент И 28. Таким образом, на выход 16 каждого из каналов поступает одинаковое количество сигналов, определ емых сигналами, поступающими по шинам пуска и запрета. При приходе на вход 33. сколотого импульса,т.е. формата намного меньше информационного,срабатьшает триггер34 на одном из выходов элемента И 31 по в-i л етс  разрешающий сигнал.При одновременном приходе синхроимпульса на вход 25 срабатывает триггер 38,и на втором входе элемента И 31 по вл етс  разрешающий сигнал, элемент И 31 срабатьшает и сигнал идет дальше в схему, сколотый сигнал снимаетс , нона выходе элемента И 31 имеетс  сигнал до тех пор (триггер 34 находитс  в единичном состо нии), пока на шине 25 находитс  сигнал синхроимпульса При сн тии сигнала .синхроимпульса с шины 25 триггеры 34 и 38 устанавливают-; с  в нулевое положение и элемент И 31 . запираетс . Таким образом при сколотом, информационном сигнале на выходе схемы находитс  формат сигнала синхроимпульса . Помехозащищенность устройства обеспечиваетс  тем, что в исходном состо нии триггеры 34 и 38 наход тс  в нулевом состо нии принудительно за счет элементов НЕ 37 и 35. Приход сигнала помехи в промежутке между информационными сигналами (обычно сигналы .помехи имеют очень, малую длительность сначала устанавливают триггер 34 в единичное состо ние и на одном из входов элемента.И 31 будет разрешающий сигнал, тогда-как на втором входе элемента И 31 будет прещающий сигнал, так как синхроимпульса на входе 25 нет и Триггер 38 находитс  в нулевом состо нии. По окончании помехи сигнал помехи снимаетс  и триггер 34 через элемент НЕ 32 устанавливаетс  в нулевое состо ние .
Таким образом на выходе устройства сигнал помехи не проходит.

Claims (1)

1. Авторское свидетельство СССР № 657430, кло G 06 F 1/04, 1979 (прототип ).
SU802894202A 1980-03-12 1980-03-12 Многоканальное устройство дл синхронизации SU883888A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802894202A SU883888A2 (ru) 1980-03-12 1980-03-12 Многоканальное устройство дл синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802894202A SU883888A2 (ru) 1980-03-12 1980-03-12 Многоканальное устройство дл синхронизации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU657430 Addition

Publications (1)

Publication Number Publication Date
SU883888A2 true SU883888A2 (ru) 1981-11-23

Family

ID=20882766

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802894202A SU883888A2 (ru) 1980-03-12 1980-03-12 Многоканальное устройство дл синхронизации

Country Status (1)

Country Link
SU (1) SU883888A2 (ru)

Similar Documents

Publication Publication Date Title
SU883888A2 (ru) Многоканальное устройство дл синхронизации
SU1211863A1 (ru) Устройство разделени и синхронизации сигналов
SU928666A2 (ru) Устройство приема сигналов фазового пуска
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU809532A2 (ru) Устройство дл синхронизации импульсов
SU657430A1 (ru) Многоканальное устройство дл синхронизации
SU842767A1 (ru) Устройство дл синхронизацииКАНАлОВ
SU1698883A1 (ru) Устройство дл ввода информации
SU1056173A1 (ru) Многоканальное устройство дл ввода информации
SU903860A1 (ru) Устройство дл сравнени чисел
SU942028A1 (ru) Устройство дл синхронизации сигналов
JPS5715585A (en) Sampling circuit for character multiplex broadcast signal
SU1434432A1 (ru) Многоканальное устройство приоритета
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU674011A1 (ru) Устройство дл ввода информации
SU1450093A1 (ru) Устройство дл синхронизации импульсов
SU558273A1 (ru) Двухканальное устройство дл временного разделени импульсов
SU612236A1 (ru) Устройство дл ввода информации
SU1193712A1 (ru) Устройство телемеханики
SU1430955A1 (ru) Многоканальное устройство приоритета
SU1481763A1 (ru) Многоканальное устройство циклического приоритета
SU723768A1 (ru) Устройство допускового контрол временных интервалов между импульсами
SU1405043A1 (ru) Устройство дл ввода информации
SU1743010A1 (ru) Устройство дл обнаружени ошибок
SU1128376A1 (ru) Устройство дл синхронизации импульсов