SU875340A1 - Устройство дл програмного управлени - Google Patents

Устройство дл програмного управлени Download PDF

Info

Publication number
SU875340A1
SU875340A1 SU792826559A SU2826559A SU875340A1 SU 875340 A1 SU875340 A1 SU 875340A1 SU 792826559 A SU792826559 A SU 792826559A SU 2826559 A SU2826559 A SU 2826559A SU 875340 A1 SU875340 A1 SU 875340A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
control
counter
Prior art date
Application number
SU792826559A
Other languages
English (en)
Inventor
Леонид Алексеевич Литвин
Владимир Петрович Козлов
Original Assignee
Предприятие П/Я А-1094
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1094 filed Critical Предприятие П/Я А-1094
Priority to SU792826559A priority Critical patent/SU875340A1/ru
Application granted granted Critical
Publication of SU875340A1 publication Critical patent/SU875340A1/ru

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Debugging And Monitoring (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ
Изобретение относитс  к автомати ке и вычислительной технике и может быть использовано в различных устройствах дл  управлени  циклическим процессами по определенной программе . Известны программные устройства дл  управлени  циклическими процессами , содержапше два врем зада их блока, входы которых подключены к делителю частоты, а выходы - к блок набора программ. Количество и необходима  цикличность процессов управлени  определ етс  блоком набора программ, запу и управление которым осуществл ют врем задающие блоки. При случайных сбо х врем задающих блоков или счет чика весь цикл работы исполнительного устройства, управл емого блоко набора программ, может не соответствовать заданному, что может повлечь за собой выход из стро  всех нагрузок. Кроме того, блок набора программ  вл етс  достаточно сложным устройс вом, что также понижает надежность программного устройства,. Известно устройство дл  программного управлени  исполнительньм органом , содержащее т)иггер, элементы И и ИЛИ-НЕ и блок формировани  обнул ющих импульсов, счетчик импульсов . в данном устройстве триггер управл ет элементом И, через который на вход счетчика поступают импульсы с генератора импульсов. Счетчик импульсов устанавливаетс  в нулевое состо ние через элемент ИЛИ-НЕ от блока формировани  обнул ющих импульсов или от триггера , при установке его в логический нуль Щ . Недостаток данного устройства заключаетс  в том, что при случайном сбое триггера при работе он изменит свое состо ние, закроет логический элемент И и сбросит счетчик импульсов . Таким образом, схема возвратитс  в исходное состо ние при отсутствии неисправности исполнительного органа, что снижает надежность данного устройства. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  формировани  времен .ных интервалов, содержащее счетчик тактовых импульсов, управл ющие триггеры , элементы И, ИЛИ, дешифратор, вспомогательный триггер., блок сравнени , одни из входов которой соединены с выходами счетчика, вторые с риешним источником сигналов времени/ триггер запуска, вход которого подключен к выходу схемы сравнени , группу схем сравнени , выход каждой из которых соединен со входом соответствующего |Элемента И, второй вход которой соединен со входом соответствующего управл ющего триггера. В циклически формирук цейс  после довательности сигналов с выхода схемы сравнени  и выходов дешифратора, сигнал с выхода схемы сравнени  мен ет свое временное положение по от ношению к сигналам с выходов дешифр тора в соответствии с изменением те кущего времени, обеспечива  каждый раз.прохождение одного, первого во времени, дл  очередного цикла, сигн ла с выходов с дешифратора на вход соответствующего триггера. Циклически повтор юща с  последовательность сигналов с выхода схе мы сравнени  и выходов дешифратора обеспечивает подтверждение единично го состо ни  однбго из управл ющих триггеров в соответствии с течением времени,. При этом в каждом очередном цикл обеспечиваетс  автоматическое восстановление нормального функциониро вани  cxeiwM как при случайном сбое триггеров, так и при включении устрюйства 2 . Недостатками известного устройст ва  вл етс  то, что устройство формирует циклически заданную кодами дешифраторов последовательность сиг налов и не может формировать сигналы временных интервалов, начало цик ла которых Задаетс  внешними запускающими импульсами, что ограничивает его функциональные возможности. , Устройство формирует строгую пос ледовательность сигналов, заданную кодами дешифраторов и не может обес печить формирование нескольких временных интервалов, начало и окончани  которых не совпадают друг с дру гом, что также ограничивает его функциональные возможности. Кроме Того, устройство сложно, что выражаетс  в необходимости внеш него источника сигналов времени, цикл работы которого определ етс  суммарным временным интервалом формируемых циклических сигналов. Цель изобретени  расишрение функциональных возможностей. Цель достигаетс  тем, что в устройство дл  программного управлени  содержащее триггер управлени  и пос ледовательно соединенные генератор импульсов, первый элемент И и счет чик импульсов, введены последовател но соединенные формирователь времен ых интервалов, второй элемент И и элемент ИЛИ, выходом соединенный с ервым входом триггера управлени , второй вход которого подключен ко второму выходу формировател  временных интервалов и ко второму входу счетчика импульсов, выходами через формирователь временных интервалов соединенный с выходами устройства, вход которого соединен со вторым входом элемента ИЛИ, а второй вход второго элемента И соединен с выходом генератора импульсов. На чертеже схематично представлено, программное устройство дл  формировани  временных интервалов. Устройство содержит генератор 1 импульсов , элемент И 2, счетчик 3 импульсов , элемент ИЛИ 4, триггер 5 управлени  , формирователь 6 временных интервалов, элемент 7 И, выходные иины 8, 9, шина 10 запуска, выход 11. Формирователь б временных интервалов может быть построен на базе обычного дешифратора, распа нного по заданной программе и элементов И, ИЛИ, На выходе 11 сигнал по вл етс  по окончании цикла временной программы устройства. На выходе 8 сигнал по вл етс  в зависимости от режима рабо- ты. Если задан режим работы устройства циклический непрерывный, то на выходе 8 сигнал присутствует посто нно , если же задан режим работы по внешнему запуску, то на выходе 8 сигнал исчезает при по влении сигнала на выходе 11 и по вл етс  лишь при новом цикле работы устройству. Устройство работает следующим образом. При поступлении сигнала на вход- i ную шину 10 триггер управлени  5 устанавливаетс  в состо ние 1 и разрешает прохождение сигналов с генератора 1 импульсов через элемент И 2 на счетчик 3 импульсов. С выхода счетчика 3 сигналы поступают на вход формировател  6, который формирует на группе выходных шин 9 сигналы управлени  заданных временных интервалов . При случайном Сбое триггера 5 он автоматически восстановитс  по цепи: генератор 1 импульсовiэлемент И 7, элемент ИЛИ 4, единичный вход триггера 5, поскольку на управл ющем входе элемента И присутствует разрешающий сигнал с выхода 8 формировател  6. По окончании цикла работы на выходе формировател  6 по вл етс  сигнал, устанавливающий счетчик 3 импульсов и триггер 5 управлени  в нулевое состо ние , в результате чего импульсы с генератора 1 ва счетчик 3 не поступают ,- схема остаетс  в исходном состо нии . В режиме работы по внешнему запуску с по влением сигнала на выходе 11 сигнал на выходе 8 исчеза

Claims (1)

1 Формула изобретения
Устройство для программного управления, содержащее триггер управле- « ния и последовательно соединенные генератор импульсов, первый элемент . И и счетчик импульсов, отличающееся тем, что, с целью расширения функциональных возможностей устройства, в него введены последовательно соединенные формирователь временных интервалов, второй элемент И и элемент ИЛИ, выходом, соединенный с первым входом триггера управления, второй вход которого подключен ко второму выходу формирователя временных интервалов и ко второму входу счетчика импульсов, выходами через формирователь временных интервалов соединенный с выходами устройства, вход которого соединен со вторым входом элемента ИЛИ, а второй вход второго элемента И соединен с выходом генератора импульсов.
SU792826559A 1979-10-05 1979-10-05 Устройство дл програмного управлени SU875340A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792826559A SU875340A1 (ru) 1979-10-05 1979-10-05 Устройство дл програмного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792826559A SU875340A1 (ru) 1979-10-05 1979-10-05 Устройство дл програмного управлени

Publications (1)

Publication Number Publication Date
SU875340A1 true SU875340A1 (ru) 1981-10-23

Family

ID=20853601

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792826559A SU875340A1 (ru) 1979-10-05 1979-10-05 Устройство дл програмного управлени

Country Status (1)

Country Link
SU (1) SU875340A1 (ru)

Similar Documents

Publication Publication Date Title
SU875340A1 (ru) Устройство дл програмного управлени
US3610966A (en) Variable timing, control and indicating circuit
SU492876A1 (ru) Устройство дл программного управлени
RU2012028C1 (ru) Электронный таймер-задатчик ритма
SU1385283A1 (ru) Селектор последовательности импульсов
SU537328A1 (ru) Устройство дл программного управлени
SU415639A1 (ru)
SU1019598A1 (ru) Формирователь импульсных последовательностей
SU1471207A1 (ru) Устройство дл счета штучных изделий
SU708303A1 (ru) Устройство дл программного управлени
SU1211860A1 (ru) Формирователь импульсов
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1221724A2 (ru) Устройство временной задержки
SU624230A1 (ru) Устройство дл управлени последовательностью операций
SU1307581A1 (ru) Устройство дл контрол последовательности импульсов
SU1520526A1 (ru) Устройство дл контрол схем сравнени
SU1757089A1 (ru) Формирователь длительности импульсов
SU1462493A1 (ru) Устройство дл контрол последовательности сигналов
SU406185A1 (ru) Программное устройство
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1765895A1 (ru) Устройство дл преобразовани двоичного унитарного кода в полный двоичный код
SU1670775A1 (ru) Устройство дл формировани серии импульсов
SU473487A1 (ru) Цифровой компаратор
SU798718A1 (ru) Устройство дл программного управлени СиСТЕМАМи КОНТРОл АппАРАТуРы
SU783993A1 (ru) Управл емый делитель частоты