SU871298A1 - Устройство формировани вторичного алфавита - Google Patents
Устройство формировани вторичного алфавита Download PDFInfo
- Publication number
- SU871298A1 SU871298A1 SU792725761A SU2725761A SU871298A1 SU 871298 A1 SU871298 A1 SU 871298A1 SU 792725761 A SU792725761 A SU 792725761A SU 2725761 A SU2725761 A SU 2725761A SU 871298 A1 SU871298 A1 SU 871298A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- phase
- source
- input
- adder
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
Изобретение относится к дискретным системам автоматики и предназначено для использования в логических фазо-частотных дискриминаторах.
Известно устройство, позволяющее формировать вторичный алфавит, содержащее линии задержки, схемы совпадения, вентили, триггеры £1]. Недостатки устройства является низкая информативность.
Известно устройство формирования вторичного алфавита, основанное на последовательных операциях сложения двух анализируемых (дискриминируемых) колебаний (импульсных, гармонических и т.д.), содержащее сумматор, детектор, элемент сравнения и источник опорного сигнала [23·
Недостаток известного устройства низкая информативность, т.е. оно не позволяет определить положение входных сигналов относительно друг друга.
z Целью изобретения является повышение информативности.
Поставленная цель достигается тем, что устройство формирования вторичного алфавита, содержащее последовательно соединенные сумматор, детектор и элемент сравнения, ко второму входу которого подсоединен источник опорного напряжения, снабжено фазосдвигающим элементом и соединенным с его управляющим входом источником коммутирующего сигнала.
Структурная схема устройства показана на чертеже.
Устройство содержит сумматор 1, детектор 2, элемент 3 сравнения, источник 4 опорного сигнала, фазосдйигающий элемент 5 и источник 6 коммутирующего сигнала.
Источник 6 обеспечивает два уровня .. При Uk = Uu., сигнал иэ после прохождения фазосдвигающего элемента имеет фазу Чэ = (сигнал U9i) , при 1¼ = UKq. фаза иэ становится равной = +Чд (сигнал иЭ1) · Изя :
вестная последовательность операций в узлах 1-3 дает алфавит Xg = ·
Добавление узлов 5, 6 позволяет сформировать два признака Xg^ ,Xg^ по которым судят о взаимном фазовом положении сигналов двух колебаний иЭ(цп . Последнее делает предлагаемое устройство более информативным, увеличивая его универсальность, а значит и универсальность тех логических фазо-частотных дискриминаторов, в которых бу871298 дет использовано предлагаемое устройство.
Устройство работает следующим образом.
На вход 1 поступает аналоговый сигнал Uh , который, складываясь с сигналом U9, поступает на детектор 2. В элементе сравнения 3 продетектированный сигнал сравнивается с . опорным сигналом и0 . На второй вход сумматора сигнал подается через фазосдвигакаций элемент 5, который управляется напряжением от источника 6 управляющего напряжения. Последовательно, изменяя дважды сигнал от источника 6 коммутирующего напряжения, изменяют фазу входного сигнала, благодаря чему изменяется временное положение его относительно второго сигнала , поступающего на второй вход сумматора 1.
Таким образом, анализируя выходную последовательность Xj, при различных фазовых сдвигах одного из сигналов возможно получить информацию о его положении относительно второго сигнала, т.е. повышается информативность.
Claims (2)
- Изобретение относитс к дискретным системам автоматики и предназначено дл использовани в логических фазо-частотных дискриминаторах. Известно устройство, позвол ющее формировать вторичный алфавит, содер жащее линии задержки, схемы совпадени , вентили, триггеры TlD. Недостат ки устройства вл етс низка информативность . Известно устройство формировани вторичного алфавита, основанное на последовательных операци х сложени двух анализируеких (дискриминируемых колебаний (импульсных, гармонических и т.д.), содержащее сумматор, детектор , элемент сравнени и источник опорного сигнала Недостаток известного устройстванизка информативность, т.е. оно не позвол ет определить положение входных сигнсшов относительно друг друга Целью изобретени вл етс повышение информативности. Поставленна цель достигаетс тем что устройство формировани вторичного сшфавита, содержащее последовательно соединенные сумматор, детектор и элемент сравнени , ко второму входу которого подсоединен источник опорного напр жени , снабжено фазосдвигак цим элементом и соединенным с его управл ющим входом источником коммутирующего сигнеша. Структурна схема устройства показана на чертеже. Устройство содержит сумматор 1, детектор 2, элемент 3 сравнени , источник 4 опорного сигнала, фазосдйигающий элемент 5 и источник 6 коммутирующего сигнала. Источник 6 обеспечивает два уровн UK При Ufc UK сигнал Оз после прохождени фазосдвигающего элемента имеет фазу Чд ifj (сигнал 0) , при UK Uj становитс равной Чэ (сигнал Ujl) Из« : вестна последовательность операций в узлах 1-3 дает алфавит Х Добавление узлов 5, б позвол ет сформировать два признака Х ТОРЫ.М суд т о взаимном фазовом положении сигналов двух колебаний UjfUn Последнее делает предлагаемое устройство более информативным, увеличива его универсальность, а значит и универсальность тех логических фазо-частотных дискриминаторов, в которых будет использовано предлагаемое устрой ство. Устройство работает следующим образом . На вход 1 поступает аналоговый сигнгш UH , который, складыва сь с си нгшом U) t поступает на детектор 2. В элементе сравнени 3 продетектированный сигнал Un сравниваетс с . опор1)ым сигналом UQ . На второй вход сумматора сигнал Oav подаетс через фазосдвигакщий элемент 5, который управл етс напр жением U от источника 6 управл ющего напр жени . Последовательно, измен два ады сигнал от источника 6 коммутирующего на пр жени , измен ют фазу входного сиг нала, благодар чему измен етс временное положение его относительно второго сигнала Оц , поступающего н второй вход сумматора 1. Таким образом, анализиру выходную последовательность х при различ ных фазовых сдвигах одного из сигналов возможно получить информацию о его положении относительно второго сигнала, т.е. повышаетс информативность . Формула изобретени Устройство формировани вторичного алфавита, содержащее последовательно соединенные сумматор, детектор и элемент сравнени , к второму входу которого подсоединен источник опорного напр жени , отличающее с тем, что, с целью увеличени информативности, оно снабжено фазосдвигакхцим элементом и соединенным с управл к цим входом источником коммутирующего сигнала. Источники информации, прин тые во внимание при экспертизе 1. Приборостроение, извести ВУЗов, 4,.1970, с. 8-10.
- 2.Авторское свидетельство СССР 314310, кл. Н 03 D 13/00, 1969 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792725761A SU871298A1 (ru) | 1979-02-06 | 1979-02-06 | Устройство формировани вторичного алфавита |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792725761A SU871298A1 (ru) | 1979-02-06 | 1979-02-06 | Устройство формировани вторичного алфавита |
Publications (1)
Publication Number | Publication Date |
---|---|
SU871298A1 true SU871298A1 (ru) | 1981-10-07 |
Family
ID=20810659
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792725761A SU871298A1 (ru) | 1979-02-06 | 1979-02-06 | Устройство формировани вторичного алфавита |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU871298A1 (ru) |
-
1979
- 1979-02-06 SU SU792725761A patent/SU871298A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU871298A1 (ru) | Устройство формировани вторичного алфавита | |
JPS5640349A (en) | Relay trouble searching system | |
SU1464296A2 (ru) | Формирователь фазоманипулированных сигналов | |
SU997046A1 (ru) | Устройство дл измерени разности частот | |
SU866698A1 (ru) | Частотно-фазовый детектор | |
SU530422A1 (ru) | Фазовый дискриминатор | |
SU651447A1 (ru) | Дискриминатор нулевых биений | |
JPS535549A (en) | Voltage comparison circuit | |
SU815957A1 (ru) | Частотный манипул тор | |
SU1026283A1 (ru) | Фазовый дискриминатор | |
SU1150731A1 (ru) | Импульсный генератор | |
JPS5466062A (en) | Clock synchronous circuit | |
SU919125A1 (ru) | Устройство тактовой синхронизации | |
SU621125A1 (ru) | Амплитудный синхроселектор | |
DE3064019D1 (en) | Method and arrangement for measuring the jitter of pulse signals in digital transmission systems | |
SU744910A1 (ru) | Демодул тор частотно-модулированного сигнала | |
JPS5717236A (en) | Detector for synchronism | |
SU1327131A1 (ru) | Функциональный генератор | |
SU949777A1 (ru) | Устройство дл сдвига фазы сигнала | |
SU879735A2 (ru) | Двухканальный формирователь однополосного сигнала | |
SU1285556A2 (ru) | Синхронный детектор | |
SU978361A1 (ru) | Устройство дл сложени и вычитани двух последовательностей импульсов | |
SU1020987A1 (ru) | Цифровой фазовый манипул тор сигналов | |
SU661840A1 (ru) | Устройство дл приема дискретных сигналов со стиранием | |
SU1010717A1 (ru) | Генератор псевдослучайных последовательностей |