SU864290A1 - Устройство дл регистрации сигналов неисправности - Google Patents

Устройство дл регистрации сигналов неисправности Download PDF

Info

Publication number
SU864290A1
SU864290A1 SU792720048A SU2720048A SU864290A1 SU 864290 A1 SU864290 A1 SU 864290A1 SU 792720048 A SU792720048 A SU 792720048A SU 2720048 A SU2720048 A SU 2720048A SU 864290 A1 SU864290 A1 SU 864290A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse
block
Prior art date
Application number
SU792720048A
Other languages
English (en)
Inventor
Сергей Сергеевич Ширяев
Геннадий Иванович Курочкин
Original Assignee
Предприятие П/Я А-1680
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1680 filed Critical Предприятие П/Я А-1680
Priority to SU792720048A priority Critical patent/SU864290A1/ru
Application granted granted Critical
Publication of SU864290A1 publication Critical patent/SU864290A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ РЕШСТРАЦИИ СИГНАЛОВ НЕИСПРАВНОСТИ

Claims (1)

  1. Изобретение относитс  к автоматике вычислительной технике и можетбыть использовано дл  регистрации сигналов Неисправности от логических блоков. Известны контрольшле устройства дл  проверки 1Ц{фровых логических блоков, содержлщие элементы И, НЕ, триггеры, которые позвол ют фикси- ровать сигнал ошибки от момента опроса синхро-инпульсом до момента подачи сигнала гашени  . Однако эти устройства характеризуютс  недостаточной разрешающей способностью , поскольку не фиксируют норм такта в момент возникновени  ошибки. Наиболее близким к лредпагаемому  вл етс  устройство, в которое введены элемент запрета и счетчик тактовых импульсов. Фиксиру  состо ние счетчика , удаетс  найти номер такта и внутреннее состо ние провер емого логи ческого блока в момент возникновени  ошибки. Оно содержит элемент И, подключенный к триггеру, выход которого подключен ко входу злемента запрета, другой вход которого объединен с . ответствук щ1н входом элемента И, а выход элемента запрета соединен со входом счетчика тактовых импулы сов Сз. Недостатком этого устройства  вл етс  мала  достоверность проверки логических блоков, поскольку оно не чувствительно к сигналг ошибки, не совпадакицим по времени с синхронизирун цим импульсом В частности , если синхронизирующий импульс совмещаетс  с серединой интервала опроса контрсщирующего блока между двум  тактовыми импульсами, то известное устройство нечувствительно к сигналам ошибки у фронтов интервала. Если сйнхро низирующий импульс расположен у одного из фронтов интервала опроса, то устройство нечувствительно к сигналам ошибки у другого фронта и середины интервала. 38 Цель изобретени  - повышение достоверности результатов регистрации. Дгг  достижени  указанной цели в известное устройство содержащее первый элемент И, первый триггер, элемент запрета и счетчик, причем первый вход первого элемента И  вл етс  информационным входом устройства, выход первого элемента И соединен со входом установки в ноль первого триггера , инверсный выход которого подключен к первому входу элемента за прета, выход которого соединен со входом счетчика, введены блок выделени  последнего импульса пачки, фор1«1рователь импульсов, второй элемент И, второй триггер и элемент задержки вход которого  вл етс  синхронизирунг .  рм вхрдрм устройства, выдод элемента задержки подключен ко входу установки г. единицу второго триггера, пр мой выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом формировател  импульсов, выход второго элемента И подключен ко второму входу первого элемента И и ко входу блока в делени  последнего импульса пачки, выход которого соединен со вторым вх дом элемента запрета и со входом установки в ноль второго триггера. На фиг. 1 приведена блок-схема устройства; на фиг. 2 - временна  диаграмма работы устройства. Устройство дл  регистрации сигнал неисправности (фиг. l) содержит первый элемент И 1, первый триггер 2, элемент 3 запрета, счетчик 4, блок 5 выделени  последнего импульса пачки , посто нный по схеме счетчика импульсов и блок 6 формировани  пачки . Блок 6 формировани  пачки содержи последовательно соединенные элемент 7 задержки, второй триггер 8, второй элемент И 9, другой вход которого по ключен к формирователю 10 импульсов, а выход второго элемента И 9 подклю че н к первому элементу И 1 и блоку 5 вьщелени  последнего импульса пачк Устройство работает следующим обр зом. Тактовый импульс (эпюра 1 временн диаграммы, фиг. 2) через элемент 7 задержки запускает триггер 8. Брем  задержки элемента 7 выбираетс  таким образом, чтобы триггер 8 запускалс  после окончани  переходных процессов контролируемого блока, благодар  чему исключаетс  ситуаци  ложной тревоги Сигнат с выхода триггера 8 (эпюра 2, фиг. 2) разрешает прохождение через элемент И 9 импульсов с выхода фор14ировател  10 импульсов. Импульсы с элемента И 9 (эпюра 3, фиг, 2) поступают на второй вход элемента И 1, осуществл   стробирование сигнала ошибки, и на вход блока последнего импульса пачки. :В момент oкoнчai   интepвaлaperи ;тpaции ошибки блок 5 досчитывает до конца и формирует на выходе импульс (эпюра 4, фиг. 2), устанавливающий в исходное состо ние триггер 8 и поступающий на вход элемента 3 запрета. На первый вход элемента И 1 поступает сигнал ошибки, который вырабатываетс  при наличии дефекта или сбо  в контролируемом блоке. При наличии с сигнала ошибки на выходе элемента И 1 вырабатываетс  сигнал, запускаЮиЩЙ триггер 2, который, в свою очередь, включает элемент 3 запрета , запрещакищй прохождение последнего импульса пачки с выхода блока 5 на вход счетчика 4. Состо ние счетчика 4 4иксируетс  до подачи сигнала гашени  на соответствующий вход триггера 2 и указывает rfoMep такта. ,, В предлагаемом устройстве в процессе контрол  цифрового логического блока осуществл етс  опрос контролируемого блока не одним импульсом, а пачкой, повыша , тем самым, достоверность результатов контрол . Формула изобретени  Устройство дл  регистрации сигналов неисправности, содержащее первый элемент И, первый триггер, элемент запрета и счетчик, причем первый вход первого элемента И  вл етс  информа ционным входом устройства, выход первого элемента И соединен со входом уста.новки в ноль первого триггера, инверсный выход которого подключен к первому входу элемента запрета, выход которого соединен со входом счетчика, отличающеес  тем, что, с целью повьш1еш1  достоверг ностн результатов регистрации, оно содержит блок выделени  последнего импульса пачки, формирователь импульсов , второй элемент И, второй триггер и элемент задержки, вход которого
     вл етс  синхронизирующим входом , устройства, выход элемента задержки подключен ко входу установки в е;циницу второго триггера, пр мой вьщод которого соединен с первым входом второ го элемента И, второй вход которого соединен с.выходом формировател  импульсов , выход второго элемента И подключен ко второму входу первого элемента И и ко входу вьщелени  по следнего импульса пачки, выход но-торого соединен со вторым В2 :одом эле
    мента запрета и со входом установки в ноль второго триггера.
    Источники информации, прин тые во BHHMaime при эксцертизе
    1,Ав орское свидетельство СССР № 543895, кп. G 01 F 31/28, 1975,
    2,Патент Японии W , кл, 97(7) (С 06 F П/ОО), опуилиц, 1977,
    3,Патент Японии ff , кл, 97(7) G 01 (G 06F 11/00), опублик. 1977 (прототип).
    3aA 3fffea
    т
    фиг1
SU792720048A 1979-01-16 1979-01-16 Устройство дл регистрации сигналов неисправности SU864290A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792720048A SU864290A1 (ru) 1979-01-16 1979-01-16 Устройство дл регистрации сигналов неисправности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792720048A SU864290A1 (ru) 1979-01-16 1979-01-16 Устройство дл регистрации сигналов неисправности

Publications (1)

Publication Number Publication Date
SU864290A1 true SU864290A1 (ru) 1981-09-15

Family

ID=20808246

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792720048A SU864290A1 (ru) 1979-01-16 1979-01-16 Устройство дл регистрации сигналов неисправности

Country Status (1)

Country Link
SU (1) SU864290A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4132397A1 (de) * 1991-09-26 1993-04-01 Manfred Dr Ing Riedel Schaltungsanordnung zur erzeugung eines reset-impulses

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4132397A1 (de) * 1991-09-26 1993-04-01 Manfred Dr Ing Riedel Schaltungsanordnung zur erzeugung eines reset-impulses

Similar Documents

Publication Publication Date Title
SU864290A1 (ru) Устройство дл регистрации сигналов неисправности
SU737915A1 (ru) Измеритель временных интервалов
SU1269122A1 (ru) Устройство дл сравнени чисел
SU570055A1 (ru) Устройство дл контрол импульсных схем
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1094152A1 (ru) Контролируемый делитель частоты
SU1183970A1 (ru) Сигнатурный анализатор
SU1022206A1 (ru) Устройство дл индикации
SU1062623A1 (ru) Устройство дл контрол импульсов
SU822141A1 (ru) Электронные часы с автоконтролем
SU1264186A1 (ru) Устройство дл контрол цифровых блоков
SU1273933A1 (ru) Устройство дл имитации неисправностей
SU1439515A1 (ru) Устройство дл регистрации молний
SU1676076A1 (ru) Устройство дл контрол серий импульсов
SU1103198A1 (ru) Устройство управлени регистром цифрового реле оборотов
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1608670A1 (ru) Устройство дл контрол и поиска неисправностей
SU1603385A2 (ru) Устройство дл контрол цифровых узлов
SU909597A2 (ru) Цифровой измеритель крут щего момента
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU610297A1 (ru) Устройство экстрапол ции временного интервала
SU1378033A1 (ru) Устройство контрол импульсов тактовой частоты
SU1309304A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1622885A1 (ru) Устройство дл контрол однотипных блоков
SU1462304A1 (ru) Генератор случайных сочетаний