SU855983A1 - Pulse duration discriminator - Google Patents

Pulse duration discriminator Download PDF

Info

Publication number
SU855983A1
SU855983A1 SU792780234A SU2780234A SU855983A1 SU 855983 A1 SU855983 A1 SU 855983A1 SU 792780234 A SU792780234 A SU 792780234A SU 2780234 A SU2780234 A SU 2780234A SU 855983 A1 SU855983 A1 SU 855983A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
inputs
delay
Prior art date
Application number
SU792780234A
Other languages
Russian (ru)
Inventor
Тофик Мамедович Алиев
Рафаил Григорьевич Джагупов
Геннадий Срулевич Вайсман
Эльдар Керим Тагиев
Original Assignee
Азербайджанский институт нефти и химии им. М.Азизбекова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Азербайджанский институт нефти и химии им. М.Азизбекова filed Critical Азербайджанский институт нефти и химии им. М.Азизбекова
Priority to SU792780234A priority Critical patent/SU855983A1/en
Application granted granted Critical
Publication of SU855983A1 publication Critical patent/SU855983A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

II

Изобретение относитс  к импульсной технике и может найти применение дл  селектировани  импульсов по длительности в заданном диапазоне длительностей из некоторой последовательности импульсов.The invention relates to a pulse technique and can be used for the selection of pulses by duration in a given range of durations from a certain sequence of pulses.

Известен селектор импульсов по длительности, содержащий дифференцирующую цепь, два ждущих генератора , вырабатывающих импульсы с длительност ми , равными соответственно нижнему и верхнему порогам заданного диапазона, смеситель, элемент И, схему восстаиовлени  исходного состо ни  fl .A pulse selector with a duration that contains a differentiating circuit, two waiting oscillators generating pulses with durations equal respectively to the lower and upper thresholds of a given range, the mixer, element I, and the restoring circuit of the initial state fl are known.

Недостаток этого устройства он  вл етс  квазиселектором, т.е. информаци  о длительности селектированных импульсов на выходе не сохран етс .The disadvantage of this device is that it is a quasi selector, i.e. information about the duration of the selected pulses at the output is not saved.

Наиболее близким по технической сущности к предлагаемому  вл етс  устройство, содержащее элемент задержки , нагруженный на резистор.The closest in technical essence to the present invention is a device comprising a delay element loaded onto a resistor.

сопротивление которого равно волновому сопротивлению элемента задержки , вход которого соединен с входной шиной и через первый элемент НЕ - с первыми входами первого элемента И и триггера, а отвод с вторым входом первого элемента И, выходом подключенного ко второму входу триггера, и через второй элемент НЕ - с первым входом второго the resistance of which is equal to the wave resistance of the delay element whose input is connected to the input bus and through the first element NOT to the first inputs of the first element I and the trigger, and the tap to the second input of the first element I, the output connected to the second input of the trigger, and through the second element NOT - with the first input of the second

to элемента И, другие входы которого подключены соответственно к входу и выходу элемента задержки и к выходу триггера f2.to the element And, the other inputs of which are connected respectively to the input and output of the delay element and to the output of the trigger f2.

Недостатки этого устройства - оно The disadvantages of this device is it

ts  вл етс  квазиселектором, пределы селектировани  его ограничены.ts is a quasi selector, its selection limits are limited.

Цель изобретени  - исключение искажени  длительности селектированных импульсов и расширение пределов The purpose of the invention is to eliminate the distortion of the duration of the selected pulses and the extension of the limits

20 селектировани .20 selection.

Claims (2)

Указанна  цель достигаетс  тем, что в селектор импульсов по длительности , содержащий элемент задержки. 3 выход которого через резистор, сопро ти)зление которого равно волновог-гу сопротивлению элемента задержки, под ключен к общей шине и непосредственно - к первому входу первого элемента И, второй вход которого через первьп ЭоЧемент НЕ со.единен с отводом элемента задержки и непосредственно с первым входом второго элемента И, а третий вход соединен с входной гаи ной и входом элемента задержки непосредственно , и через второй элемент НЕ - с вторым входом второго элемента И, выход которого подкл очен к единичному входу первого триггера введены третий элемент НЕ, третий и четвертый элементы И и второй тригг гер, единичный вход которого соединен с выходом первого элемента И, а нулевые входы первого и второго триггеров подключены к выходу элемента задержки непосредственно и через третий элемент НЕ - к первым входам третьего и четвертого элементов И, вторые входы которых соединены с пр мым выходом второго три гера, третьи входы - с пр мьм и инверсным выходами соответственно первого триггера, а выходы - с выхо ными шинами, На фиг. 1 приведена структурна  электрическа  схема устройства; на фиг, 2 - диаграммы, по сн ющие его работу. Селектор содержит элемент i, нагруженный на резистор 2, сопротивле ние которого равно волновому, вход и выход элемента 1 задержки соединены с двум  входами элемента И 3, третий вход которого через элемент НЕ 4 соединен с npoMeKyTO4Hb NS отводом элемента I задержки, вход которого подключен к пшне 5 входной и ко входу элемента Ж 6, а выход - к нулевым входам триггеров 7 и 8, ко входу элемента НЕ 9, выходы элементов НЕ 4 и 6 соединены с соответств ющими входами элемента И 10, а выхо ды элементов И 10 и 3 соединены с единичньми входами соответственно триггеров 7 и 8, пр мой выход последнего из которых подключен к вто рым входам элементов И II и И 12, а пр мой и инверсный вьгходе 1 триггеt )a 7 соединены с третьими входами соответственно элементов И 11 и 12, первые входы которых подключены к выходу элемента НЕ 9, а выходы к шинам 13 и 4. 3 На фиг, 2 представлены сигналы: 5 - на шине 5; 16 на отводе элемента i задержки, 17 - на выходе элемента I задержки, 18 - на выходе элемента НЕ 4; 19 на выходе элемента ИЗ; 20 - на выходе элемента НЕ 65 21 - на выходе элемента И 0, 22 - на выходе триггера 8j 23 - на пр мом выходе триггера 7; 24 - на инверсном выходе триггера 7-, 25 на выходе элемента НЕ 9, 26 - на пшне 14; 27 - на шнне 13. Устройство работает следующим образом . Импульсы нулевого уровн  с предыдущего интегрального логического элемента поступают на шину 5, к которой подключен элемент 1 задержки с длительностью задержки t определ ющей верхний порог селектировани , а длительность задержки с отвода элемента 1 задержки определ ет нижний порог селектировани С у,,. РазностьT yj. определ ет заданный диапазон селектированн . Б исходном состо нии на шине 5, на входе, выходе и на промежуточном отводе элемента 1 задержки - единичные уровни, а на выходах элементов 3, 10, II, 12 И, на пр мых выходах триггеров 7 и 8 - нулевые уровни. . Входной импульс с длительностью поступает на один из входов элемента И 3, два других входа которого соединены соответственно с отводом элемента I задержки через элемент НЕ 4 и с выходом элемента 1 задержки непосредственно. От соотношений между длительностью входного импульса и длительност ми задержек T YntYt УмоХ обеспечиваемых элементом I задержки завис т факт по влени  сигнала на выходе элемента И 3 и его фаза. Рассмотрим возможные случаи. Случай 1. Прн-Т: Т у(фкг. 2-1,15) на выходе элемента И 3 возникает импульс, задержанный во времени относительно входного на Т; ) (фиг.21 , 19). Передним фронтом этого импульса взводитс  триггер 8, с пр мого выхода которого подаетс  разрешающий потенциал на элементы И i и И 12 (фиг. 2-1, 22). Вследствие отсутстви  выходного сигнала на выхо- де элемента И 10 (фиг, 2-1, 2) триггер 7 остаетс  в исходном состо нии, поэтому на управл емом пр мым выхоДОМ этого триггера входе элемента И 11 сохран етс  запрещающий потенциал , а на соответственном входе эл . мента И 12, управл емом инверсным выходом триггера 7 - разрешающий по тенциал. Поэтому выходной импульс с элемента 1 задержки, инвертированный элементом НЕ 9, проходит на выход элемента И 12, т.е. на шину 14, Таким образом, при )( шине 14 возникает импульс с длительность ТГц f задержанный относительно вход ной на врем  . Сброс триггера 8 в исходное состо ние осуществл етс  от заднего фронта выходного им пульса элемента I задержки. Случай 2. При wpjvf вх р выход элемента И 3 также возникает импуль задержанный относительно входного н врем  Tg,; (фиг. 2-Ш/ 19}, которьй взводит триггер 8. Однако в данном случае на выходе элемента И 10, тож возникает выходной сигнал, задержанный относительно входного на врем  , (фиг. 2- ||( , 21), который взводит триггер 7, Поэтому мен етс  распределение управл ющих потенциалов ка соответствующих входах элементов И 11 : И 12, разрещение .теперь существует на входах элемента И 11, Выходной импульс с элемента 1 задержки инвертированный элементом НЕ 9, проходит на выход элемента И 11, т.е. на шину 13 (фиг. 2-III, 27). Таким образом, приС : С Г) шине 13 устройства возникает импульс с длительностью Tg% , задержанный относительно выходного на BpeMHfyytgv « Триггер 7 сбрасываетс  в исходное состо ние тем же сигналом, что и триггер 8. Случай 3. ПриСо,,,д)на выходе элемента И 3 не возникает импульс (фиг. 2- W, V, 19) , в св зи с чем триггер 8 не взводитс  (фиг. 2-}V, V,22). Поэтому соответствующие вхо ды элементов И П и И 12, управл емые этим триггером, наход тс  под запрещающим потенциалом, в св зи с чем инвертированный выходной сигнал элемента 1 задержки не проходит на выходные шины устройства. Таким образом, при1Га.,щна выходах устройства не возникают сигналы, В предлагаемом устройстве имеетс  также возможность селектировать импульсы с длительностью больше, чем врем  задержки . Это можно до36 стигнуть подключением п того элемента И к инверсивным выходам триггеров и к выходу элемента HJE 9. Предлагаемый селектор импульсов по длительности обладает преимуществами перед известными устройствами подобного типа: его функциональные возможности шире, так как в выходных сигналах сохран етс  информаци , передаваема  в длительности селектируемых импульсов, кроме того данный селектор импульсов по длительности обладает более широкими пределами селектирова- ни . Устройство собрано на интегральных логических элементах серии К155, минимальна  длительность селектируемых импульсов 0,2-0,3 мкс. Формула изобретени  Селектор импульсов по длительности , содержащий элемент задержки, выход которого через резистор, сопротивление которого равно волновому сопротивлению элемента задержки, подключен к общей шине и непосредственно - к первому входу первого элемента И, второй вход которого через первьй элемент НЕ соединен с отводом элемента задержки и непосредственно - с первым входом второго элемента И, а третий вход соединен с входной шиной и входом элемента задержки непосредственно, и через второй элемент НЕ с вторым входом второго элемента И, выход которого подключен к единичному входу первого триггера, отличающийс  тем, что, с целью исключени  искажени  длительности селектированных импульсов и расширени  пределов селектировани , в него введены третий элемент НЕ, третий и четвертый элементы И и второй триггер, единичный вход которого соединен с выходом первого элемента И, а нулевые входы первого и второго триггеров подключе1й к выходу элемента задержки непосредственно и через третий элемент НЕ - к первым входам третьего и четвертого элементов И, вторые входы которых соединены с пр мым выходом второго триггера, третьи входы - с пр мым и инверсным выходами соответственно первогоThis goal is achieved by the fact that the pulse selector has a duration containing a delay element. The 3 output of which is through a resistor, the resistance of which is equal to the waveguide resistance of the delay element, is connected to the common bus and directly to the first input of the first element AND, the second input of which is connected to the delay element directly through the first input the first input of the second element is And, and the third input is connected to the input flue and the input of the delay element directly, and through the second element NOT to the second input of the second element I, the output of which is connected to the single input of the first trigger The third element is NOT, the third and fourth elements are And and the second trigger, the unit input of which is connected to the output of the first element AND, and the zero inputs of the first and second triggers are connected to the output of the delay element directly and through the third element NOT to the first inputs of the third and fourth And elements, the second inputs of which are connected to the direct output of the second three-ger, the third inputs - with the direct and inverse outputs, respectively, of the first trigger, and the outputs - with output buses, FIG. 1 shows the structural electrical circuit of the device; FIG. 2 shows diagrams explaining his work. The selector contains the element i, loaded on the resistor 2, whose resistance is equal to the wave, the input and output of the delay element 1 is connected to two inputs of the element 3, the third input of which through the element NOT 4 is connected to npoMeKyTO4Hb NS by withdrawing the element I of the delay, whose input is connected The pin 5 of the input and to the input of the element Ж 6, and the output to the zero inputs of the flip-flops 7 and 8, to the input of the element NO 9, the outputs of the elements NOT 4 and 6 are connected to the corresponding inputs of the element 10, and the outputs of the elements 10 and 3 connected to the single inputs of triggers 7 and 8 respectively, the direct output of the last of which is connected to the second inputs of the elements II and II and 12, and the direct and inverse of the trigger 1 trigger) a 7 are connected to the third inputs of elements 11 and 12, respectively, the first inputs of which are connected to the output of the element HE 9, and outputs to tires 13 and 4. 3 FIG. 2 shows signals: 5 - on bus 5; 16 at the tap of the delay element i, 17 at the output of the delay element I, 18 at the output of the element 4; 19 at the output of the element FROM; 20 - at the output of the element HE 65 21 - at the output of the element And 0, 22 - at the output of the trigger 8j 23 - at the direct output of the trigger 7; 24 - at the inverse output of the trigger 7-, 25 at the output of the element HE 9; 26 - at the pin 14; 27 - on the pin 13. The device operates as follows. The zero-level pulses from the previous integral logic element arrive at bus 5, to which a delay element 1 is connected with a delay time t determining the upper selection threshold, and the delay time from diverting delay element 1 determines the lower selection threshold C y ,,. Difference yj. defines a specified range selectable. In the initial state, bus 5, input, output, and intermediate retraction of delay element 1 are unit levels, and at outputs of elements 3, 10, II, 12, and at direct outputs of triggers 7 and 8, they are zero levels. . An input pulse with a duration arrives at one of the inputs of the And 3 element, the other two inputs of which are connected respectively to the tap of the delay element I through the NOT 4 element and with the output of the delay element 1 directly. The fact of the signal at the output of the I 3 element and its phase depends on the relationship between the duration of the input pulse and the delay time T YntYt UmOX of the delay provided by the I element. Consider the possible cases. Case 1. PD-T: T y (fkg. 2-1,15) at the output of the element I 3 there is a pulse delayed in time relative to the input on T; ) (Fig.21, 19). The leading edge of this pulse is triggered by the trigger 8, from the direct output of which the resolving potential is applied to the elements I i and And 12 (Figs. 2-1, 22). Due to the absence of an output signal at the output of the AND 10 element (FIGS. 2-1, 2), the trigger 7 remains in the initial state, therefore, at the controlled output of this trigger, the input of the And 11 element retains the inhibitory potential, and at the corresponding input email Ment 12 and controlled by the inverse output of the trigger 7 is the resolving potential. Therefore, the output pulse from the delay element 1, inverted by the NOT element 9, passes to the output of the element 12, i.e. on bus 14, Thus, at) (bus 14, a pulse with duration THz f is delayed relative to the input for a time occurs. Trigger 8 is reset to its initial state from the trailing edge of the output pulse of the delay element I. Case 2. When wpjvf in The output of element I 3 also produces a pulse delayed relative to the input and time Tg ;; (Fig. 2-W / 19}, which triggers trigger 8. However, in this case, the output of the element 10 also identifies an output signal delayed relative to the input on time, (Fig. 2- || (, 21), which cocks the trigger 7, the poet The distribution of control potentials varies with the corresponding inputs of the elements AND 11: AND 12, the resolution. Now exists at the inputs of the element 11, the output pulse from the delay element 1 inverted by the element 9, passes to the output of the element 11, i.e. bus 13 (Fig. 2-III, 27). Thus, at C: C D) the device bus 13 has a pulse with a duration Tg%, which is delayed relative to the output on BpeMHfyytgv "Trigger 7 is reset to the initial state by the same signal as the trigger 8. Case 3. PriSo ,,, d) at the output of the element I 3 there is no impulse (phi year 2- W, V, 19), in connection with which the trigger 8 is not cocked (Fig. 2-} V, V, 22). Therefore, the corresponding inputs of the And P and I 12 elements controlled by this trigger are under the inhibitory potential, and therefore the inverted output signal of the delay element 1 does not pass to the output buses of the device. Thus, at 1Ga., The outputs of the device do not generate signals. In the proposed device, it is also possible to select pulses with a duration longer than the delay time. This can be done up to 36 by connecting the fifth element And to the inverse outputs of the flip-flops and to the output of the HJE element 9. The proposed pulse selector has the advantages over known devices of this type: its functionality is wider, since the information transmitted in the duration is saved in the output signals selectable pulses, moreover, this pulse selector has a wider selection limits in terms of duration. The device is assembled on integrated logic elements of the K155 series, the minimum duration of selectable pulses is 0.2-0.3 μs. The invention of the Pulse selector in duration, containing a delay element, the output of which is through a resistor, whose resistance is equal to the wave resistance of the delay element, is connected to the common bus and directly to the first input of the first element AND, the second input of which is not connected through the first element and directly to the first input of the second element And, and the third input is connected to the input bus and the input of the delay element directly, and through the second element is NOT to the second input of the second element And, the output of which is connected to a single input of the first trigger, characterized in that, in order to avoid distortion of the duration of the selected pulses and expanding the limits of selection, a third element NOT is introduced into it, the third and fourth elements And and the second trigger, the single input of which is connected to the output of the first element is And, and the zero inputs of the first and second triggers connected to the output of the delay element directly and through the third element NOT to the first inputs of the third and fourth elements And, the second inputs to oryh connected to the direct output of the second flip-flop, the third inputs - with direct and inverted outputs, respectively, first 855983В855983B триггера, а выходы с выходными 1. Авторское свидетельство СССР нами.trigger, and exits with days off 1. USSR author's certificate by us. Источники информации, прин тие .во внимание при экспертизеSources of information, acceptance. Attention in the examination 9 319061, кл. Н 03 К5/18, 1969.9 319061, cl. H 03 K5 / 18, 1969. 2. Авторское свидетельство СССР 636787, кл. Н 03 К 5/18, 1975.2. USSR author's certificate 636787, cl. H 03 K 5/18, 1975. .. Sx Imin fnift Tmax.Sx Imin fnift Tmax. Фи2.2Phi2.2
SU792780234A 1979-11-02 1979-11-02 Pulse duration discriminator SU855983A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792780234A SU855983A1 (en) 1979-11-02 1979-11-02 Pulse duration discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792780234A SU855983A1 (en) 1979-11-02 1979-11-02 Pulse duration discriminator

Publications (1)

Publication Number Publication Date
SU855983A1 true SU855983A1 (en) 1981-08-15

Family

ID=20833796

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792780234A SU855983A1 (en) 1979-11-02 1979-11-02 Pulse duration discriminator

Country Status (1)

Country Link
SU (1) SU855983A1 (en)

Similar Documents

Publication Publication Date Title
US4777470A (en) High speed successive approximation register in analog-to-digital converter
JPS6323508B2 (en)
SU855983A1 (en) Pulse duration discriminator
US3705358A (en) Digital prf filter
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
SU750566A1 (en) Shift register
SU1145471A1 (en) Clock synchronization device
SU991595A1 (en) Pulse-width signal discriminator
SU1706027A1 (en) Pulse duration selector
SU884119A1 (en) Pulse frequency-to-voltage converter
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown
SU1415432A1 (en) Ternary computing device
SU963129A1 (en) Pulse selector
SU993440A1 (en) Flip-flop
SU984027A1 (en) Amplitude discriminator of voltage single pulses
SU1370749A1 (en) Device for variable-amplitude square pulses
SU1422363A1 (en) Digital variable delay line
SU869009A1 (en) Pulse duration discriminator
SU942253A1 (en) Pulse synchronization device
SU1539985A1 (en) Channel-switching device
SU993460A1 (en) Scaling device
SU1064435A2 (en) Device for forming pulse burst
SU687570A1 (en) Device for the conversion of pulse trains
SU705660A1 (en) Short pulse former operating in response to leading and trailing input pulse edges
SU1193818A1 (en) Number-to-time interval converter