SU855964A2 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU855964A2
SU855964A2 SU792843465A SU2843465A SU855964A2 SU 855964 A2 SU855964 A2 SU 855964A2 SU 792843465 A SU792843465 A SU 792843465A SU 2843465 A SU2843465 A SU 2843465A SU 855964 A2 SU855964 A2 SU 855964A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
bus
output
clock pulses
Prior art date
Application number
SU792843465A
Other languages
English (en)
Inventor
Геннадий Вениаминович Лучихин
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU792843465A priority Critical patent/SU855964A2/ru
Application granted granted Critical
Publication of SU855964A2 publication Critical patent/SU855964A2/ru

Links

Landscapes

  • Burglar Alarm Systems (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
I
Изобретение относитс  к испульсной технике и может быть использовано в устройствах вычислительной техники и автоматики.
По основному авт. св. № 716141 известен формирователь импульсов, содержащий логические элементы И-НЕ, входной триггер и выходной триггер, выход которого через первый элемент И-НЕ соединен со входом входного триггера, другой вход которого через второй элемент И-НЕ соединен с другим входом первого элемента И-НЕ и с первой шиной тактовых импульсов, а выход через третий элемент И-НЕ подключен к входу выходного триггера, второй выход которого соединен со вторым входом второго элемента И-НЕ, третий вход которого соединен с первой шиной управл ющего сигнала, второй вход третьего элемента И-НЕ св зан со второй шиной тактовых импульсов. Устройство служит дл  формировани  одиночного импульса или серии тактовых импульсов, синхронных с импульсами задающего генератора, имеет высокое быстродействие.
Однако устройство имеет низкую надежность , поскольку при включении питани 
или от воздействи  помехи входной триггер может установитьс  в единичное состо ние, при этом на выходе устройства вместо одиночного импульса по вл етс  непрерывна  последовательность импульсов, что приводит к нарушению работы устройства.
Цель изобретени  - повышение надежности устройства.
Поставленна  цель достигаетс  тем, что в формирователь импульсов, содержащий логические элементы И-НЕ, входной триггер и выходной триггер, выход которого через первый элемент И-НЕ соединен с входом входного триггера, другой в.чод которого через второй элемент И-НЕ соединен с другим входом первого элемента И-НЕ и с первой шиной тактовых импульсов, а ход через третий элемент И-НЕ подключен к входу выходного триггера, второй выход которого соединен с вторым входом второго элемента И-НЕ, третий вход которого соединен с первой шиной управл ющего сигнала, второй вход третьего элемента И-НЕ соединен со второй шиной тактовых импульсов, третий вход четвертого элемента И-НЕ соединен со вторым выходом входного триггера.
. 4ЖГ. i предстаЕлена функциональна  фор.уировател ; на фиг. 2 - времен .иаграмигы (сигналы на временной диаг:; ,:;ачены цифрами, которые соот;м ..;с ;1ег-гп7 Т пoмepa 5 элементов на схеме).
Формирователь содержит логические И -НЕ 1 - 4, входной триггер 5, выходной триггер 6, выход которого через первый элемент И-НЕ 1 соединен со входом пхилного триггера 5, другой вход которого через второй элемент И-НЕ 2 св зан со :т;-;рым входом первого элемента И-НЕ 1 л С первой шиной 7 тактовых импульсов, иыход через третий элемент И-НЕ 3  одключен к входу выходного триггера 6, второй выход которого соединен со вторым входом элемента И-НЕ 2, третий вход которого соединен с первой шиной 8 управл ющего сигнала, второй вход третьего элемента И-НЕ 3 св зан со второй шиной 9 тактовых импульсов, первый вход четвертого элемента И-НЕ 4 соединен со вторым входом третьего элемента И-НЕ 3 и со второй шиной 9 тактовых импульсов, второй вход - со второй шиной 0 управл ющего сигнала, третий вход - со вторым выходом входного триггера 5, а выход - со вторым входом выходного триггера 6.
Устройство работает следующим образом .
В исходном состо нии на щины 7 и 9 поступают тактовые импульсы, сдвинутые на полтакта относительно друг друга. На шину 8 подаетс  нулевой уровень, а на шиiiy 10 - единичный уровень. Триггеры 5 и 6 установлены в нулевое состо ние. При этом на второй вход выходного триггера 6 через элемент И-НЕ 4 по шине 9 поступают импульсы, которые непрерывно подтверждают нулевое состо ние триггера 6. На выходах элементов И-НЕ 1 и 3 выходные сигналы отсутствуют.
При подаче на шины 8 и 10 парафазного управл ющего сигнала (на шину 8 - единичного уровн ,   на шину 10 - нулевого уровн ) разрешаетс  прохождение тактовых импульсов но иине 7 через элемент И-НЕ 2 на другой вход триггера 5 и запреш,аетс  прохождение тактовых импульсов с шины 9 через четвертый элемент И-НЕ 4 на второй вход триггера 6. При поступлении очередного тактового импульса по шине 7 триггер 5 переключаетс  в единичное состо ние, разреша  прохождение тактовых импульсов по шине 9 через элемент И-НЕ 3 на вход триггера 6.
При поступлении очередного тактового импульса по шине 9, триггер 6 переключаетс  в единичное состо ние, разреша  прохождение тактовых импульсов по шине 7 через элемент И-НЕ 1 на вход триггера 5 и запреща  прохождение тактовых импульсов по шине 7 через элемент И-НЕ 2 на второй вход триггера 5.
При поступлении второго тактового импульса по шине 7 через элемент И-НЕ 1 на вход триггера 5, триггер 5 переключаетс  в исходное состо ние, запреща  дальнейшее прохождение тактовых импульсов по шине 9 через элемент И-НЕ 3. При этом через элемент И-НЕ 3 с шины 9 тактовых импульсов на вход триггера 6 и на выход 11 устройства проходит ровно один импульс.
Триггер 6 сохран ет единичное состо ние , разреша  прохождение тактовых импульсов с шины 7 через элемент И-НЕ 1 на вход триггера 5, подтвержда  его нулевое состо ние, и на выход 12 устройства.
После сн ти  управл ющего сигнала на шинах 8 и 10 устанавливаютс  исходные 5 уровни напр жени . При этом тактовые импульсы с шины 9 через элемент И-НЕ 4 проход т на второй вход триггера 6. Очередной тактовый импульс с шины 9 переключает триггер 6 в исходное состо ние , запреща  прохождени  тактовых импульсов с шины 7 через эле.мент И-НЕ 1 на вход триггера 5 и на выход 12 устройства , и устройство возвращаетс  в исходное состо ние.
Таким образом, на выходе элемента И- НЕ 3 получают одиночный импульс, а на выходе элемента И-НЕ 1 - серию импульсов . Число импульсов в серии определ етс  длительностью управл ющего сигнала. Начальной установки исходного состо ни  не требуетс , так как устройство возвращаетс  в исходное состо ние по окончении управл ющего сигнала. При включении питани  также не требуетс  начальной установки триггеров, поскольку, если триггер 5 устанавливаетс  в единичное состо ние, при включении питани  или от воздействи  помехи , то нулевой уровень его второго выхода запрещает прохождение тактовых импульсов с щины 9 через элемент И-НЕ 4 на второй вход триггера 6, а единичный уровень с выхода триггера 5 разрешает прохождение тактовых импульсов с шины 9 через элемент 3 на вход триггера 6.
Очередной импульс с щины 9 тактовых импульсов проходит через элемент И-НЕ 3 на вход триггера 6 и переключает его в единичное состо ние, разреша  прохождение тактовых импульсов с шины 7 через элемент И-НЕ 1 на вход триггера 5.
Очередной тактовый импульс с щины 7 Q проходит через элемент И-НЕ 1 на триггер 5, устанавливает его в нулевое состо ние , и устройство возвращаетс  в исходное состо ние.
Таким образом, предлагаемое устройство имеет высокую надежность, поскольку установка в исходное состо ние происходит автоматически как при начальном включении питани , так и после окончани  управл ющего сигнала.
Формирователь может примен тьс  в качестве генераторов одиночных импульсов, генераторов серий импульсов.
Технико-экономический эффект от использовани  изобретени  выражаетс  в повышении надежности устройства.

Claims (1)

1. Авторское свидетельство СССР № 716141 по за вке № 2491712/18-21, 29.05.78.
чэ/г
LI
Lil
Й/г.2
SU792843465A 1979-11-22 1979-11-22 Формирователь импульсов SU855964A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792843465A SU855964A2 (ru) 1979-11-22 1979-11-22 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792843465A SU855964A2 (ru) 1979-11-22 1979-11-22 Формирователь импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU716141 Addition

Publications (1)

Publication Number Publication Date
SU855964A2 true SU855964A2 (ru) 1981-08-15

Family

ID=20860880

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792843465A SU855964A2 (ru) 1979-11-22 1979-11-22 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU855964A2 (ru)

Similar Documents

Publication Publication Date Title
SU855964A2 (ru) Формирователь импульсов
SU1621156A1 (ru) Формирователь одиночного импульса
SU832715A1 (ru) Устройство контрол импульсов
SU1580535A2 (ru) Троичное счетное устройство
SU797059A1 (ru) Устройство дл формировани им-пульСОВ
SU765970A1 (ru) Четырехтактный распределитель импульсов дл управлени шаговым двигателем
SU864589A1 (ru) Распределитель импульсов
SU1622944A1 (ru) Делитель частоты с трехфазным выходом
SU1220120A1 (ru) Устройство дл генерации одиночных импульсов
SU1718368A1 (ru) Формирователь импульсов
SU729584A1 (ru) Устройство дл ввода информации
SU400015A1 (ru) Формирователь одиночных импульсов
SU1163466A1 (ru) Формирователь импульсов
SU1619387A1 (ru) Синхронизирующее устройство
SU1092459A1 (ru) Устройство формировани резервированного сигнала времени
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1557668A1 (ru) Распределитель импульсов
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU736361A1 (ru) Формирователь серий импульсов
SU1039030A1 (ru) Распределитель импульсов
SU1406786A2 (ru) Кольцевой делитель частоты на три
SU1277367A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU1183970A1 (ru) Сигнатурный анализатор
SU741436A1 (ru) Устройство подавлени помех