SU841095A1 - Многоканальный формирователь им-пульСОВ - Google Patents
Многоканальный формирователь им-пульСОВ Download PDFInfo
- Publication number
- SU841095A1 SU841095A1 SU792814017A SU2814017A SU841095A1 SU 841095 A1 SU841095 A1 SU 841095A1 SU 792814017 A SU792814017 A SU 792814017A SU 2814017 A SU2814017 A SU 2814017A SU 841095 A1 SU841095 A1 SU 841095A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- channel
- counting
- switches
- elements
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относится к импульсной технике и может, быть использовано в дискретных устройствах автоматики и вычислительной техники. Известен многоканальный формирова- 3 тель импульсов, содержащий двойные десятичные счетчики, дешифраторы, переключатели программ [1].
Недостатком устройства является .. его низкая разрешающая способность.
Наиболее| близким по технической сущности к предлагаемому является многоканальный формирователь импульсов, содержащий N счетных декад, соединенных последовательно, и к каналов 1формирования, задающий генератор, выход крторого подключен ко входу первой счетной декады, блок канальных переключателей, переключатели, элементы совпадения [2]. *
Недостатком устройства является ограниченность его функциональных возможностей.
Цель изобретения - расширение функциональных возможностей устройства??
Поставленная цель достигается тем, что в многоканальный формирователь импульсов, содержащий N счетных декад, соединенных последовательно, и К каналов формирования, заключающий гене-» ратор, выход которого подключен ко входу первой счетной декады, блок канальных переключателей, блок переключателей, элементы совпадения, в каждый из каналов формирования введен триггер, а сигнальные выходы каждой из счетных декад подключены к одноименным контактам соответствующего блока канальных переключателей, объединенных попарно в каждом из каналов формирования, общие выводы каждой пары переключателей каждого канала формирования соединены соответственно с первым и вторым входами первой группы элементов совпадения, выход каждого из которых подключен к соответствующему входу соответствующего элемента совпадения .второй группы, выход которого подключен к первому входу триггера данного канала формирователя, второй вход которого подключен к общему выводу блока переключателей, одноименные контакты которого объединены и подключены к выходу каждой из счетных декад, причем инверсный выход триггера каждого кедала формирования и прямой выход триггера последующего канала подключены соответственно ко зходам одного из элементов совпадения третьей группы.
На чертеже приведена структурная электрическая схема устройства.
Устройство содержит задающий генератор 1, N счетных декад 2, К каналов формирования, состоящих из блока 3 канальных переключателей, соединенных _ в пары элементами 4, 5 и б совпадений, триггеры 7, блок 8 переключателей .второй группы.
Устройство работает следующим образом. . _
При включении питания импульсы задающего генератора 1 поступают на счетные декады 2, формирующие параллельный код Джонсона чисел от нуля до девяти.'
Число счетных'декад 2 может быть 15 любым и выбирается из условия необходимой длительности периода следования импульсов на выходах формирователя.
Пары переключателей 3, находясь 20 последовательно, в каждый момент времени в одном из положений от нуля до девяти обеспечивают коммутацию соответствующих выходных сигналов декад 2 на входы первых элементов 4 25 совпадений. При этом импульсы, характеризующие состояние декад 2, появляются на выходах первых элементов 4 совпадений задержанными относительно начала отсчета на время, величина которого определяется положениями пар переключателей 3 данной декады 2.
Импульсы на выходах вторых элементов 5 совпадений появляются эадержан ными, относительно начала отсчета, на время, величина которого определяет- ’5 ся положением пар переключателей 3 всего канала.
Выходные импульсы, формируемые триггерами '7, появляются по заднему фронту импульса переполнения счетных декад 2, поступающего с выхода переноса декад 2 через блок 8 переключателей на вторые входа триггеров 7 и заканчиваются по переднему фронту сиг-,нала, поступающего со вторых элементов 5 совпадения. При этом импульс переполнения декад 2 совпадает по времени с тактом, но поступает на вторые·входы триггеров 7 с частотой, зависящей от положения блока 8 переключателей .
Выходные импульсы элементов б совпадений определяются сигналами, поступающими на их входы с инверсного и прямого выходов триггеров 7 данного •и последующего каналов соответственно.
Claims (2)
- Изобретение относитс к импульсной технике и может, быть использован в дискретных устройствах автоматики и вычислительной техники. Известен многоканальный формирова тель импульсов,содержащий двойные де с тичные счетчики, дешифратор л, пере ключатели программ l. Недостатком устройства вл етс его низша разрешаннда способность. Наиболее близким по технической сущности к предлагаемому вл етс многоканальный формирователь импульс содержащий N счетных декад, соединенных последовательно, и К каналов формировани , задаквдий генератор, ш ход крторого подключен ко входу пер вой счетной декады, блок канальных пере1д1ючатблей, переключатели, элементы совпадени 2. Недостатком устройства вл етс ограниченность его функциональных возможностей. Цель изобретени - расширение функциональных возможностей устройс Поставленна цель достигаетс те что в многокансшьный формирователь пульсов, содержащий N счетных декад , соединенных последовательно, и К каналов формировани , заключающий г ратор, выход которого подключен ко входу первой счетной декады, блок канальных переключателей, блок переключателей , элементы совпадени , в каждый из каналов формировани введен триггер , а сигнальные выходы каждой из счетных декад подключены к одноименным контактам соответствующего блока канальных переключателей, объединенных попарно в каждом из каналов формировани , общие выводы каждой пары переключателей каждого канала фор1 ровЗни соединены соответственно с первым и входами первой группы элементов совпадени , выход каждого из которых подключен к сортветструющему входу соответствующего элемента совпадени .второй группы, выход которого подключен к первому входу триггера данного канала формировател , второй вход которого подключен к общему выводу блока переключателей, одноименные контакты которого объединены и подключены к выходу каждой из счетных декад, причем инверсный выход триггера каждого кешала формировани и пр мой выход триггера последующего канала подключены соответственно ко входам одного из элементов совпадени третьей группы. На чертеже приведена структурна электрическа схема устройства. Устройство содержит задающий генератор 1, N счетных декад 2, К каналов формировани , состо щих из блока 3 канальных переключателей, соединенных в пары элементами 4, 5 и б совпадений , триггеры 7, блок 8 переключател . второй группы. Устройство работает следующим образом . При включении питани импульсы за дающего генератора 1 поступают на счетные декады 2, формируга ие параллельный код Джонсона чисел от нул до дев ти. Число счетныхдекад 2 может быть любым и выбираетс из услови необходимой длительности периода следовани импульсов на выходах формиро вател . Пары переключателей 3, наход сь последовательно/ в каждый момент вре мени в одном из положений от нул до дев ти обеспечивают коммутацию соответствукнцих выходных сигналов де кад 2 на входы первых элементов 4 совпадений. При этом импульсы, харак теризующие состо ние декад 2, по вл ютс на выходах первых э лементов 4 совпадений задержанньми относительно начала отсчета на врем , величина ко торого определ етс положени ми пар переключателей 3 данной декады 2. Импульсы на выходах вторых элемен тов 5 совпадений по вл ютс задержан ными, относительно начала отсчета, н врем , величина которого определ етс положением пар переключателей 3 всего канала. Выходные импульсы, формируемые триггерами 7, по вл ютс по заднему Фронту импульса переполнени счетных дек,Еи 2, поступающего с выхода переноса декад 2 через блок 8 переключателей на вторые входы триггеров 7 и заканчиваютс по переднему фронту си нала, поступающего со вторых элементов 5 совпадени . При этом импуль переполнени декад 2 совпадает по времени с тактом, но поступает на вторые-входы триггеров 7 с частотой. завис щей от положени блока 8 переключателей . Выходные импульсы элементов б совпадений определ ютс сигналами, поступагадими на их входы с инверсного и пр мого выходов триггеров 7 данного и последующего каналов соответственно. Формула изобретени Многоканальный формирователь импульсов , содержащий N счетных декад, соединенных последовательно, и К.каналов формировани , задагаций генератор, выход которого подключен кА входу первой счетной декады, блок канальных переключателей,блок переключателей, элементы совпадени отличающийс тем,что,с целью расширени функциональных возможностей, в каждый из каналов формировани введен триггеЕз а сигнальные выходы каждой из счетных ; декад подключены к одноименным контактам блока канальных переключателей, объединенных попарно в каждом из каналов форг мровани , общие выводы каждой пары переключателей каждого канала формировани соединены соответственно с первым и вторым входами первой группы элементов совпадени , выход каждого из которых подключен к соответствующему входу соответствующего элемента совпадени второй группы, шлход которого подключен к первому входу триггера данного канала формировател , второй вход которого подключен к общему выводу блока переключателей, одноименные контакты которого объединены и подключены к выходу каждой из счетных декад, причем инверсный выход триггера ка адого канала формировани и пр мой выход триггера последукхцего канала подключены соответственно ко входам одного из элементов совпадени третьей группы. Источники информации, прин тые во внимание при экспертизе . 1. Гржи Д. Проектирование и применение операционных усилителей, М. Мир, 1974, с. 301, фиг. 9,5.
- 2. Авторское свидетельство СССР № 320031, кл. Н 03 К 5/00, 02.11.71.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814017A SU841095A1 (ru) | 1979-07-11 | 1979-07-11 | Многоканальный формирователь им-пульСОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814017A SU841095A1 (ru) | 1979-07-11 | 1979-07-11 | Многоканальный формирователь им-пульСОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU841095A1 true SU841095A1 (ru) | 1981-06-23 |
Family
ID=20848139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792814017A SU841095A1 (ru) | 1979-07-11 | 1979-07-11 | Многоканальный формирователь им-пульСОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU841095A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108449073A (zh) * | 2018-06-05 | 2018-08-24 | 北方电子研究院安徽有限公司 | 宽电源电压范围低串扰的多通道放大整形电路 |
-
1979
- 1979-07-11 SU SU792814017A patent/SU841095A1/ru active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108449073A (zh) * | 2018-06-05 | 2018-08-24 | 北方电子研究院安徽有限公司 | 宽电源电压范围低串扰的多通道放大整形电路 |
CN108449073B (zh) * | 2018-06-05 | 2023-07-07 | 安徽北方微电子研究院集团有限公司 | 宽电源电压范围低串扰的多通道放大整形电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU841095A1 (ru) | Многоканальный формирователь им-пульСОВ | |
GB947265A (en) | Time interval measuring circuit | |
SU641658A1 (ru) | Многопрограмный делитель частоты | |
SU739721A1 (ru) | Устройство дл синхронизации импульсов | |
SU855531A1 (ru) | Цифровой фазовращатель | |
JPS5674746A (en) | Data processing unit | |
SU743179A1 (ru) | Формирователь многофазных напр жений | |
SU671034A1 (ru) | Делитель частоты импульсов на семь | |
SU1197068A1 (ru) | Управл ема лини задержки | |
SU809036A1 (ru) | Устройство дл определени сере-диНы ВРЕМЕННОгО иНТЕРВАлА | |
SU633152A1 (ru) | Синхронизирующее устройство | |
SU678672A1 (ru) | Перестраиваемый делитель частоты | |
SU1172004A1 (ru) | Управл емый делитель частоты | |
SU542347A1 (ru) | Делитель частоты импульсов с переменным коэффициентом делени | |
SU542336A1 (ru) | Генератор импульсов | |
SU1083330A1 (ru) | Умножитель частоты | |
SU1755366A1 (ru) | Генератор последовательности импульсов | |
SU783996A1 (ru) | Делитель частоты с измен емым коэффициентом делени | |
SU1285581A2 (ru) | Устройство дл синхронизации импульсов | |
SU617808A1 (ru) | Генератор импульсов регулируемой длительности | |
SU1046934A1 (ru) | Делитель частоты на три | |
SU911740A1 (ru) | Делитель частоты импульсов на N-1/2 | |
SU569000A1 (ru) | Импульсный частотно-фазовой дискриминатор | |
SU930751A1 (ru) | Устройство дл выделени серий импульсов | |
SU1181134A1 (ru) | Делитель частоты следовани импульсов |