SU834873A1 - Цифровой синтезатор пр мого действи - Google Patents

Цифровой синтезатор пр мого действи Download PDF

Info

Publication number
SU834873A1
SU834873A1 SU792833776A SU2833776A SU834873A1 SU 834873 A1 SU834873 A1 SU 834873A1 SU 792833776 A SU792833776 A SU 792833776A SU 2833776 A SU2833776 A SU 2833776A SU 834873 A1 SU834873 A1 SU 834873A1
Authority
SU
USSR - Soviet Union
Prior art keywords
divider
synthesizer
output
pulse
direct
Prior art date
Application number
SU792833776A
Other languages
English (en)
Inventor
Виктор Анатольевич Иванов
Original Assignee
Ростовское Высшее Военное Командноеучилище Им. Главного Маршала Артил-Лерии Неделина M.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Высшее Военное Командноеучилище Им. Главного Маршала Артил-Лерии Неделина M.И. filed Critical Ростовское Высшее Военное Командноеучилище Им. Главного Маршала Артил-Лерии Неделина M.И.
Priority to SU792833776A priority Critical patent/SU834873A1/ru
Application granted granted Critical
Publication of SU834873A1 publication Critical patent/SU834873A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) ЦИФРОВОЙ СИНТЕЗАТОР ПРЯМОГО ДЕЙСТВИЯ
1
Изобретение относитс  к импульсной технике и может быть использовано в частотнопреобразующих узлах аппаратуры времени и образцовых частот, измерительных приборов, устройств синхронизации различного назначени , электрических музыкальных инструментов, а также в технике св зи.
Известен синтезатор частоты, содержащий опорный генератор, цифровой делитель частоты, блок управлени , а также анализатор временного положени  импульсов. Требуемый номинал частоты в известном устройстве получаетс  в среднем, однако прин ты меры по стабилизации периода выходных импульсов и устранени  случайных аппаратурных задержек. Это достигнуто введением анализатора временного положени  импульсов, который сравнивает временное положение каждого выходного импульса со входным импульсом входной высокочастотной последовательности синтезатора . По сигналам рассогласовани  анализатор вырабатывает сигналы на коррекцию коэффициента делени  1.
Этот синтезатор  вл етс  сложным ввиду наличи  быстродействующего блока -
анализатора временного положени  импульсов - и, кроме того, выходные импульсы имеют скачкообразную модул цию фазы, возникающую при коррекци х коэффициен-та делени .
Наиболее близким к предлагаемому  вл етс  синтезатор частот, содержащий последовательно включенные генератор опорных импульсов, управл емый делитель и блок переменной задержки.
В устройстве прин ты меры по уменьщению нестабильности временного положени  (фазы) выходных импульсов при помощи блока переменной задержки импульсов, управл ющий вход которого св зан с анализатором временного положени  выходных импульсов. Последний анализирует временное рассогласование выходных имдульсов делител  относительно соответствующих входных импульсов управл емого делител . В результате формируетс  сигнал на коррекцию временного положени , выдаваемый в блок переменной задержки импульсов 2.
Недостатком этого устройства  вл етс  ограниченна  стабильность временного положени  (фазы) выходных импульсов, низкое быстродействие.
Цель изобретени  - повышение быстродействи .
Указанна  цель достигаетс  тем, что в цифровой синтезатор пр мого действи , содержащий последовательно включенные генератор опорных импульсов, управл емый делитель и блок переменной задержки импульсов , введены дополнительный управл емый делитель и запоминающее устройство, первый выход которого св зан с управл ющим входом основного управл емого делител , остальные выходы которого св заны с установочными входами блока переменной задержки, а адресные входы запоминающего устройства св заны с выходами разр дов дополнительного управл емого делител , счетный вход которого подключен к выходу блока переменной задержки импульсов.
На чертеже дана схема синтезатора.
Синтезатор содержит генератор 1 опорных импульсов, основной управл емый делитель 2, блок 3 переменной задержки, шину 4 выходных импульсов, запоминающее устройство (ЗУ) 5, дополнительный управл емый делитель 6.
При подаче на управл емый вход делител  2 сигнала, соответствующего логической 1, его коэффициент увеличиваетс  на единицу от установленного значени , а при подаче сигнала, соответствующего логическому О, коэффициент делени  2 становитс  равным исходному. Делитель 2 должен быть реализован по двухканальной схеме, в которой предустановка коэффициента и его манипул ци  не вли ют на быстродействие.
. Ко всем остальным узлам синтезатора предъ вл ютс  низкие требовани  к быстродействию . ЗУ 5 может иметь врем  выборки до половины периода выходных импульсов , блок 3 переменной задержки может иметь врем  установлени  задержки до периода выходных импульсов синтезатора, на счетный вход делител  6 также поступают низкочастотные выходные импульсы.
Синтезатор работает в режиме программировани  (настройки) и в режиме синтеза. В режиме программировани  в делителе 2 заноситс  коэффициент А, а в делитель 6 коэффициент Д где А.- соответственно цела  часть отношени  fo/F и знаменатель его дробной части в соответствии с выражением //g - систематическа  дробь, равна  дробной части коэффициента К ; fo F - частота генератора 1 опорных импульсов и синтезируема  частота, Т - период последовательности импульсов на выходе синтезатора; Т - щаг квантовани .
При программировании в ЗУ 5 заноситс  массив кодов чисел, первый разр д в каждом из которых есть управл ющий символ, выдаваемый на управл ющий вход делител  2, а остальные символы выдаютс  на установочные входы блока 3 переменной задержки и соответствуют необходимой его задержке.
В режиме синтеза импульсы опорной частоты fo поступают на вход делител  2 и дел тс  по частоте с коэффициентом А или (A-J-1) в зависимости от символа («О или «1), поданного на вход из ЗУ 5. Каждый выходной импульс делител  2 смещаетс  во времени в блоке 3 переменной задержки в соответствии с кодом, поданным на его установочные входы из ЗУ 5. Каждый выходной импульс синтезатора увеличивает на единицу число, накопленное в делителе.6, соответственно в ЗУ 5 выбираетс  код по очередному адресу. В процессе работы циклически перебираютс  все адреса.
Предлагаемый синтезатор целесообразно использовать в составе аппаратуры, имеющей универсальную цифровую ЭВМ или микропроцессор любого типа, или же в случа х , когда в течение определенного времени синтезатор реализует только один номинал и может быть выделено врем  на его перепрограммирование (перенастройку). В указанных случа х применение синтезатора уменьшает аппаратурные затраты, приход щиес  на один выходной номинал, повышаетс  его быстродействие.

Claims (2)

1.Авторское свидетельство СССР № 553738, кл. Н 03 К 5/136, 1977.
2.Авторское свидетельство СССР № 629632, кл. Н 03 К 5/136, 1978.
/М /Г
А
SU792833776A 1979-10-30 1979-10-30 Цифровой синтезатор пр мого действи SU834873A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792833776A SU834873A1 (ru) 1979-10-30 1979-10-30 Цифровой синтезатор пр мого действи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792833776A SU834873A1 (ru) 1979-10-30 1979-10-30 Цифровой синтезатор пр мого действи

Publications (1)

Publication Number Publication Date
SU834873A1 true SU834873A1 (ru) 1981-05-30

Family

ID=20856680

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792833776A SU834873A1 (ru) 1979-10-30 1979-10-30 Цифровой синтезатор пр мого действи

Country Status (1)

Country Link
SU (1) SU834873A1 (ru)

Similar Documents

Publication Publication Date Title
US3772681A (en) Frequency synthesiser
JPS5931897B2 (ja) 周波数合成装置
KR920702571A (ko) 감소된 나머지 에러를 갖는 래치형 누산기 분수 n 음성 합성 장치
KR870006719A (ko) 샘플링 주파수 변경 장치
HU217392B (hu) Frekvenciaszintézer, valamint eljárás szintetizált kimenőfrekvencia előállítására
JP2776515B2 (ja) デジタル周波数シンセサイザー
SU834873A1 (ru) Цифровой синтезатор пр мого действи
JP3344790B2 (ja) 周波数シンセサイザ
US4001726A (en) High accuracy sweep oscillator system
SU785943A1 (ru) Синтезатор частот
RU2273952C2 (ru) Синтезатор частоты
SU847497A1 (ru) Управл емый генератор импульсов
SU694982A1 (ru) Устройство синхронизации
SU734889A1 (ru) Устройство фазировани
RU2022459C1 (ru) Цифровой формирователь синусоидальных колебаний переменной частоты
US4682362A (en) Generating narrowly-separated variable-frequency clock signals
SU569001A1 (ru) Управл емый цифровой делитель частоты дл систем фазовой автоподстройки частоты
SU1046942A1 (ru) Устройство синтеза частот
SU571891A1 (ru) Устройство задержки
JPS62146020A (ja) Pll周波数シンセサイザ
SU945981A1 (ru) Импульсный преобразователь
SU1714785A2 (ru) Формирователь случайных сигналов
SU877581A1 (ru) Функциональный генератор ступенчатого напр жени
SU866748A1 (ru) Делитель частоты следовани импульсов
SU584260A1 (ru) Цифровое устройство дл перестройки частоты