SU734889A1 - Устройство фазировани - Google Patents
Устройство фазировани Download PDFInfo
- Publication number
- SU734889A1 SU734889A1 SU772548528A SU2548528A SU734889A1 SU 734889 A1 SU734889 A1 SU 734889A1 SU 772548528 A SU772548528 A SU 772548528A SU 2548528 A SU2548528 A SU 2548528A SU 734889 A1 SU734889 A1 SU 734889A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- series
- phase selector
- frequency divider
- Prior art date
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
(54) УСТРОЙСТВО ФАЗИРОВАНИЯ
1
Изобретение относитс к техникесв зи и может использоватьс в устройствах преобразовани сигналов (модемах) аппаратуры передачи данных дл получени опорного колебани , необходимого дл когерентного детектировани сигналов амплитудной , фазовой или амплитудно-фазовой модул ции .
Известно устройство фазировани , содержащее последовательно соединенные перемножитель и фильтр, последовательно соединенные блок тактовых колебаний и первый фазовый селектор, к другому входу которого подкл19чен выход ограничител , а также задающий генератор, выход которого подключен через последовательно соединенные первый блок добавлени -вычитани импульсов и первый, делитель частоть к другому входу перемножител и через второй делитель частоты - ко входу второго блока добавлени -вычитани импульсов 1.
Однако данное устройство фазировани обладает недостаточной точностью фазировани .
Цель изобретени - повыщение.точности фазировани .
Дл этого в устройство фазировани , содержащее последовательно соединенные перемножитель и фильтр, последовательно соединенные блок тактовых колебаний и первый фазовый селектор, к другому входу коg торого подключен выход ограничител , а также задающий генератор, выход которого подключен через последовательно соединенные первый блок добавлени -вычитани импульсов и первый делитель частоты к другому входу перемножител и через второй
10 делитель частоты - ко входу второго блока добавлени -вычитани импульсов, введены три дополнительных делител частоты, четыре усреднител , второй фазовый селектор , два блока запрета, преобразователь код частота и адаптивный корректор, при этом
выход фильтра соединен со входом блока тактовых колебаний непосредственно и через адаптивный корректор ко входу ограничител , выход которого подключен к одному из входов второго фазового селектора,
20 к двум другим входам которого подключен выход блока тактовых колебаний н.епосредственно и через первый дополнительный делитель частоты выход второго блока добавлени -вычитани импульсов, к другому входу которого подключен выход второго фазового селектора через первый усреднитель, выход которого через последовательно соединенные первый блок запрета и второй усреднитель подключен ко входу преобразовател код-частота, к управл ющему входу которого подключен выход задающего генератора , а выход - к одним из дополнительных входов первого блока добавлени вычитани импульсов, а к другим - через второй дополнительный делитель частоты, к третьему дополнительному входу которого подключен выход первого фазового селектора через последовательно соединенные третий усреднитель, выход которого подключен через четвертый усреднитель к соответствующему входу первого блока запрета, и второй блок запрета, к управл ющему входу которого и к управл ющему входу первого блока запрета подан сигнал «запрет, а выход второго делител частоты через третий дополнительный Делитель частоты подключен к соответствующему входу первого фазового селектора.
На чертеже приведена структурна электрическа схема предложенного устройства.
Устройство фазировани содержит перемножитель 1, фильтр 2, блок 3 тактовых колебаний, первый фазовый селектор 4, ограничитель 5, задающий генератор 6, первый блок 7 добавлени -вычитани импульсов, первый делитель 8 частоты, второй делитель 9 частоты, второй блок 10 добавлени вычитани импуйьсов, три дополнительных делител 11, 12,, и 13 частоты, четыре усреднител 14, 15, 16 и 17, второй фазовый селектор 18, два блока 19 и 20 запрета, преобразователь 21 код-частота и адаптивный корректор 22.
Устройство работает следующим образом.
Устройство фазировани может работать в двух режимах: вхождение в синхронизм и поддержание синхронизма (установивщийс режим).
Входной сигнал подаетс на первый вход перемножител 1. Фильтром 2 выдел етс требуема бокова полоса. Далее сигнал корректируетс в адаптивном корректоре 22. после чего ограничиваетс по амплитуде в ограничителе 5. По сигналу от блока 3 тактовых колебаний в первом и втором фазовых селекторах 4 и 18 происходит сравнение фаз ограниченного входного сигнала и колебаний , поступающих от задающего генератора 6 через второй делитель 9 частоты и третий дополнительный делитель 13 частоты на первый фазовый селектор 4 и через второй делитель 9 частоты, второй блок 10 добавлени -вычитани импульсов и первый дополнительный делитель И частоты на второй фазовый селектор 18. Посто нна времени данного фазового кольца автоподстройки выбираетс так, чтобы при любых возможных расхождени х частот его кольцо могло удерживать синфазность. Благодар такому выбору на выходе первого усреднител 14 преобладание сигналов одной из пол рностей означает наличие расхождени частот. Причем знак преобладающей пол рности однозначно определ ют знак расхождени частот принимаемого сигнала и задающего генератора 6. Указанные сигналы через первый блок 19 запрета попадают на второй усреднитель 15, измен его состо ние. Состо ние второго усреднител 15 с помощью преобразовател 21 код-частота преобразуетс в частоту колебани , подаваемого через второй дополнительныйделитель 12 частоты н вход первого блока 7 добавлени вычитани импульсов. В результате осуществл етс изменение частоты колебани на выj ходе этого блока и соответственно Hia выходе первого делител 8 частоты, подключенного ко второму входу перемножител 1. Причем знак изменени частоты колебани на втором входе перемножител 1 противоположен знаку расхождени частот в канале, за счет
0 чего осуществл етс постепенна компенсаци расхождени частот с точностью до величины , равной дискретизации по частоте преобразовател код-частота 21.
J При уменьщении расхождени частот до величины меньще полосы захвата первого кольца фазовой подстройки, последнее кольцо обеспечивает устранение фазовых отличий между сигналами на входах пфвого фазового селектора 4. Дл этого сигналы с
0 первого фазового селектора 4 подаютс через третий усреднитель 16 и второй блок 20 запрета на первый блок 7 добавлени вычитани импульсов, где осуществл етс необходима подстройка по фазе колебани , поступающего от задающего генератора 6 на второй вход перемножител 1. Причем при устранении фазовых различий происходит устранение и частотных различий сигналов на входах первого фазового селектора 4. За счет этого частотное кольцо автоподстройки
0 может прекратить свою работу, а первое кольцо фазовой автоподстройки будет работать на границе полосы захвата, что может при наличии флуктуации частоты и фазы расхождени частот в канале привести к нарущению фазировани и к ощибкам при
детектировании. Дл предотвращени указанного влени используютс сигналы с первого фазового селектора 4. Эти сигналы имеют преобладание пол рности при неоптимальной установке второго усреднител 15
0 и соответственно преобразовател 21 кодчастота . Имеющеес преобладание выдел етс последовательно включенными третьим и четвертым усреднител ми 16 и 17 и подаетс на второй усреднитель 15. В результате частотное кольцо автоподстройки обеспечи-вает работу первого кольца автоподстройки в средней части полосы захвата с точностью до шага дискретизации по частоте преобразовател 21 код-частота. За счет использовани четвертого усреднител 17 темп сигналов подстройки, идущих от первого фазового селектора 4 в частотное кольцо автоподстройки , значительно ниже темпа сигналов , поступающих от первого усреднител 14, и на первом этапе вхождени в синхронизм не мешает устранению больщих; начальных расхождений частот в канале.
Таким образом, уменьшение фазовых значений выделенного опорного колебани по отношению к сигналу позвол ет увеличить помехоустойчивость модема передачи данных от 5-6 дБ.
Кроме того, наибольший эффект устройство фазировани может дать при coBiyiecTном исцользовании с модемами, устойчивыми к кратковременным перерывам св зи, которые вл ютс основным видом помех в проводных кана1лах. При этом за счет повыщени достоверности передачи информации в дискретном канале (примерно на два пор дка) реальна скорость передачи моет быть увеличена на , благодар озможности уменьшений избыточности кодировани . Учитыва , что стоимость занимаемых под передачу данных каналов св зи очень высока (в среднем 15 р/ч),можно получить экономию примерно 70 р в сутки на модем при 8-и часовом рабочем дне. Годова экономи при этом составл ет прибизительно 2100 р.- .
Claims (1)
- Формула изобретениУстройство фазировани , содержащее последовательно соединенные перемножитель и фильтр, последовательно соединенные блок тактовь х колебаний и первый фазовый селектор, к другому входу которого подключен выход ограничител , а также задающий генератор, выход которогб подключен последовательно соединенные первый блок добавлени -вычитани импульсов и первый делитель частоты к другому входу перемножител и через второй делитель частоты - ко входу второго блока добавлени вычитани импульсов, отличающеес тем, что, с целью повышени точности фазировани , введены три дополнительных делител частоты, четыре усреднител , второй 5 фазовый селектор, два блока запрета, преобразователь код-частота и адаптивный корректор , при этом выход фильтра соединен со входом блока тактовьгх колебаний непосредственно и через адаптивный корректор ко входу ограничител , выход которого под0 ключен к одному из входов второго фазового селектора, к двум другим входам которого подключен выход блока тактовых колебаний непосредственно и через первый дополнительный делитель частоты выход второго блока добавлени -вычитани импульсов, к другому входу которого подключен выход второго фазового селектора через первый усреднитель, ; выход которого через последовательно соединенные первый блок запрета -и второй усреднитель подключен ко вхо0 Ду преобразовател код-частота, к управл юшему входу которого подключен выход ; задающего генератора, а выходы - к одним из дополнительных входов первого блока добавлени -вычитани импульсов, а к другим - через второй дополнительный де литель частоты, к третьему дополнительному входу которого подключен выход первого фазового селектора через последовательно соединенные третий усреднитель, выход которого подключен через четвертый уед реднитель к соответствующему входу первого блока запрета, и второй блок запрета, к управл ющему входу которого и к управл ющему входу первого блока запрета подан сигнал «запрет, а выход второго делител частоты через третий дополнительный делитель частоты подключен к соответствующему входу первого фазового селектора .Источники информации, прин тые во внимание при экспертизе 1. Патент США № 3803492,кл. Н 04 L 27/10, 1974 (прототип).Т /,.,-: Г - гГ «р-t I/.f- ;734889
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772548528A SU734889A1 (ru) | 1977-12-01 | 1977-12-01 | Устройство фазировани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772548528A SU734889A1 (ru) | 1977-12-01 | 1977-12-01 | Устройство фазировани |
Publications (1)
Publication Number | Publication Date |
---|---|
SU734889A1 true SU734889A1 (ru) | 1980-05-15 |
Family
ID=20735197
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772548528A SU734889A1 (ru) | 1977-12-01 | 1977-12-01 | Устройство фазировани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU734889A1 (ru) |
-
1977
- 1977-12-01 SU SU772548528A patent/SU734889A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4346477A (en) | Phase locked sampling radio receiver | |
JPS61234624A (ja) | 可聴信号をプログラマブルに移相するディジタル装置と方法 | |
US4317221A (en) | Mobile data receiving system | |
SU734889A1 (ru) | Устройство фазировани | |
EP0695487B1 (en) | Composite clock signal | |
US3932704A (en) | Coherent digital frequency shift keying system | |
SU788410A1 (ru) | Устройство фазировани | |
US3626306A (en) | Automatic baud synchronizer | |
US3588348A (en) | System for generating fsk tones for data transmission | |
SU754688A1 (ru) | Устройство синхронизации 1 | |
US4468788A (en) | Digital frequency translator for offset frequency generation of unmodulated signals | |
US3820051A (en) | Adaptive threshold circuit employing nand gates interconnecting flip-flop circuit | |
US5923704A (en) | Transmit clock generation system and method | |
SU785943A1 (ru) | Синтезатор частот | |
US3835398A (en) | Clock pulse regenerator | |
SU1332554A2 (ru) | Устройство синхронизации тактовых генераторов | |
SU694982A1 (ru) | Устройство синхронизации | |
SU403094A1 (ru) | Устройство фазирования | |
SU1677874A1 (ru) | Устройство тактовой синхронизации | |
KR100283995B1 (ko) | 디지털 위상동기루프 방법 | |
KR0141689B1 (ko) | 고속 pll 주파수 합성회로 | |
SU1614122A2 (ru) | Устройство тактовой синхронизации | |
SU767999A1 (ru) | Устройство дл передачи сигналов с частотной модул цией | |
SU1050129A1 (ru) | Устройство дл передачи сигналов с частотной модул цией | |
SU834873A1 (ru) | Цифровой синтезатор пр мого действи |