SU1681381A1 - Устройство фазовой автоподстройки частоты - Google Patents

Устройство фазовой автоподстройки частоты Download PDF

Info

Publication number
SU1681381A1
SU1681381A1 SU884462046A SU4462046A SU1681381A1 SU 1681381 A1 SU1681381 A1 SU 1681381A1 SU 884462046 A SU884462046 A SU 884462046A SU 4462046 A SU4462046 A SU 4462046A SU 1681381 A1 SU1681381 A1 SU 1681381A1
Authority
SU
USSR - Soviet Union
Prior art keywords
divider
output
input
control
frequency
Prior art date
Application number
SU884462046A
Other languages
English (en)
Inventor
Михаил Натанович Колтунов
Василий Григорьевич Бондаренко
Виталий Георгиевич Крячек
Александр Васильевич Яковлев
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU884462046A priority Critical patent/SU1681381A1/ru
Application granted granted Critical
Publication of SU1681381A1 publication Critical patent/SU1681381A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение может быть использовано в системах стабилизации частоты по сигналу эталонного генератора. Целью изобретени   вл етс  уменьшение девиации фазы при выполнении управл ющего элемента управл емого генератора в виде коммутируемого генератора. Устройство содержит опорный генератор 1, первый и второй делители 2 и 3 с переменным коэффициентом делени , фазовый детектор 4 с релейной характеристикой, первый и второй блоки 5 и 6 установки делител , блок 7 выбора режима , вычислитель 8 сигнала ошибки, делитель 13 частоты, блок 14 коммутации и управл емый генератор 9, выполненный, например, в виде ключа 10, конденсатора 11 и автогенератора 12. Достижение цели осуществл етс  за счет равномерной расстановки импульсов, поступающих на вход управл емого генератора 9. 1 ил.

Description

Изобретение относится к радиотехнике и может быть использовано в системах стабилизации частоты по сигналу опорного генератора, где требуется высокая точность подстройки фазы.
Целью изобретения является уменьшение девиации частоты при выполнении управляющего элемента управляемого генератора в виде коммутируемого конденсатора.
На чертеже представлена структурная электрическая схема устройства фазовой автоподстройки частоты.
Устройство содержит опорный генератор 1, первый 2 и второй 3 делители с переменным коэффициентом деления (ДПКД), фазовый детектор 4 с релейной характеристикой, первый 5 и второй 6 блокиустановки делителя (БУД),блок 7 выбора режима, вычислитель 8 сигнала ошибки(ВСО), управляемый генератор 9, содержащий управляющий элемент, выполненный, например, в виде ключа 10, конденсатора 11 и автогенератора 12, делитель. 13 частоты и блок 14 коммутации, который может быть выполнен в виде первого 15 и второго 16 коммутаторов, элемента И 17 и элемента ИЛИ 18.
Устройство работает следующим образом.
От опорного генератора 1 поступает эталонный сигнал, период которого с помощью первого ДПКД 2 устанавливается в определенное соответствие с периодом сигнала, получаемого от управляемого генератора 9 с помощью второго ДПКД 3. Взаимное рассогласование сигналов с выходов первого и второго ДПКД 2 и 3 определяется фазовым детектором 4. Установка коэффициента деления первого и второго ДПКД 2 и 3 производится с помощью первого и второго БУД 5 и 6 так, чтобы, с одной стороны, постепенно сближать передние фронты сигналов на входе фазового детектора 4, а с другой стороны, чтобы за общий период сравнения, равный наименьшему общему кратному периодов сигналов опорного генератора 1 и управляемого генератора 9, сумма коэффициентов деления соответствовала получению этого периода. Моменты изменения управляющих сигналов, устанавливающих коэффициенты деления с БУД 5 и 6, определяются сигналами, поступающими на их фазирующие входы, соединенные с выходом фазового детектора, а вид этих управляющих сигналов определяется управляющим сигналом с блока 7 выбора режима. Выходные сигналы блока 7 выбора режима синхронизируются сигналами с БУД 5 и 6. Вид управляющих сигналов с блока 7 выбора режима и наличие одного из двух синхронизирующих сигналов определяют вид сигнала на входе ВСО 8. ВСО 8 рассчитывает управляющий сигнал для управляемого генератора 9. Этот сигнал многоразрядный, и чем точнее управление, тем больше разрядов. С помощью делителя 13 частоты общий цикл управления и, соответственно, вычисления разбивается на участки корректировки фазы. Этих участков столько же, сколько и значений сигнала на выходе ВСО 8.
Для обеспечения равномерной коррекции фазы выходного сигнала управляемого генератора 9 и уменьшения девиации фазы служат делитель 13 частоты и блок 14 коммутации. На выходе делителя 13 частоты имеются равномерные последовательности импульсов, частоты которых отличаются, например, в два раза. В зависимости от имеющегося фазового рассогласования и сигнала ошибки на выходе ВСО 8 на управляющий вход ключа 10 поступает последовательность импульсов с выхода делителя 13 частоты через блок 14 коммутации. Каждому значению кода с выхода ВСО 8 ставится в соответствие определенная последовательность импульсов. За счет равномерной из расстановки обеспечивается малое значение девиации частоты выходного сигнала.
Управление частотой управляемого генератора 9 происходит следующим образом.
Автогенератор 12 имеет конкретную частоту генерации. При подключении конденсатора 11 через ключ 10 в контур генератора частота генерации скачком изменяется до нового значения частоты; При изменении скважности сигнала на управляющем входе ключа изменяется средняя частота управляемого генератора 9 за период этого изменения.
В блоке 14 коммутации первый коммутатор 15 осуществляет коммутацию младших разрядов с выходов делителя 13 частоты с использованием управляющих младших разрядов ВСО 8. Аналогичным образом происходит коммутация старших разрядов с выходов делителя 13 частоты с использованием старших разрядов ВСО 8. Элемент И 17 открывается первым коммутатором 15 при его переполнении. Объединение младших и старших разрядов первого и второго коммутаторов 15 и 16 производится элементом ИЛИ 18.

Claims (1)

  1. Формула изобретения
    Устройство фазовой автоподстройки частоты, содержащее соединенные последовательно опорный генератор, первый делитель с переменным коэффициентом де5 о
    ления, фазовый детектор с релейной характеристикой, первый блок установки делителя, управляющие выходы которого соединены с управляющими входами первого делителя с переменным коэффициентом деления, а фазирующий вход подключен к выходу первого делителя частоты с переменным коэффициентом деления, блок выбора режимов и вычислитель сигнала ошибки, а также последовательно соединенные управляемый генератор и второй делитель с переменным коэффициентом деления, выход которого подключен к второму входу фазового детектора с релейной характеристикой, второй блок установки делителя, управляющие выходы которого соединены с управляющими входами второго делителя с переменным коэффициентом деления, а фазирующий вход - с выходом второго делителя частоты с переменным ко' эффициентом деления, причем выход фазового детектора с релейной характеристикой соединен также с входом второго блока ус5 таноеки делителя, а управляющие выходы блока выбора режима подключены к входам управления первого и второго блоков установки делителей, отличающееся тем, что, с целью уменьшения девиации частоты О при выполнении управляющего элемента управляемого генератора в виде коммутируемого конденсатора, в него введены последовательно соединенные делитель частоты, вход которого соединен с выходом управля5 емого генератора, и блок коммутации, выход которого подключен к управляющему входу управляемого генератора, а управляющие входы подключены к выходу вычислителя сигнала ошибки.
SU884462046A 1988-07-18 1988-07-18 Устройство фазовой автоподстройки частоты SU1681381A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884462046A SU1681381A1 (ru) 1988-07-18 1988-07-18 Устройство фазовой автоподстройки частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884462046A SU1681381A1 (ru) 1988-07-18 1988-07-18 Устройство фазовой автоподстройки частоты

Publications (1)

Publication Number Publication Date
SU1681381A1 true SU1681381A1 (ru) 1991-09-30

Family

ID=21390406

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884462046A SU1681381A1 (ru) 1988-07-18 1988-07-18 Устройство фазовой автоподстройки частоты

Country Status (1)

Country Link
SU (1) SU1681381A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1443173, кл. Н 03 L 7/00, 1986. *

Similar Documents

Publication Publication Date Title
KR850003091A (ko) 발진기 회로
SU1681381A1 (ru) Устройство фазовой автоподстройки частоты
SU1506552A2 (ru) Синтезатор частот
JPH1032489A (ja) ディジタル遅延制御クロック発生器及びこのクロック発生器を使用する遅延ロックループ
US4001726A (en) High accuracy sweep oscillator system
SU1150764A1 (ru) Синтезатор частот
SU1012444A1 (ru) Устройство фазовой автоподстройки частоты
SU1042188A1 (ru) Цифровой синтезатор частот
SU1109912A2 (ru) Цифровой синтезатор частоты
SU1007202A1 (ru) Синтезатор частоты
SU1109914A1 (ru) Цифровой синтезатор частоты
SU1524172A1 (ru) Синтезатор дискретно-частотных сигналов
SU1584105A2 (ru) Синтезатор частот
SU1195466A1 (ru) Синтезатор тактовой частоты
SU1146800A2 (ru) Цифровой синтезатор частот
SU978376A1 (ru) Устройство фазировани импульсов
JPS5787241A (en) Phase synchronizing circuit for optional frequency conversion
SU1259482A1 (ru) Устройство автоматической подстройки частоты
RU757U1 (ru) Цифровой управляемый фазовращатель
SU799100A1 (ru) Цифровой синтезатор частот
SU1317678A2 (ru) Двухступенчатый регенератор
SU1385261A1 (ru) Фазовращатель
SU1215185A1 (ru) Устройство синхронизации с фазовой автоподстройкой частоты
SU760433A1 (ru) Многопозиционный частотный манипулятор сигналов 1
SU1441329A1 (ru) Калибратор фазовых сдвигов