SU819945A1 - Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ - Google Patents

Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ Download PDF

Info

Publication number
SU819945A1
SU819945A1 SU762437128A SU2437128A SU819945A1 SU 819945 A1 SU819945 A1 SU 819945A1 SU 762437128 A SU762437128 A SU 762437128A SU 2437128 A SU2437128 A SU 2437128A SU 819945 A1 SU819945 A1 SU 819945A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
delay
pulse
elements
output
Prior art date
Application number
SU762437128A
Other languages
English (en)
Inventor
Марсель Валиевич Мусин
Original Assignee
Предприятие П/Я А-3791
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3791 filed Critical Предприятие П/Я А-3791
Priority to SU762437128A priority Critical patent/SU819945A1/ru
Application granted granted Critical
Publication of SU819945A1 publication Critical patent/SU819945A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к автоматике и вычислительной технике.
Известно устройство для временного разделения сигналов, содержащее одновибраторы, дифференцирующие цепи, элементы И и ИЛИ [1].
Недостатком известного технического решения является низкое быстродействие: задержка сигналов на выходе устройства находится в пределах от τρ до Зхр^деФр — минимальный временный интервал, на который должны быть разделены сигналы на выходе устройства.
Наиболее близко к предлагаемому — устройство для временного разделения двух импульсных сигналов, содержащее триггердва формирователя, два элемента задержки и инвертор [2].
Недостатком прототипа является низкое быстродействие.
Целью данного изобретения является повышение быстродействия устройства для временного разделения двух импульсных сигналов.
>
Поставленная цель достигается тем, что в устройство для временного разделения двух импульсных сигналов, содержащее триггер, единичный вход которого соединен с выходом элемента И, первый вход которого через инвертирующий формирователь подключен к первой входной шине и к входу первого элемента задержки, а вход второго эле5 мента задержки соединен со второй входной шиной, дополнительно введены инвертирующий формирователь, элемент И и два элемента И-ИЛИ, причем второй вход элемента И соединен со входом второго элемен10 та задержки, а первые входы первых групп
И первого и второго элементов И-ИЛИ подключены соответственно ко входам первого и второго элементов задержки, вторые входы первых групп И первого и второго элементов И-ИЛИ подключены соответстИ венно к инверсному и прямому выходам триггера, пррвые входы вторых трупп И первого и второго элементов И-ИЛИ соединены с выходами соответственно первого и второго элементов задержки, вторые входы вторых групп И первого и второго элементов ИИЛИ соединены соответственно с прямыми и инверсным выходами триггера, нулевой вход которого подключен к выходу дополнительного элемента И, первый вход которого через дополнительный инвертирующий формирователь соединен со вторым входом элемента И, а второй вход дополнительного элемента И подключен ко входу первого элемента задержки.
На чертеже представлена схема предлагаемого устройства.
Устройство для временного разделения двух импульсных сигналов содержит триггер I, инвертирующие формирователи 2—3, элементы И 4, 5, элементы задержки 6, 7, элементы И—ИЛИ 8, 9, входные шины 10, 11, выходные шины 12, 13.
Устройство работает следующим образом.
Поступающий на одну из входных шин (например, 10) первый входной импульс расширяется инвертирующим формирователем 3 по длительности на величину Т<р (т.е. до Тц+ tp, где.-си—длительность входного импульса). Одновременно первый импульс поступает на первый вход элемента И 4, на первый вход первой группы И элемента И-ИЛИ 8 и через элемент задержки 6 — на первый вход второй группы И элемента И—ИЛИ 8. При отсутствии импульса на входной шине 11 на втором входе элемента И 4 будет разрешающий потенциал, в результате чего импульс с входной шины 10 проходит через элемент И 4 и устанавливает триггер 1 в единичное состояние, разрешая прохождение входного импульса через элемент ИИЛИ 8 на выходную шину 12 без задержки. При поступлении на входную шину 11 второго входного импульса с задержкой относительно первого входного импульса менее чем Тр переключение триггера 1 по этому сигналу в нулевое состояние не происходит, так как потенциал на выходе инвертирующего формирователя 3 запрещает прохождение импульса через элемент И 5 и, следовательно, триггер 1 дает разрешение на прохождение на выходную шину 13 через элемент И-ИЛИ 9 второго импульса, задержанного на элементе задержки 7.
. При совпадении времени сигналов на входных шинах 10, 11 триггер 1 может не переключаться и остаться в любом положении. При этом один из входных сигналов проходит на соответствующую выходную шину, минуя элемент задержки, а другой — через элемент задержки. Величины задержки элементов задержки 6, 7 выбирают равными тр.
Таким образом, данное изобретение позволяет устранить задержку появления первого выходного импульса и уменьшить задержку появления второго выходного импуль са до величины τρ.

Claims (2)

  1. (54) УСТРОЙСТВО ДЛЯ ВРЕМЕННОГО РАЗДЕЛЕНИЯ ДВУХ ИМПУЛЬСНЫХ СИГНАЛОВ которого через дополнительный инвертирующий формирователь соединен со вторым входом элемента И, а второй вход дополнительного элемента И иодключен ко входу первого элемента задержки. На чертеже представлена схема нредлагаемого устройства. Устройство дл  временного разделени  двух импульсных сигналов содержит триггер I, инвертирующие формирователи 2-3, элементы И 4, 5, элементы задержки 6, 7, элементы И-ИЛИ 8, 9, входные шины 10, 11, выходные шины 12, 13. Устройство работает следующим образом. Поступающий на одну из входных шин (например, 10) первый входной импульс расщир етс  инвертирующим формирователем 3 по длительности на величину1Гр(т.е. до т-цЧ- .Гн-длительность входного импульса ). Одновременно первый импульс поступает на первый вход элемента И 4, на первый вход первой группы И элемента И-ИЛИ 8 и через элемент задержки 6 - на первый вход второй группы И элемента И-ИЛИ 8. При отсутствии импульса на входной шине 11 на втором входе элемента И 4 будет разрешающий потенциал, в результате чего импульс с входной шины 10 проходит через элемент И 4 и устанавливает триггер 1 в единичное состо ние, разреша  прохождение входного импульса через элемент ИИЛИ 8 на выходную шину 12 без задержки. При поступлении на входную шину 11 второго входного импульса с задержкой относительно первого входного импульса менее чем Тр переключение триггера 1 по этому сигналу в нулевое состо ние не происходит, так как потенциал на выходе инвертирующего формировагел  3 запрещает прохождение импульса через элемент И 5 и, следовательно , триггер 1 дает разрешение на прохождение на выходную шину 13 через элемент И-ИЛИ 9 второго импульса, задержанного на элементе задержки 7. . При совпадении времени сигналов н входных шинах 10, ,11 триггер 1 может н переключатьс  и остатьс  в любом поло жении. При этом один из входных сигнало проходит на соответствующую выходну шину, мину  элемент задержки, а другой - Liepe3 эле.мент задержки. Величины задержки элементов задержки 6, 7 выбирают равными Тр. Таким образом, данное изобретение позвол ет устранить задержку по влени  первого выходного импульса и уменьшить задержку по влени  второго выходного импуль са до величины тр. Формула изобретени  Устройство дл  временного разделени  двух импульсных cигнaJ Oв, содержащее триггер, единичный вход которого соединен с выходом элемента И, первый вход которого через инвертирующий формирователь подключен к первой входной шине и к входу первого элемента задержки, а вход второго элемента задержки соединен со второй входной шиной, отличающеес  тем, что, с целью повышени  быстродействи , в него дополнительно введены инвертирующий формирователь , элемент И и два элемента И-ИЛИ, причем второй вход элемента И соединен со входом второго элемента задержки, первые входь первых групп И первого и второго элементов И-ИЛИ подключены соответственно ко входам первого и второго элементов задержки, вторые входы первых групп И первого и второго элементов И-ИЛИ подключены соответственно к инверсному и пр мому выходам триггера, первые входы вторых групп И первого и второго элементов ИИЛИ соединены с выходами соответственно первого и второго элементов задержки, вторые входы вторых групп И первого и второго элементов И-ИЛИ соединены соответственно с пр мым и инверсным выходами Триггера, нулевой вход которого подключен к выходу дополнительного элемента И, первый вход которого через дополнительный инвертирующий формирователь соединен со вторым входом элемента И, а второй вход дополнительного элемента И подключен ко входу первого элемента задержки. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР Яо 395978, кл. Н 03 К 5/04, 13.07.71.
  2. 2.Авторское свидетельство СССР № 349097, кл. Н 03 К 5;20, 1970 (прототип).
SU762437128A 1976-12-28 1976-12-28 Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ SU819945A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762437128A SU819945A1 (ru) 1976-12-28 1976-12-28 Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762437128A SU819945A1 (ru) 1976-12-28 1976-12-28 Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ

Publications (1)

Publication Number Publication Date
SU819945A1 true SU819945A1 (ru) 1981-04-07

Family

ID=20689480

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762437128A SU819945A1 (ru) 1976-12-28 1976-12-28 Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ

Country Status (1)

Country Link
SU (1) SU819945A1 (ru)

Similar Documents

Publication Publication Date Title
SU819945A1 (ru) Устройство дл временного разделени дВуХ иМпульСНыХ СигНАлОВ
SU544111A1 (ru) Формирователь импульсов
SU667966A1 (ru) Устройство дл сравнени чисел
SU1406747A2 (ru) Формирователь импульсов
SU663089A2 (ru) Генератор тактовых импульсов
SU613493A1 (ru) Формирователь одиночных импульсов
SU1677855A2 (ru) Устройство дл синхронизации импульсов
SU855973A1 (ru) Формирователь одиночного импульса
SU711679A2 (ru) Устройство дл формировани импульсов разностной частоты
SU797059A1 (ru) Устройство дл формировани им-пульСОВ
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU782137A1 (ru) Устройство дл получени разностной частоты двух импульсных последовательностей
SU875611A1 (ru) Селектор импульсов по длительности
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
SU855964A2 (ru) Формирователь импульсов
SU809524A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU1432757A1 (ru) Устройство дл контрол последовательности чередовани импульсных сигналов
SU1191828A1 (ru) Устройство контрол направлени вращени и угла поворота
SU750468A1 (ru) Устройство дл синхронизации импульсов
SU1221720A1 (ru) Формирователь импульсов
SU1163466A1 (ru) Формирователь импульсов
SU884103A1 (ru) Формирователь импульсов
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU729584A1 (ru) Устройство дл ввода информации
SU674219A1 (ru) Устройство дл разделени входных импульсов реверсивного счетчика