SU813403A1 - Binary information indication device - Google Patents

Binary information indication device Download PDF

Info

Publication number
SU813403A1
SU813403A1 SU782622677A SU2622677A SU813403A1 SU 813403 A1 SU813403 A1 SU 813403A1 SU 782622677 A SU782622677 A SU 782622677A SU 2622677 A SU2622677 A SU 2622677A SU 813403 A1 SU813403 A1 SU 813403A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
group
inputs
control unit
Prior art date
Application number
SU782622677A
Other languages
Russian (ru)
Inventor
Октай Кудрат Оглы Нусратов
Валентин Игнатьевич Логутов
Михаил Семенович Шлафит
Аркадий Григорьевич Новиков
Назим Раджабович Черкес-Заде
Original Assignee
Институт Кибернетики Академиинаук Азербайджанской Ccp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Кибернетики Академиинаук Азербайджанской Ccp filed Critical Институт Кибернетики Академиинаук Азербайджанской Ccp
Priority to SU782622677A priority Critical patent/SU813403A1/en
Application granted granted Critical
Publication of SU813403A1 publication Critical patent/SU813403A1/en

Links

Description

II

Изобретение относитс  к устройствам дл  индикации двоичной информации, в частности информации типа «есть-нет, «данет , «свободно-зан то, «включено выключено и т. п.The invention relates to devices for displaying binary information, in particular information "is-is not," is given, "is free-busy," is turned off, and so on.

Известно устройство дл  индикации двоичной информации, содержащее пульт управлени , световое табло и блок коммутации 1.A device for indicating binary information is known, comprising a control panel, a light board and a switching unit 1.

Основным недостатком этого устройства  вл етс  то, что оно не обеспечивает возможности контрол  занесени  информации в табло и контрол  состо ни  табло, т. е. возможность вызова хран щейс  в пам ти табло информации на пульт управлени .The main disadvantage of this device is that it does not provide the ability to control the recording of information in the scoreboard and monitor the status of the scoreboard, i.e. the ability to call information stored in the memory of the scoreboard to the control panel.

Наиболее близким к предлагаемому  вл етс  устройство дл  индикации двоичной информации, содержащее информационное табдо с  чейками двоичной информации , пульт управлени  с формировател ми команд «есть и «нет, адресный блок и блок контрол  состо ни  табло 2.The closest to the present invention is a device for displaying binary information containing an informational tabdo with binary information cells, a control panel with command formers and there is no, an address unit and a state control unit of the board 2.

Недостатком этого устройства  вл етс  то, что с увеличением числа индикаторов в строке возрастает число соединительных проводов между адресным блоком и  чейками двоичной информации и существенно увеличиваетс  врем  на выполнение операций занесени  информации на табло, так как в результате одной операции занесени  информации на табло вводитс  только 1 бит информации. Кроме того, при контроле состо ни  табло на пульт вызываетс  информаци  о состо нии только одной  чейки. Цель изобретени  - упрощение устройства и расщирени  его функциональных возможностей путем обеспечени  возмож-0 ности контрол  состо ни  табло.A disadvantage of this device is that with an increase in the number of indicators in a row, the number of connecting wires between the address block and binary information cells increases, and the time required for performing information on the scoreboard increases significantly, because as a result of a single information entry operation, only 1 bit of information. In addition, when monitoring the status of the display, only one cell status is called on the console. The purpose of the invention is to simplify the device and extend its functionality by providing the ability to control the state of the scoreboard.

Claims (2)

Поставленна  цель достигаетс  тем, что устройство дл  индикации двоичной информации содержит блок управлени , первую и вторую группы коммутаторов, регистр сдвига , первый и второй коммутаторы, блок сравнени , второй блок контрол  и элемент ИЛИ, первый и второй выходы блока управлени  соединены соответственно с первыми и вторыми входами первого и второго коммутаторов , третий выход соединен с первым вхоj дом регистра сдвига и первыми входами коммутаторов первой группы, четвертый выход - с первым входом блока сравнени , а п тый выход - с первыми входами коммутаторов второй группы, выходы формирователеи соединены с группой входов регистра сдвига, группа выходов которого соединена с входами первого блока контрол , второй вход - с выходом первого коммутатора , а выход - с третьими входами первого и второго коммутаторов и вторым входом блока сравнени , выход которого соединен с входом второго блока контрол , причем выход второго коммутатора соединен со вторыми входами коммутаторов первой групны , третьи входы которых соединены с адресным блоком, элементы пам ти  чеек двоичной информации соединены по схеме регистров сдвига, в которых вход первого элемента пам ти св зан с первым выходом соответствуюш,его коммутатора первой группы , второй выход которого соединен со вторыми входами элементов пам ти данной группы  чеек, а выход последнего элемента пам ти каждой группы  чеек соединен со вторым входом соответствующего коммутатора второй группы, первый выход которого соединен с четвертым входом соответствуюидего коммутатора первой группы, а вторые выходы всех коммутаторов второй группы соединены со входами элемента ИЛИ, выход которого соединен с четвертым входом первого коммутатора и третьим входом блока сравнени . Причем блок управлени  устройства содержит генератор, три формировател , распрелТ ,елитель, счетчик и элемент ИЛИ, генератора соединен с первым входом распределител , выход счетчика соединен со входами первого и второго формирователей и первым входом третьего формировател , второй вход которого соединен со вторым входом распределител  и выходом второго формировател ,  вл ющегос  первым выходом блока, выход первого формировател  соединен с третьим входом распределител  и входом элемента ИЛИ, второй вход которого соединен с четвертым входом распределител  и выходом третьего формировател ,  вл юп1,егос  вторым выходом блока, первый выход распределител  соединен с входом счетчика и  вл етс  третьим выходом блока, второй выход распределител   вл етс  четвертым выходом, а выход элемента ИЛИ - п тым выходом блока. Кроме того распределитель блока управлени  устройства содержит три элемента И, первые входы которых объединены и  вл ютс  первым входом распределител , и элемент ИЛИ, выход которого  вл етс  первым выходом распределител , а входы соединены с выходами первого, второго и третье го элементов И, вторые входы которых  вл ютс  соответственно вторым, третьим и четвертым входами распределител , а выход третьего элемента И  вл етс  вторым выхо-до .м распределител . На фиг. 1 представлена структурна  схема устройства; на фиг. 2 - структурна  схема блока управлени . Устройство содержит информационное табло 1, состо щее из скомпонованных в группы 2 по п  чеек 3 двоичной информации , содержащих триггерные эле.менты 4 пам ти , соединенные по схеме регистра сдвига , и элемент 5 отображени , первую группу 6 коммутаторов и вторую группу 7 коммутаторов , элемент ИЛИ 8 и пульт 9 управлени , состо щий из адресного блока 10, содержащего кнопки, количество которых соответствует количеству групп 2  чеек 3 двоичной информации, группу И из п формирователей команд «есть и «нет. Выходы формирователей подключены к установочным входам соответствующих триггеров п-разр дного регистра 15 сдвига, последовательный ввод информации в этот регистр осуществл етс  через первый коммутатор 14, последовательный вывод через второй коммутатор 16. Параллельные выходы регистра 15 сдвига соединены с соответствующими сигнальными лампочками блока 12 контрол  состо ни  табло. Кроме того, в состав пульта 9 управлени  вход т блок 17 сравнени , блок 18 контрол  занесени  информации , представл ющий собой сигнальную лампочку, и блок 13 управлени , который содержит генератор 19 синхроимпульсов , формирователи 20 команд «вызов,, «занесение 21 и «контроль 22, распределитель 23, состо щий из элементов И 24, 25, 26 и элемента ИЛИ 27, двоичный счетчик 28 и элемент ИЛИ 29. Устройство работает следующим образо .м. При занесении информации на табло 1 оператор нажатием кнопки соответствующих формирователей команд «есть и «нет в группе 11 записывает в регистре 15 сдвига п-разр дный двоичный код. Правильность записи контролируетс  по сигнальным лампам блока 12 контрол  состо ни  табло. Затем нажатие.м одной из кнопок адресного блока 10 на один из коммутаторов nejjвой группы 6 посылаетс  сигнал, осуществл ющий коммутацию входных цепей и подготавливающий соответствующую группу 2  чеек к приему инфор.мации с пульта. Занесение инфор.мации с пульта начинаетс  после нажати  кнопки формировател  21 команды «занесение. При этом с первого блока 13 управлени  на первый коммутатор 14 и второй ко.ммутатор 16 поступает сигнал, осуществл ющий коммутацию, в результате которой к выходу регистра 15 сдвига подключаетс  вход выбранной группы 2  чеек двоичной информации и по цепи обратной св зи последовательный вход данного регистра . Одновременно сигнал с формировател  21 команды «занесение поступает в распределитель 23 импульсов на элемент И 24, разреша  прохождение импульсов с генератора 19 импульсов через элемент ИЛИ 27 на двоичный счетчик 28, с третьего выхода блока 13 управлени  ца тину сдвига регистра 15 и через соответствующий коммутатор первой группы 6 на входы синхронизации триггерных элементов 4 пам ти выбранной группы 2  чеек 3 двоичной информации . В результате происходит сдвиг информации , записанной в регистре 15 сдвига, в  чейки 3 двоичной информации и перезапись ее по цепи обратной св зи в регистр 15 сдвига. Операци  «занесение, в результате которой код информации Ъказываетс  записанным и в  чейках 3 двоичной информации выбранной группы 2, и в регистре 15 сдвига заканчиваетс  после прихода п-ного импульса. При этом происходит переполнение двоичного счетчика 28 импульсов. Сигнал переполнени  возвращает формирователь 21 ко.манды «занесение в исход/ .. .. .jj ное положение. От перепада уровней сигнала на выходе формировател  ко.манды «занесение 21 срабатывает фор.мирователь 22 ко.манды «контроль. При этом сигнал с его выхода через торой выход блока 13 управлени  поступает на первый коммутатор 14 и на второй коммутатор 16, блокиру  каналы, св зываюпдие последовательные вход и выход регистра 15 сдвига с табло 1, а также этот .сигнал через элемент ИЛИ 29 и п тый выход блока 13 управ.тени  поступает на вторую группу 7 ком.мутаторов, подключа  выходы последних элементов 4 пам ти ко входам элемента И/1И 8. Кроме того, сигнал с выхода формировател  22 команды «контроль поступает в распределитель 23 импульсов на элемент И 26, разреи1а  прохождение импульсов с генератора 19 и.мпульсов через четвертый выход блока 13 управлени  на блок 17 сравнени  и через э.1е.мент ИЛИ 27 и третий выход блока 13 управлени  на шину сдвига регистра 15 сдвига и через соответствующий ко.ммутатор первой группы 6 на входы синхронизации триггерных элементов 4 па.м ти выбранной группы 2  чеек 3 двоичной инфор.мации , а также на двоичный счетчик и.мпульсов 28. Информаци , хран о а с  в данной группе 2  чеек 3 двоичной инфор.мации, сдвигаетс  и через соответствующий ком.мутатор второй группы 7, эле.мент ИЛИ 8 поступает на второй вход блока 17 сравнени , и по цепи обратной св зи происходит перезапись кода в  чейки 3 двоичной информации данной группы. Одновременно на третий вход блока 17 сравнени  поступает инфор .маци  изрегистра 15 сдвига, а на первый вход импульсы с блока 13 управлени , с по.мощью которых осуществл етс  поразр дное сравнение поступающих в блок 17 сравнени  кодов из группы 2  чеек двоичной информации и из регистра 15 сдвига. В случае песовпадени  кодов загораетс  лампочка «ошибка в блоке 18контрол  занесени  инфор.мации. С приходо.м п-ного импульса происходит переполнение двоичного счетчика импульсов 28. Сигнал переполнени  возвращает фор.мирователь 22 команды «контроль в исходное состо ние. Дл  контрол  состо ни  или коррекции информации в группе 2  чеек 3 двоичной информации оператор нажатием одной из кнопок адресного блока 10 посылает на один из коммутаторов первой группы 6 сигнал, осуществл ющий подключение входов синхронизации триггерных элементов 4 пам ти выбранной группы 2  чеек 3 двоичной информации к третьему выходу блока 13 управлени . Затем оператор нажимает кнопку формировател  20 команды «вызов. При этом сигнал с выхода этого фор.мировател  через элемент ИЛИ 29, п тый выход блока 13 управлени  поступает на коммутаторы второй группы 7, подключа  выходы групп ко входам элемента ИЛИ 8, а выход выбранной группы 2  чеек 3 двоичной информации по цепи обратной св зи ко входу этой группы. . . . V . Кроме того, сигнал с выхода фор.мировател  20 команды «вызов поступает в распределитель 23 и.мпульсов на элемент И 25, разреша  прохождение импульсов с генератора 19 импульсов через элемент ИЛИ 27 на двоичный счетчик 28 и с третьего выхода блока 13 управлени  на щину сдвига регистра 15 сдвига и через соответствующий коммутатор первой группы 6 на входы синхронизации триггерных элементов 4 па .м ти выбранной группы 2  чеек 3 двоичной информации. Так как в исходном состо нии последовательный вход регистра 15 сдвига подключен к выходу элемента ИЛИ 8, то код информации, хранившийс  в выбранной ,группе 2  чеек 3 двоичной информации, сдвигаетс  п через соответствующий ком.мутатор второй группы 7, элемент ИЛИ 8 и первый коммутатор поступает на вход регистра 15 сдвига, а по цепи обратной св зи происходит перезапись кода в  чейки 3 двоичной информации. С приходом п-ного импульса с генератора 19 импульсов происходит переполнение двоичного счетчика импульсов 28. Сигнал переполнени  возвращает формирователь 20 ко.манды «вызов в исходное положение. Код информации, переписанный в регистр 15 сдвига, подаетс  на блок 12 контрол  состо ни  табло и индицируетс , позвол   оператору производить контроль состо ни  табло, а при необходи .мости с помощью групп 11 формирователей команд «есть и «нет коррекцию инфор .мации. Откорректированна  информаци  заноситс  на табло путем операции «занесение . Формула изобретени  .Устройство дл  индикации двоичной инфор .мации, содержащее информационное табло с группами  чеек двоичной информации и пульт управлени , содержащий группу формирователей, адресный блок и блок контрол , отличающеес  тем, что, с целью прощени  устройства и расширени  его yнкциoнav ьныx возможностей путем обеспечени  возможности контрол  состо ни  табло, в него введены блок управлени , перва  и втора  группы коммутаторов, регистр сдвига, первый и второй коммутаторы, блок сравнени , второй блок контрол  и. элемент ИЛИ, первый и второй выходы блока управлени  сбединены соответственно с первыми и вторыми входами первого и второго коммутаторов, третий выход соединен с первым входом регистра сдвига и первыми входами коммутаторов первой группы, четвертый выход - с первым входом блока сравнени , а п тый выход - с первыми входами коммутаторов второй группы, выходы формирователей соединены с группой входов регистра сдвига, группа выходов которого соединена с входами первого блока контрол , второйвход - с выходом первого коммутатора, а выход - с третьими входа-ми первого и второго коммутаторов и вторым входом блока сравнени , выход которого соединен со входом второго блока контрол , причем выход второго коммутатора соединен со вторыми входами коммутаторов первой группы, третьи входы которых соединены с адресным блоком, элементы пам ти  чеек двоичной информации соединены по схеме регистров сдвига, в которых вход первого элeмeнta пам ти св зан с первым выходом соответствуюш.его коммутатора первой группы, второй выход которого соединен со вторыми входами элементов пам ти данной группы  чеек, а выход последнего элемента пам ти каждой группы  чеек соединен со вторым входом соответствуюш.его коммутатора второй группы, первый выход которого соединен с четвертым входом соответствующего коммутатора первой группы, а вторые выходы всех коммутаторов второй группы соединены с входами элемента ИЛИ, выход которого соединен с четвертым входом первого коммутатора и третьим входом блока сравнени . 2.Устройство по п. 1, отли .ающеес  тем, что блок управлени  содержит генератор , три формировател , распределитель, счетчик и элемент ИЛИ, выход генератора соединен с первым входом распределител , выход счетчика соединен со входами первого и второго формирователей и первым входом третьего формировател , второй вход которого соединен со вторым входом распределител  и выходом второго формировател ,  вл ющегос  первым выходом блока, выход первого формировател  соединен с третьим входом распределител  и входом элемента ИЛИ, второй вход которого соединен с четвертым входом распределител  и выходом третьего формировател ,  вл ющегос  вторым выходом блока, первый выход распределител  соединен с входом счетчика и  вл етс  третьим выходом блока, второй выход распределител   вл етс  четвертым выходом, а выход элемента ИЛИ - п тым выходом блока. 3.Устройство по пп. 1 и 2, отличающеес  тем, что распределитель блока управлени  содержит три элемента И, первые входы которых объединены и  вл ютс  первым входом распределител , и элемент ИЛИ, выход которого  вл етс  первым выходом распределител , а входы соединены с выходами первого, второго и третьего элементов И, вторые входы которых  вл ютс  соответственно вторым, третьим и четвертым входами распределител , а выход третьего элемента И  вл етс  вторым выходом распределител , Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 371577, кл. G 06 F 5/00, 1971. The goal is achieved in that the device for indicating binary information contains a control unit, first and second groups of switches, a shift register, first and second switches, a comparison unit, a second control unit and an OR element, the first and second outputs of the control unit are connected respectively to the first and the second inputs of the first and second switches, the third output is connected to the first input of the shift register and the first inputs of the switches of the first group, the fourth output - to the first input of the comparison unit, and the fifth output - from ne the second inputs of the switches of the second group, the driver outputs are connected to the shift register inputs group, the output group of which is connected to the inputs of the first control unit, the second input to the output of the first switch, and the output to the third inputs of the first and second switches and the second input of the comparison unit, output which is connected to the input of the second control unit, and the output of the second switch is connected to the second inputs of the first switches; the third inputs of which are connected to the address block, the memory elements of the cells of two This information is connected according to the scheme of shift registers, in which the input of the first memory element is associated with the first output of the corresponding one, its switch of the first group, the second output of which is connected to the second inputs of the memory elements of this group of cells, and the output of the last memory element of each group of cells connected to the second input of the corresponding switch of the second group, the first output of which is connected to the fourth input of the corresponding switch of the first group, and the second outputs of all switches of the second group are connected to the input The OR element, whose output is connected to the fourth input of the first switch and the third input of the comparison unit. Moreover, the control unit of the device contains a generator, three drivers, distribution, a selector, a counter and an OR element, the generator is connected to the first input of the distributor, the output of the counter is connected to the inputs of the first and second drivers and the first input of the third generator, the second input of which is connected to the second input of the distributor and the output of the second shaper, which is the first output of the unit, the output of the first shaper is connected to the third input of the distributor and the input of the OR element, the second input of which is connected to the fourth input and output of the third distributor shaper, is yup1, EGOS second unit output, the first output distributor connected to the input of the counter and is a third output unit, the second output of the distributor is a fourth output, and the output of OR element - a fifth output of the unit. In addition, the device control unit distributor contains three AND elements, the first inputs of which are combined and the first input of the distributor, and the OR element, whose output is the first output of the distributor, and the inputs are connected to the outputs of the first, second and third elements, And the second inputs which are the second, third and fourth inputs of the distributor, respectively, and the output of the third element AND is the second output to the distributor. FIG. 1 shows a block diagram of the device; in fig. 2 is a block diagram of the control unit. The device contains an information board 1 consisting of binary information arranged in groups 2 on the cells 3, containing trigger elements 4 of the memory connected in a shift register circuit and a display element 5, the first group 6 of switches and the second group 7 of switches, the element OR 8 and the control panel 9, consisting of the address block 10, containing buttons, the number of which corresponds to the number of groups 2 cells 3 binary information, the group And of the n command formers “is and there is no. The outputs of the drivers are connected to the installation inputs of the corresponding triggers of the p-bit shift register 15, the serial input of information into this register is made through the first switch 14, the serial output through the second switch 16. The parallel outputs of the shift register 15 are connected to the corresponding signal lights of the control unit 12 no scoreboard In addition, the control panel 9 includes a comparison unit 17, an information entry control unit 18, which is a signal light, and a control unit 13, which contains a generator 19 of clock pulses, shapers 20 commands "call," entry 21 and "control 22, a distributor 23 consisting of AND elements 24, 25, 26 and an element OR 27, a binary counter 28 and an element OR 29. The device operates as follows. When entering information on the display 1, the operator presses the button of the corresponding command formers “is and there is no“ in group 11 writes in the shift register 15 an n-bit binary code. The correctness of the record is monitored by the signal lamps of the state control unit 12. Then, pressing one of the buttons of the address block 10 to one of the switches of nejj of group 6 sends a signal that switches the input circuits and prepares the corresponding group of 2 cells to receive information from the console. Entering information from the console starts after pressing the button forming the 21 command "entry. At the same time, from the first control unit 13, the first switch 14 and the second commutator 16 receive a switching signal, as a result of which the input of the selected group of 2 binary information cells is connected to the output of the shift register 15 and the serial input . At the same time, the signal from the imaging unit 21 of the command “input enters the distributor 23 pulses per AND 24 element, allowing pulses from the generator 19 pulses to pass through the OR 27 element to the binary counter 28, from the third output of the control unit 13 to the register shift register 15 and through the corresponding switch first group 6 to the synchronization inputs of the trigger elements 4 of the memory of the selected group of 2 cells 3 binary information. As a result, the information recorded in the shift register 15 is shifted to the binary information cells 3 and is overwritten in the feedback circuit to the shift register 15. The operation "entry, as a result of which the information code is recorded and in the cells 3 of the binary information of the selected group 2, and in the shift register 15 ends after the arrival of the nth pulse. When this happens, the binary counter of 28 pulses overflows. The overflow signal returns the co.munds shaper 21 “entry into the outcome / .. .. .jj”. From the difference in the signal levels at the output of the comandy shaper, “entry 21 triggers the shaper 22 of the comandry“ control. At the same time, the signal from its output through the second output of the control unit 13 goes to the first switch 14 and to the second switch 16, blocks the channels, connects the serial input and output of the shift register 15 from the display 1, as well as this signal through the element 29 and p The second output of the control unit 13 of the control unit is supplied to the second group of 7 switches, connecting the outputs of the last memory elements 4 to the inputs of the I / 1I 8 element. In addition, the signal from the output of the former 22 of the command “control enters the distributor 23 pulses per AND 26, passage of imp from the generator 19 pulses through the fourth output of the control unit 13 to the comparison unit 17 and via e.1.ment OR 27 and the third output of the control unit 13 to the shift register of the shift register 15 and through the corresponding switch of the first group 6 to the synchronization inputs the trigger elements 4 pa.m. of the selected group of 2 cells 3 binary information, as well as a binary counter and pulses 28. The information stored in this group of 2 cells 3 binary information is shifted through the corresponding com. mutator of the second group 7, elementa OR 8 arrives on the second The first input of the comparator unit 17, and the feedback circuit overwrites the code into the cells 3 of the binary information of this group. At the same time, the third input of the comparison unit 17 receives information from the shift register 15, and to the first input, pulses from the control unit 13, which are used for bitwise comparison of the codes from group 2 of the binary information and from the register 15 shift. In the case of a code matching, the error light comes on. Error in block 18 Control of entering information. A binary pulse counter overflows with the arrival of the mth pulse. The overflow signal returns the monitoring command to the initial state. To control the status or correction of information in a group of 2 binary information cells 3, the operator, by pressing one of the buttons of the address unit 10, sends to one of the switches of the first group 6 a signal connecting the synchronization inputs of the trigger elements 4 of the memory of the selected group of 2 binary information cells 3 to the third output of the control unit 13. Then the operator presses the shaper 20 of the command “call. At the same time, the signal from the output of this phono through the OR element 29, the fifth output of the control unit 13 goes to the switches of the second group 7, connecting the outputs of the groups to the inputs of the OR element 8, and the output of the selected group 2 of the binary information 3 on the feedback circuit to the entrance of this group. . . . V. In addition, the signal from the output of the throttle 20 command "call arrives at the distributor 23 and pulses to the element 25, allowing the passage of pulses from the generator of 19 pulses through the element OR 27 to the binary counter 28 and from the third output of the control block 13 to the shear bar the shift register 15 and, through the corresponding switch of the first group 6, to the synchronization inputs of the trigger elements 4 pa. of the selected group of 2 cells 3 binary information. Since in the initial state the serial input of the shift register 15 is connected to the output of the element OR 8, the information code stored in the selected group of 2 binary information cells 3 is shifted n through the corresponding switch of the second group 7, the element of OR 8 and the first switch is fed to the input of the shift register 15, and the feedback circuit overwrites the code in the cells 3 of the binary information. With the arrival of the p-pulse from the pulse generator 19, a binary counter of pulses overflows. The overflow signal returns the command generator 20 to the call to its original position. The information code, rewritten into shift register 15, is applied to the board state control unit 12 and displayed, allowing the operator to monitor the board state, and if necessary, with the help of groups 11 of the command drivers, there is and there is no information correction. The corrected information is entered on the scoreboard by the operation “entry. Claims. A device for indicating binary information of a mation containing an information panel with groups of binary information cells and a control panel containing a group of drivers, an address unit and a control unit, characterized in that, in order to forgive the device and expand its capability, by providing capabilities of monitoring the status of the scoreboard; a control unit, the first and second groups of switches, the shift register, the first and second switches, the comparison unit, the second control unit and are entered into it. the OR element, the first and second outputs of the control unit are connected respectively to the first and second inputs of the first and second switches, the third output is connected to the first input of the shift register and the first inputs of switches of the first group, the fourth output to the first input of the comparison unit, and the fifth output - with the first inputs of switches of the second group, the outputs of the drivers are connected to the group of inputs of the shift register, the group of outputs of which is connected to the inputs of the first control unit, the second input - to the output of the first switch, and the output - from t The inputs of the first and second switches and the second input of the comparison unit, the output of which is connected to the input of the second control unit, the output of the second switch are connected to the second inputs of the switches of the first group, the third inputs of which are connected to the address block, the memory cells of the binary information are connected according to the scheme of shift registers, in which the input of the first memory element is connected with the first output of the corresponding switch of the first group, the second output of which is connected to the second inputs of the memory elements of this cell group, and the output of the last memory element of each cell group is connected to the second input of the corresponding switch of the second group, the first output of which is connected to the fourth input of the corresponding switch of the first group, and the second outputs of all switches of the second group are connected to the inputs of the OR element, the output of which connected to the fourth input of the first switch and the third input of the comparison unit. 2. The device according to claim 1, differing in that the control unit contains a generator, three drivers, a distributor, a counter and an OR element, the generator output is connected to the first input of the distributor, the output of the counter is connected to the inputs of the first and second drivers and the first input of the third shaper, the second input of which is connected to the second input of the distributor and the output of the second shaper, which is the first output of the block, the output of the first shaper is connected to the third input of the distributor and the input of the OR element, the second input cat cerned connected to fourth input and output of the third distributor shaper, yuschegos second block is output first output distributor connected to the input of the counter and is a third output unit, the second output of the distributor is a fourth output, and the output of OR element - a fifth output of the unit. 3. The device according to paragraphs. 1 and 2, characterized in that the control unit distributor comprises three AND elements, the first inputs of which are combined and the first input of the distributor, and the OR element, the output of which is the first output of the distributor, and the inputs are connected to the outputs of the first, second and third elements And, the second inputs of which are respectively the second, third and fourth inputs of the distributor, and the output of the third element I is the second output of the distributor. Sources of information taken into account during the examination 1. Author's witness lstvo USSR number 371 577, Cl. G 06 F 5/00, 1971. 2.Авторское свидетельство СССР № 532874, кл. G 08 В 5/22, 1974 (прототип).2. USSR author's certificate number 532874, cl. G 08 5/22, 1974 (prototype). 1 I , Ч11 I, P1 ii ITi.ITi. L.-mL.-m 0 J0 j
SU782622677A 1978-06-01 1978-06-01 Binary information indication device SU813403A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782622677A SU813403A1 (en) 1978-06-01 1978-06-01 Binary information indication device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782622677A SU813403A1 (en) 1978-06-01 1978-06-01 Binary information indication device

Publications (1)

Publication Number Publication Date
SU813403A1 true SU813403A1 (en) 1981-03-15

Family

ID=20767616

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782622677A SU813403A1 (en) 1978-06-01 1978-06-01 Binary information indication device

Country Status (1)

Country Link
SU (1) SU813403A1 (en)

Similar Documents

Publication Publication Date Title
US3950743A (en) Keying input apparatus having a reduced number of output terminals
SU813403A1 (en) Binary information indication device
US4446787A (en) Preparative monitoring apparatus for operation of a press
US4200225A (en) Diagnostic check system for digital signal circuit
US4086588A (en) Signal generator
CA2249055C (en) Time-division multiplex control unit, i/o unit, and programming system
US3634950A (en) Electrical arrangement for use in teaching machine
JPH05173499A (en) Display device system
SU1095225A1 (en) Device for displaying information
RU1775728C (en) Device for teaching computer engineering principles
SU737939A1 (en) Information input arrangement
RU2058582C1 (en) Device for displaying control signals
SU1247919A1 (en) Device for displaying symbols on screen of cathode-ray tube
SU981986A1 (en) Device for displaying data on crt screens
SU1233284A1 (en) Multichannel dtigital-to-analog converter
SU1120502A1 (en) Multichannel device for switching on stand-by radio stations
SU1254526A2 (en) Device for training operators of control systems
SU1392587A1 (en) Device for exercizing and checking operator main storage
SU1062748A1 (en) Output device for information transmission
SU1228140A1 (en) Displaying device
JP2940509B2 (en) Data detection circuit
SU832719A1 (en) Device for control of matrix switching device
SU1492366A1 (en) Operatorъs training device
SU783802A1 (en) Wiring testing device
SU1256074A1 (en) Measuring device with indication