SU783802A1 - Wiring testing device - Google Patents
Wiring testing device Download PDFInfo
- Publication number
- SU783802A1 SU783802A1 SU792715589A SU2715589A SU783802A1 SU 783802 A1 SU783802 A1 SU 783802A1 SU 792715589 A SU792715589 A SU 792715589A SU 2715589 A SU2715589 A SU 2715589A SU 783802 A1 SU783802 A1 SU 783802A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- control
- counter
- node
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
1. . Изобретение относитс к области автоматики и вычислительной техники и может быть использовано дл контрЪ л проводного монтажа в процессе его изготовлени . Известны устройства дл контрол проводного монтажа, содержащие блок ввода, регистр, дешифратор, исполнительный элемент, триггер, узел усили тел ей и блок управлени {.I} . Недостаток этих устройств состоит в ограниченных функциональных возмож ност х и малой скорости проверки мон тажа. Наиболее близкое к изобретению техническое решение - устройство дл контрол монтажа, содержащее гене)атор единичного сигнала, выход и вход которого подключен соответственно к входу элемента выбора контрольной точки и первомувыходу узла управлени , первый вход которого соединен-с первым выходом узла анализа, вторые вход и выход - соответственно с первыми выходом и входом счетчика адреса , третьи вход и выход - соответственно с управл ющими выходом и входом узла ввода информации, а четвертый , п тый и,шестой выходы - соответ ственно с первыми входами узла индикации , регистра адреса останова и оперативной пам ти, соединенной выхоДамй соответственно с входами исполнительного механизма и узла анализа , второй выход которого подключен к второму входуузла индикации. Выход счетчика адреса соединен с вторым входом регистра адреса останова. Выходы коммутатора контрольных точек подключены к соответствующим входам шифратора адреса, выходом соединенйого с первым входом схемы сравнени , , второй вход которой подключен к третьему выходу оперативной пам ти, а выход - к второму входу узла анализа , соединенному третьим входом с выходом исполнительного механизма, входы коммутатора контрольных точек вл ютс соответствующими входами устройства 2J. Недостаток этого устройства состоит в его сложности и большом объеме оперативной пам ти, необходимом дл работы. Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что в устройство , содержащее узел ввода информации, подключенный управл ющими входом и выходом соответст783802one. . The invention relates to the field of automation and computer technology and can be used to control wiring during its manufacture. There are known devices for controlling wiring, comprising an input unit, a register, a decoder, an actuator, a trigger, a force unit and a control unit {.I}. The disadvantage of these devices lies in the limited functional capabilities and the low speed of checking the installation. The closest technical solution to the invention is a device for controlling the installation, containing a single signal signal generator, the output and input of which are connected respectively to the input of the control point selection element and the first output of the control node, the first input of which is connected to the first output of the analysis node, the second input and the output, respectively, with the first output and the input of the address counter, the third input and output, respectively, with the control output and input of the information input unit, and the fourth, fifth and sixth outputs, respectively, with the first bubbled input node indication register breakpoint addresses and RAM memory vyhoDamy connected respectively to the inputs of the actuator and the analysis unit, the second output of which is connected to the second vhoduuzla indication. The output of the address counter is connected to the second input of the stop address register. The checkpoint switch outputs are connected to the corresponding inputs of the address encoder, the output connected to the first input of the comparison circuit, the second input of which is connected to the third output of the operational memory, and the output to the second input of the analysis node connected by the third input to the actuator output, the inputs of the switch control points are the corresponding inputs of device 2J. The disadvantage of this device lies in its complexity and large amount of RAM required for operation. The purpose of the invention is to simplify the device. The goal is achieved by the fact that the device containing the information input node connected by the control input and output corresponds to 783802
;звейнО 1 : первйм выходу и входу узла управлени , JB-fopbie вйход и вход которого соединены соответственно с первыми входом и выходом счетчика адрес:а ,втррым выходо1м .co eflHHe HHpjvo ;c ; ин орйах йбнным входом регистра адреса рстанова , управл ющий вход кото fe и первый вход узла й:ндй гацйй тодййгочены соответственно к третьему и четвертому выходам узла управлени , п тый выход которого подключен через генератор единичного сигнала к входу элемента выбора контрольной точки, коммутатор, группа входов которого вл етс группой входов устройства, первую схему сравнени , соединенную выходом с первым входом узла анализа, первый и второй выходы которого подключены соответственно к третьему вхЩу у 3л а управлёни и второму ахбду узла индикации, введены счетчик контрол , сумматор контрол , сумматор текущих адресов, счетчик количества выбранных адресов и втора схема сравнени . Выход счетчика адреса соединёнС третьим входом, узла индикации подключённого четвертым входом к ин формационному выходу регистра адреса останова, с-входом коммутатора и информационными входами сумматора контролр и сумматора текущих адресов. Второй -вход узла анализа соединен с выходом второй схемы сравнени , входами подключенной соответственно к выходам счетчика контрол и счетчика количества выбранных адресов, входы которых соединены с управл ющими входами сумматора контрол и сумматора текущих адресов, подключенных выходами к соответствующим входам первой схемы сравнени , и с п тым выходом узла Управлений, вхЪд сййхронйзацйи которого соединен с выходом коммутатора . . ....., л---;-. ,;.-,,.; zine 1: first output and input of the control node, the JB-fopbie input and input of which are connected respectively to the first input and output of the counter address: a, second output 1m. co eflHHe HHpjvo; c; Internally, the input of the address register is set, the control input is fe and the first input of the node: the detector is connected to the third and fourth outputs of the control node, the fifth output of which is connected to the input of the control point selection element, switch, group the inputs of which is a group of inputs of the device, the first comparison circuit connected by the output to the first input of the analysis node, the first and second outputs of which are connected respectively to the third inlet of the control and the second ahb control module, a control counter, a control adder, a current address accumulator, a count of the number of selected addresses, and a second comparison circuit are entered. The output of the address counter is connected with the third input, the indication node connected with the fourth input to the information output of the stop address register, the input of the switch and the information inputs of the adder controller and the adder of current addresses. The second input of the analysis node is connected to the output of the second comparison circuit, the inputs connected respectively to the outputs of the control counter and the counter of the number of selected addresses, the inputs of which are connected to the control inputs of the control adder and current adder connected to the outputs of the first comparison circuit, and by the fifth output of the Management node, the input of which is connected to the output of the switch. . ....., l ---; -. ;; .- ,,.
На чертеже представлена блок-схема устройства.The drawing shows the block diagram of the device.
Устройство содержит узел 1 индикации , объект 2 монтажа, элемент 3 выбора контрольной точки, генератор 4 единичного .сигнала, регистр 5 адре са останова, коммутатор б, счетчик 7 адреса, счетчик 8 контрол , ёУййЭтйр 9 контрол , сумматор 10 текущих адресов , счётчик 11 количества выбранных адресов, первую схему 12 сравнени , узел 13 ввода информации, вторую схему 14 сравнени , узел 15 анализа и узел 16 управлени - - ----- - - -- --Устройствоработает следующим образом . . The device contains a display unit 1, a mounting object 2, a control point selection element 3, a single signal generator 4, a stop address address register 5, a switch b, an address counter 7, a control counter 8, a UYEyr control 9, an adder 10 current addresses, a counter 11 the number of selected addresses, the first comparison circuit 12, the information input node 13, the second comparison circuit 14, the analysis node 15 and the control node 16 - - ----- - - - --The device will work as follows. .
На клавишном регистре узла 16 набй эаётё код количества контактов , содержащихс в объекте2.После включени узел 16 формирует управл ющую последовательность сигналов, разрёшаюШУк )запуск ст арт-стопног6 узлаOn the key register of the node 16, the code of the number of contacts contained in the object 2. After switching on, the node 16 forms a control sequence of signals that destroys the start of the art-stop node
13/ §Жйег 1рв«го е ганн6гб на регистр 7, галйгё г-мёткй i oлйчecтSa мoнтaжныx операций, приводимых по13 / § Зйег 1рв «goe gannggb on register 7, galygyo g-miotky i olechsta sacontacting operations driven by
анному адресу, перепись кода адреса в сумматор 9, подачу +1 в счетчик 8, индикацию на узле 1 текущего адреа и формирование генератором 4 едиjH 4Hgroci rt; ajT ,a на элемент 3. В слуlae , если код метки количества монайных операций, проводимых по данноу адресу отличен от О, перепись коа адреса в сумматор 9 не производитс .this address, rewrite the address code in adder 9, feed +1 to counter 8, display on node 1 the current address and generate by generator 4 one H 4 Hgroci rt; ajT, a per element 3. In the service, if the code of the label for the number of monayer operations performed at a given address is different from O, the coding of the address in the adder 9 is not performed.
Выход счетчика 7 задает коммутатору б вход объекта 2, соответствующий первому контакту монтируемой цепи. При касании данного контакта элементом 3, на выходе коммутатора по вл етс сигнал, сообщающий в узел 16 о том, что операци монтажа началась. По этому сигналу узел 16 переписывает содержимое счетчика 7 на регистр 5, затем, заносит в счетчик 7 код ко-, контактов, объекта 2 и последовательно вычитает из этого счетчика -1, подава тем самым на вход коммутатора 6 последовательно все возможные коды адресов контактов объекта 2.The output of the counter 7 sets the switch b to the input of the object 2, corresponding to the first contact of the circuit to be mounted. When this contact is touched by element 3, a signal appears at the switch output informing node 16 that the installation operation has begun. On this signal, the node 16 rewrites the contents of counter 7 to register 5, then enters the code of contacts, object 2, and counter 2 into the counter 7, and successively subtracts -1 from this counter, thereby giving all the possible contact address codes of the object to the input of switch 6 2
При ЭТОМна выходе коммутатора 6 будет формироватьс сигнал каждый раз, как только на входе коммутатора будет по вл тьс код адреса, соответствующий контакту, вход щему в смонтированну ,ю часть цепи.At THIS, the output of the switch 6 will generate a signal every time, as soon as the address code appears at the input of the switch, corresponding to the contact entering the mounted part of the circuit.
С каждым выходным .сигналом коммутатора узел 16 вырабатывает сигналы, перёписывающие соответствующий код адреса со счетчика 7 на сумматор 10 и записывающие +1,на счетчик 11.. Затем информаци со счетчиков 8,11 и сумматоров. 9, 10 прдаетс на схемы 14 и 12 сравнени , а результаты сравнени поступают в узел,15 анализа, ТДё получёгшай информаци анализируетс ; и узел 16 управлени либо переписывает йз регистра 5 на узел 1 индикации адрес контакта, предшествующий монтируемому, с признаком ошибки с узла 15 анализа, после чего устройство выходит в режим ожидани вплоть до. исправлени ошибки, либо при отсутствии ошибок разрешает запись на счетчик 7 кода адреса следующего контакта монтируемой цепи.With each output switch signal, node 16 generates signals that redirect the corresponding address code from counter 7 to adder 10 and recording +1, to counter 11. Then, the information from counters 8.11 and adders. 9, 10 are sent to the comparison circuits 14 and 12, and the comparison results are sent to the node, 15 analyzes, the received information is analyzed; and the control unit 16 either overwrites the register 5 with the display unit 1 the contact address preceding the one being mounted, with an error sign from the analysis unit 15, after which the device goes into standby mode up to. correcting an error or, in the absence of errors, permits the recording on the counter 7 of the code of the address of the next contact of the circuit to be mounted.
После проведени каждой операции монтажа узлы устройства наход тс в следующих состо ни х:After each mounting operation, the device nodes are in the following states:
на регистре 5 адреса останова код адреса контакта цепи, на котором йрШ3водилacib предыдуща монтажна операци ; на счетчике 7 адреса - код текущего адреса контакта цепи;on register 5 of the stop address, the code of the address of the contact of the circuit in which the yrSh3 entered the previous installation; on the counter 7 addresses - the code of the current address of the contact circuit;
на счётчике 8 контрол - код количества проведенных на данный момент монтажных операций;on the counter 8 control - the code of the number of the mounting operations carried out at the moment;
насчётчике 11 - код количества контактов, Электрически св занных с данной монтируемой цепью; meter 11 is the code for the number of contacts electrically connected to the circuit to be mounted;
на сумматоре 9 контрол - код суммы адресов данной,цепи, вызванных на данный момент с узла 13;on adder 9 control - the code of the sum of addresses of the given circuit, currently called from node 13;
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792715589A SU783802A1 (en) | 1979-01-24 | 1979-01-24 | Wiring testing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792715589A SU783802A1 (en) | 1979-01-24 | 1979-01-24 | Wiring testing device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU783802A1 true SU783802A1 (en) | 1980-11-30 |
Family
ID=20806363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792715589A SU783802A1 (en) | 1979-01-24 | 1979-01-24 | Wiring testing device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU783802A1 (en) |
-
1979
- 1979-01-24 SU SU792715589A patent/SU783802A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4200929A (en) | Input device for delivery of data from digital transmitters | |
SU783802A1 (en) | Wiring testing device | |
RU1783529C (en) | Device for program control | |
SU1221653A2 (en) | Scaling device with check | |
RU1800447C (en) | Device for checking parameters | |
SU920697A1 (en) | Device for interrogation of information channels | |
SU690498A1 (en) | Computer for monitoring object parameters | |
SU448435A1 (en) | Multi-coordinate numerical control system | |
SU1124311A1 (en) | Table modulo 3 adder with error correction | |
SU1297050A1 (en) | Device for checking operations of patching panel keys | |
SU1698899A1 (en) | Multichannel recorder | |
SU1642472A1 (en) | Device for checking the sequence of operatorъs actions | |
SU949557A1 (en) | Device for checking electronic circuit electric parameters | |
SU1132360A1 (en) | Switching device | |
SU422016A1 (en) | DEVICE FOR REGISTRATION OF SEQUENTIAL PROCESSES | |
SU687446A1 (en) | Device for interfacing computor with communication channels | |
SU1755283A1 (en) | Device for simulating malfunctions | |
SU561965A1 (en) | Device for detecting faults in digital systems | |
SU860074A1 (en) | Device for malfunction registration | |
SU1503067A1 (en) | Device for switching discrete signals | |
SU1304028A2 (en) | Device for visual monitoring of program execution | |
SU1024922A1 (en) | Device for testing malfunctions in logic units | |
SU811315A1 (en) | Indication device | |
SU736100A1 (en) | Peripheral control device | |
SU1520483A1 (en) | Monitoring device |