SU813355A1 - Digital extremum meter - Google Patents

Digital extremum meter Download PDF

Info

Publication number
SU813355A1
SU813355A1 SU782638762A SU2638762A SU813355A1 SU 813355 A1 SU813355 A1 SU 813355A1 SU 782638762 A SU782638762 A SU 782638762A SU 2638762 A SU2638762 A SU 2638762A SU 813355 A1 SU813355 A1 SU 813355A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
extremum
pulses
Prior art date
Application number
SU782638762A
Other languages
Russian (ru)
Inventor
Михаил Андреевич Москаленко
Original Assignee
Предприятие П/Я Х-5827
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5827 filed Critical Предприятие П/Я Х-5827
Priority to SU782638762A priority Critical patent/SU813355A1/en
Application granted granted Critical
Publication of SU813355A1 publication Critical patent/SU813355A1/en

Links

Description

1one

Изобретение относитс  к системам обработки и хранени  информации/ в частности экстремальных значений параметров , и может быть использовано в системах обработки и хранени  экстремальных эначенй сигнала.The invention relates to information processing / storage systems / in particular, extreme parameter values, and can be used in processing and storage systems for extreme signal values.

Известны цифровые указатели,экстремумов , содержащие реверсивный счетчик, соединенный с блоком формировани  уравновешивающего напр жени , выход которого подключен ко входу нуль-органа, схемы совпадени  клапаны, генератор, триггеры 1,Digital pointers, extrema, are known which contain a reversible counter connected to a balancing voltage generating unit whose output is connected to the input of the zero-body, valves matching circuit, generator, triggers 1,

Недостаток таких указателей - воможность по влени  на выходе нульоргана ложных сигналов экстремума при движении измер емого сигнала к своему экстремальному значению.The lack of such indicators is the possibility of the occurrence of false extremum signals at the output of the nullorgan when the measured signal moves to its extreme value.

Из известных устройств наиболее близким к предлагаемому  вл етс  цифровой указатель экстремумов, содержащий реверсивньп  счетчик 2,Of the known devices, the closest to the proposed is a digital indicator of extrema containing a reversible counter 2,

Недостаток этого указател  экстремумов - ограниченные функциональные возможности, поскольку в тех случа х, когда вид первого с момента начала анализа экстремума (максимум или минимум) неизвестен, до по влени  в анализируемом сигнал как минимум двух экстремумом разногThe disadvantage of this extremum indicator is limited functionality, because in those cases when the view of the first extremum (maximum or minimum) since the start of the analysis is unknown, until at least two extremums appear in the analyzed signal

вида (т.е. максимума и минимума) нельз  быть уверенным в достоверности информации с выхода триггера дл  .формировани  сигналов по влени  экстремальных значений.of the type (i.e., maximum and minimum) it is impossible to be sure of the reliability of information from the trigger output for the formation of signals for the occurrence of extreme values.

Цель изобретени  - расширение функциональных возможностей цифрового указател  экстремумов.The purpose of the invention is to expand the functionality of the digital extremum indicator.

Поставленна  цель достигаетс  тем, The goal is achieved by

0 что цифровой измеритель экстремумов дополнительно содержит квантователь уровн , запоминающий регистр и блок дискриминации экстремумов, причем первый и второй выходы квантовател  0 that the digital extremum meter additionally contains a level quantizer, a memory register and a block of extremum discrimination, the first and second outputs of the quantizer

5 уровн  соединены с соответствующими входами реверсивного счетчика и входами блока дискриминации экстремумов, первый и второй выходы которого соединены соответственно со входом мар0 керного разр да запоминающего регистра и его первым входом, выходы реверсивного счетчика соединены с соответствующими вторыми входами запоминающего регистра, установочный Level 5 is connected to the corresponding inputs of the reversible counter and the inputs of the extremum discrimination unit, the first and second outputs of which are connected respectively to the input of the master digit of the memory register and its first input, the outputs of the reversible counter, are connected to the corresponding second inputs of the memory register.

5 вход квантовател  уровн  соединен с установочньку и входами реверсивного счетчика и блока дискриминации эк- стремумов, причем блок дискриминации экстремумов содержит три формировател  импульсов, два элемента ИЛИ,5, the input of the level quantizer is connected to the installation and the inputs of the reversible counter and the extremum discrimination block, the extremum discrimination block contains three pulse shapers, two elements OR,

Claims (2)

D два двyxpaзp  ныx сдвигающих регистра , Два элемента И, и переключатель вида экстремумов, причем выходы первого и второго формирователей импульсов соединены с первыми входами соответствующих сдвигающих (Регистров и соответствующими входами первого элемента ИЛИ, выход которого соединен со вторыми входами, сдвигающих регистров, входы первого элемента И соединены соответственно с инверснЕЛМ выходом первого и пр мым В.ЫХОДОМ второго разр дов первого сдв гающего регистра, пр мым входом первого и инверсным выходом второго раз р дов второго сдвигающего регистра, входы второй схемы И соединены соответственно с пр мым выходом первого и инверсным выходом второго разр дов первого сдвигающего регистра, инверсным выходом первого и пр мым выходом BTOpbio разр дов второзло сдвигающего регистра, выходы первого и второго элементов И соединены с соответствующими входами второго эл мента ИЛИ , выход которого и выходы первого и второго элементов И соеди нены с соответствующими входами переключател  вида экстремумов, выход которого соединен со входом третьег формировател  импульсов. На чертеже представлеиа структур на  схема цифрового измерител  экст мумов„ Она содержит реверсивный счетчик квантователь 2 уровн , запоминающий регистр 3 и блок 4 дискриминаци  экстремумов, содержащий первьй, вто рой, к третий формирователи 5,6 и 7 импульсов, первый и второй двухвходовые элементы ИЛИ 8 и 9, пе/.рвьй и второй двухразр днье сдвигающие регйстры 10 и 11, первый и второй четырехвходовые элементы И 12 и 13 и переключатель 14 вида регистрируемы экстремумов, входы реверсивного- сче чика 1 соединены с соответствующими выходами квантовател  2 уровн  и соответствующими входами блока 4 ди криминации экстремумов, установочньвход которого соединен с установочными входами квантовател  2 уровн  реверсивного счетчика ,1. Выходы реверсивного счетчика 1 соединены с соответствующими входами запоминающего регистра 3, вход маркерного ра р да и первый вход которого соединены соответственно с первым и вторым выходами блока 4 дискриминации экстремумов. Блок 4 дискриминации экстремумов содержит первый, второй и третий формирователи 5, 6 и 7 коротких импульсов по переднему фронт входного импульса первый и второй Jвyxвxoдoвыe элементы ИЛИ 8 и 9, пе йый и второй двухразр дные сдвигающие регистры 10 и- 11, первый и втор четыре хвходовые элементы И 12 и 13 ереключатель 14 вида экстремумов. ыходы первого и второго формирова-г елей 5 и 6 импульсов соединены сответственно со входами ввода инфорации в последовательном коде первоо и второго сдвигающих регистров 10 и 11 и соответствующими входами ервого элемента ИЛИ 8, выход которой соединен со входами тактовых родвигающих импульсов первого и второго сдвигающего регистров 10 и 11.Установочные R - входы всех разр дов обоих сдвигающих регистров 10 и 11 соединены друг с другом. Входы первого элемента И 12 соединены соответственно с инверсным выходом первого и пр мым выходом второго разр дов сдвигающего регистра 10, пр мым выходом первого и ,инверсным выходом второго разр дов сдвигающего регистра 11. Входы элемента И 13 соединены соответственно с пр мым выходом первого и инверснь1м выходом второго разр дов сдвигающего регистра 12,инверснь м выходом первого и пр мым вьтходом второго разр дов сдвигающего регистра 13, Выходы элементов И 12 и 13 соединены соответственно с первым и вторым входами элемента ИЛИ 9, выход которого и внходы элементов И 12 и 13 соединены с соответствующими входами переключател  14 вида экстремумов, вьжод которого соединен со входом формиройател  7 импульсов. Устройство-работает следующим образом. В начальный момент времени по импульсу Начальна  установка , поступающему на установочные входы квантовател  2 уровн , реверсивного счетчика 1 и блока 4 дискриминации экстремумов, производитс  установка исходного уровн  квантовани  U (tf.) в квантователе 2 уровн  и реверсивного счетчика 1 в состо ние, соответствующее исходному уровню квантовател , сдвигающих регистров 10 и 11 блока 4 дискриминации экстремумов в состо ние 0-0. По достижении анализируемым напр жением U (t) напр жени , соответствующего и (t,j) на выходах квантовател  2 уровн  по вл ютс  импульсысППри увеличении анализируемого напр жени  на шаг квантовани  б- по сравнению с предыдущим уровнем квантовани  - на перйом. выходе и импульсы, tf - при уменьшении анализируемого напр жени  на шаг квантовани  f по сравнению с предыд щим уровнем. Импульсы « с первого Выхода квантовани  2 уровн  поступают на суммирующий вход реверсивного счетчика 1, а импульсы со второго выхода квантовател  2 уровн  - на вычитающий вход реверсивного счетчика 1, Таким образом, в реверсивном счетчике 1 в течение всего времени анализа оказываетс  записанным в соответствующем коде значение анали , зируемого напр жени , Импульсы и поступают также на входы блока 4 дискриминации экстремумов, который при обнаружении последовательности импульсов формирует на втором выходе по переднему фронту импульса (ft короткий импульс, длительностью меньшей длительности импульса f1, поступающий на первый вход запоминающего регистра 3. По этому импуль су в запоминающий регистр 3 записываетс  информаци  с выходов реверсивного .счетчика 1, причем поскольк реверсивный счетчик 1 срабатывает по заднему фронту импульсов eft и f Ф в запоминающий регистр 3 переписываетс  значение экстремума(в данном Случае минимума, критерием которого  вл етс  последоватальность f - (f ) которое сохран етс  в реверсивном счетчике 1 до окончани  импульсаc t При этом на первом выходе блока 4 Дискриминации экстремумов сохран ет с  состо ние что указывает на то, что обнаружен один из минимумов анализируемого напр жени , При обнаружении же последовательнос ти cf - cfф ,.  вл ющейс , критерием по влени  в анализируемом напр жени одного из максимумов, по переднему фронту импульса блок 4 дискриминации экстремумов также формирует на ВТОРОМ выходе короткий импульс длительйостью меньшей длительности импульса f| , по которому в запомина ющий регистр 3 записьтаетс  информа ци  с выходов реверси вного счетчика 1, а в маркерный разр д запоминающе го регистра 3 записываетс  логическа  Ч, с первого выхода блока 4 дискриминации экстремумов, наличие которой в маркерном разр де запоминающего регистра 3 указывает нато, что хран щеес  в нем значение прина лежит, максимуму, а отсутствие -- минимуму . Экстремальное значение анализируемого напр жени  и признак ви да обнаруженного 3KCTpeMyrvia (которым служит состо ние маркерного раз р да) хран тс  в запомина-ощем регистре 3 до по влени  в анализируемом напр жении следующего экстремума. Блок 4 дискриминации экстремумов работает следующим образом. Первый и второй формирователи 5 и 6 импульсов по переднем фронту . импульсов соответственно сМ формируют короткие импульсы и 5Ч длительность которых меньще длитель ности импульсов и (f-, , На вход тактовых продвигающих импульсов пер вого и второго сдвигающих регистров 10 и 11 с выхода схемы ИЛИ 8 поступают как импульсы rfM так и импульсы (- , н.а вход ввода информации в последовательном коде сдвигающего регистра 10 поступают только импульсы Ф , а на вход сдвигающего регистра 11 поступают только импульсы . Поэтому последовательности импульсов cf. ,  вл ющейс  критерием обнаружени  одного из максимумов анализируемого напр жени , соответствует состо  ние первого сдвигающего регистра 10 0-1 и состо ние второго сдвигающего регистра 11 1-0. Совместно наличие этих состо ний выдел етс  элементом и 12, на выходе которого при совместном по влении указанных состо ний по вл етс  логическа  Ч, поступающа  на первый выход блока 4 дискриминации экстремумов и далее на вход маркерного разр да запоминающего регистра 3 и испольЗующа с  в качестве указател  вида обнаруженного экстремума. Последовательности же импульсов -eft  вл ющейс  критерием обнаружени  одного из минимумов анализируемого напр жени  , соответствует состо ние первого сдвигающего регистра 10 1-0 и состо ние второго сдвигающего регистра 11 0-1. При совместном по влении обоих этих состо ний лопо вл етс  на выходе гическа  Логические Ч с элемента вы содов первого и второго элементов четырех входных и 12 и 13 поступают на входы второго элемента ИЛИ 9,,и на первый, и третий входы пе реключател  14, имеющего три положени  Мах - Extr - Min; на второй вход которого поступают через элементы ИЛИ 9 логические Ч как с выхода первого четырехвходового элемента И 12, так и с выхода второго четырехвходового элемента И 13. В зависимости от положени  переключател  14 вида экстремумов, блок 4 дискриминации экстремумов выдает импульсы Дл  запоминани  либо только максимумов, либо только минимумов, либо и мaкcкмy ioв и минимумов. Э.ти импульсы формируютс  при .по влении на входе третьего формировател  коротких импульсов по переднему фронту входного импульса7 логической i с выхода переключател  14 родаработы , причем их длительность меньше разности длит ел остей импульсов cf-t d и импульсов . При по влении на первом входе запоминающего регистра 3 импульсов запоминани .с выхода блока 4 дискриминации экстремумов в нем запоминаютс  величина и признак вида обнаруженного экстремума. Состо ние запоминающего регистра 3 сохран етс  неизменньм до обнаружени  следующего экстремума вида, определ емого положением переключател  14 вида регистрируемых экстремумов. Введение в устройство квантовател  ровн ,-запоминающего регистра и блоа дискриминации экстремумов позвол т измер ть как первый, так и послеующие экстремумы анализируемого напр жени  и в том случае, когда вид пер вого с момента начала анализа экстремума (максимум или минимум) неизвесте Формула изобретени  1. Цифровой измеритель экстремумов содержащий реверсивный счетчик, отличающийс - тем, что, с целью расширени  функциональных возможностей в него введены квантователь уровн , запоминающий регистр и блок дискриминации экстремумов, причем первый и второй выходы квантовател  уровн  соединены с соответствующими входами реверсивного счетчика и входами блока дискриминации экстремумов, первый и второй входы которого соединены соответственно со входом маркерного разр да .запоминающего регистра и его первым входом, выходы реверсивного счетчика соединены с соответств тощими вторыми входами запоминающего регистра , установочный вход квантовател  уровн  соединен с установочными входами реверсивного счетчика и блока дискриминации экстремумов. 2. Измеритель по п. 1, отличаю щ и и с   тем, что блок дискри минации экстремумов содержит три фор . мировател  импульсов, два элемента ИЛИ, два сдвигающих регистра, два элемента И и переключатель вида экстремумов , причем выходы первого и второго формирователей импульсов соединены с первыми входами соответствующих сдвигающих регистров и соответствующими входами первого элемента ИЛИ, выход которого соединен со вторыми входами сдвигающих регистров, вхЬды первого элемента И соединены соответственно с инверсным выходом первого и пр мым выходе второго разр дов первого сдвигающего регистра, пр мым выходом первого и инверсным выходом второго разр дов второго сдвигающего регистра, входы второго элемента И соединены соответственно с пр мым выходом первого и инверсным выходом второго разр дов первого сдвигающего регистра, инверсным выходом первого и пр мым выходом второго разр дов второго сдвигающего регистра, выходы первого и второго элементов И соединены с соответствующими входами второго элемента ИЛИ, выход которого и выходы первого и второго элементов И соединены с соответствующими входами переключател  вида экстремумов, выход которого соединен со входом третьего формировател  импульсов. Источники информации, . прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 225966, кл. G Q5 В 13/02, 1967. D two two-shift shift registers, Two elements And, and a switch of extremums, the outputs of the first and second pulse shapers connected to the first inputs of the corresponding shift (Registers and corresponding inputs of the first element OR, the output of which is connected to the second inputs of the shift registers, the inputs of the first element I are connected respectively to the inverse MEL output of the first and direct V.OUT of the second discharge of the first shift register, the direct input of the first and the inverse output of the second time on the shift register, the inputs of the second circuit And are connected respectively to the direct output of the first and inverse output of the second bit of the first shift register, the inverse output of the first and direct output of BTOpbio of the second register of the shift register, the outputs of the first and second And elements are connected to the corresponding inputs of the second the OR element, the output of which and the outputs of the first and second elements are connected to the corresponding inputs of the switch of the extremum type, the output of which is connected to the input of the third pulse generator. The drawing shows the structures on a digital ext. Meter meter. It contains a reversible counter, a 2-level quantizer, a storage register 3, and an extremum discrimination block 4, containing the first, second, third formers 5, 6, and 7 pulses, the first and second two-input elements OR 8 and 9, ne / .рвь and second two-bit bottom shifting registers 10 and 11, the first and second four-input elements And 12 and 13 and the switch 14 of the type are recorded extremes, the inputs of the reversible chip 1 are connected to the corresponding quantized outputs l 2 levels and the corresponding inputs of the block 4 of extremum crime, the installation of which is connected to the installation inputs of the quantizer 2 levels of the reversible counter, 1. The outputs of the reversible counter 1 are connected to the corresponding inputs of the storage register 3, the input of the marker row and the first input of which are connected respectively to the first and second outputs of the extremum discrimination block 4. The extremum discrimination unit 4 contains the first, second and third shaper 5, 6 and 7 short pulses on the leading edge of the input pulse, the first and second J in two input elements OR 8 and 9, the first and second two-bit shift registers 10 and 11, the first and second four tail elements And 12 and 13 Switch 14 kinds of extrema. The outputs of the first and second formulas of the 5 and 6 pulses are connected respectively to the information input inputs in the sequential code of the first and second shift registers 10 and 11 and the corresponding inputs of the first element OR 8, the output of which is connected to the inputs of clock pulses of the first and second shift registers 10 and 11. The setting R - inputs of all bits of both shift registers 10 and 11 are connected to each other. The inputs of the first element And 12 are connected respectively to the inverse output of the first and direct output of the second digit of the shift register 10, the direct output of the first and inverse output of the second digit of the shift register 11. The inputs of the element I 13 are connected respectively to the direct output of the first and inverse the output of the second bits of the shift register 12, the inverse output of the first and the direct input of the second bits of the shift register 13, the outputs of the elements 12 and 13 are connected respectively to the first and second inputs of the element OR 9, the output which and the inputs of the elements And 12 and 13 are connected to the corresponding inputs of the switch 14 of the extrema, the output of which is connected to the input of the pulse generator 7. The device works as follows. At the initial moment of time by the impulse. The initial installation arriving at the installation inputs of the level 2 quantizer, the reversible counter 1 and the extremum discrimination unit 4 is set to set the initial quantization level U (tf.) In the level 2 quantizer and the reversible counter 1 to the state corresponding to the original the level of the quantizer shifting registers 10 and 11 of block 4 of discrimination of extrema in the 0-0 state. When the voltage under test U (t) reaches the voltage corresponding to and (t, j) at the outputs of the level 2 quantizer, pulses appear with an increase in the voltage being analyzed by the quantization step b - compared to the previous level of quantization - by the first. output and pulses, tf - with a decrease in the analyzed voltage per quantization step f in comparison with the previous level. The pulses from the first Quantizing Output 2 of the level go to the summing input of the reversible counter 1, and the pulses from the second output of the Quantizer 2 to the subtracting input of the reversing counter 1. Thus, in the reverse counter 1, the value recorded in the corresponding code is analyzing voltage, impulses and also go to the inputs of the extremum discrimination unit 4, which, when a sequence of pulses is detected, forms at the second output along the leading edge of the pulse (ft a short pulse with a duration shorter than the pulse duration f1, which arrives at the first input of the storage register 3. From this pulse c, the storage register 3 records information from the outputs of the reversing counter 1, and since the reversing counter 1 triggers on the falling edge of the pulses eft and f into the storage register 3 rewrites the value of the extremum (in this case, the minimum, the criterion of which is the sequence f - (f) which is stored in the reversible counter 1 until the end of the pulse c t Locale 4 Discrimination of extrema saves from the state that indicates that one of the minima of the analyzed voltage is detected. If the sequence cf - cff, is detected,. which is the criterion for the occurrence of one of the maxima in the analyzed voltage, the extremum discrimination block 4 on the leading edge of the pulse also generates a short pulse with a duration shorter than the pulse duration f | the information on the outputs of the reversible counter 1 is recorded in the memory register 3, and the logical digit Ч is recorded in the marker discharge of the memory register 3, from the first output of the extremum discrimination block 4, the presence of which in the memory register 3 indicates discharge that the value stored in it is the maximum, and the absence is the minimum. The extreme value of the voltage being analyzed and the sign of the type detected by 3KCTpeMyrvia (which is the state of the marker bit) is stored in the memory register 3 until the voltage at the next extremum appears in the voltage being analyzed. Block 4 discrimination of extremums works as follows. The first and second shaper 5 and 6 pulses on the leading edge. impulses, respectively, SM form short pulses and 5F durations of which are less than the pulse duration and (f-,, At the input of the clock moving pulses of the first and second shift registers 10 and 11 from the output of the OR 8 circuit, both the pulses rfM and the pulses (-, n The information input in the sequential code of the shift register 10 receives only pulses Φ, and only pulses arrive at the input of the shift register 11. Therefore, the sequence of pulses cf., which is the criterion for detecting one of the maxima of the analyzer. voltage, corresponds to the state of the first shift register 10 0-1 and the state of the second shift register 11 1-0. Together, the presence of these states is distinguished by the element and 12, at the output of which, when these states occur together, H, arriving at the first output of block 4 of discrimination of extrema and then to the input of the marker bit of the storage register 3 and using the type of detected extremum as a pointer. The pulse sequence-eft, which is the criterion for detecting one of the minima of the voltage being analyzed, corresponds to the state of the first shift register 10 1-0 and the state of the second shift register 11 0-1. When both of these states coexist, the output of a lop is logical. A logical element from the highs of the first and second elements of the four inputs and 12 and 13 is fed to the inputs of the second element OR 9, and to the first and third inputs of the switch 14, three positions Max - Extr - Min; to the second input of which comes through the elements OR 9 logical H both from the output of the first four-input element AND 12 and from the output of the second four-input element AND 13. Depending on the position of the switch 14 of the extremum type, the extremum discrimination unit 4 generates impulses. , or only the lows, or the maximum of the io and the lows. These pulses are generated when a third pulse shaper appears at the input of a short pulse across the leading edge of the input pulse i from output of switch 14, the duration of which is less than the difference between the pulses of pulses and cf-t d. When a memory register 3 impulses of memory are detected at the first input. With the output of block 4 of discrimination of extremes, the value and indication of the type of detected extremum are stored in it. The state of the storage register 3 remains unchanged until the next extremum of the type detected, determined by the position of the switch 14 of the type of recorded extremums. An introduction to the device of a quantizer of a smooth, memory-storing register and block of discrimination of extremes allows to measure both the first and subsequent extremes of the analyzed voltage in the case when the first view from the moment of the start of the analysis of the extremum (maximum or minimum) is unknown Formula 1 A digital extremum meter containing a reversible counter, characterized by the fact that, in order to expand its functionality, a level quantizer, a memory register and an extremum discrimination block, Why are the first and second outputs of the level quantizer connected to the corresponding inputs of the reversible counter and the inputs of the extremum discrimination unit, the first and second inputs of which are connected respectively to the input of the marker digit of the memory register and its first input, the outputs of the reversible counter connected to the corresponding second second inputs of the memory register The installation input of the level quantizer is connected to the installation inputs of the reversible counter and the extremum discrimination unit. 2. The meter according to claim 1, is different from the fact that the block of discrimination of extrema contains three forms. pulse generator, two OR elements, two shift registers, two AND elements and an extremum type switch, the outputs of the first and second pulse formers are connected to the first inputs of the corresponding shift registers and the corresponding inputs of the first OR element, the output of which is connected to the second inputs of the shift registers The first element And are connected respectively with the inverse output of the first and direct output of the second bit of the first shift register, the direct output of the first and the inverse output The second bits of the second shift register, the inputs of the second element And are connected respectively to the direct output of the first and inverse outputs of the second bits of the first shift register, the inverse output of the first and direct outputs of the second bits of the second shift register, the outputs of the first and second elements And are connected to the corresponding inputs of the second element OR, the output of which and the outputs of the first and second elements AND are connected to the corresponding inputs of the switch of the extremum type, the output of which is connected to the input t etego PFN. Information sources, . taken into account during the examination 1. USSR author's certificate No. 225966, cl. G Q5 13/02, 1967. 2.Авторское свидетельство СССР № 362218, кл. G 05 В 13/02, 1972 (прототип ) .2. USSR author's certificate number 362218, cl. G 05 13/02, 1972 (prototype).
SU782638762A 1978-07-07 1978-07-07 Digital extremum meter SU813355A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782638762A SU813355A1 (en) 1978-07-07 1978-07-07 Digital extremum meter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782638762A SU813355A1 (en) 1978-07-07 1978-07-07 Digital extremum meter

Publications (1)

Publication Number Publication Date
SU813355A1 true SU813355A1 (en) 1981-03-15

Family

ID=20774465

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782638762A SU813355A1 (en) 1978-07-07 1978-07-07 Digital extremum meter

Country Status (1)

Country Link
SU (1) SU813355A1 (en)

Similar Documents

Publication Publication Date Title
SU813355A1 (en) Digital extremum meter
US3947673A (en) Apparatus for comparing two binary signals
SU1111174A1 (en) Device for detecting extremums
SU746545A1 (en) Analyzer of extremum distribution functions
SU648938A1 (en) Meter of time interval limiting value
SU1709509A1 (en) Device for detection of loss of pulse
SU1057891A2 (en) Device for measuring power of losses in thyristor switching
SU708253A1 (en) Time interval measuring arrangement
SU959104A1 (en) Device for determining expectation
SU568904A1 (en) Digital frequency meter
SU1307442A1 (en) Device for determining time position of signal
SU1282318A1 (en) Device for measuring extrema of time intervals
SU1012230A1 (en) Data collection and preprocessing device
SU1027696A1 (en) Time interval train counter
SU512429A1 (en) Digital meter
SU1251120A1 (en) Device for determining stationarity of random process
SU1109909A1 (en) Checking device
SU690435A1 (en) Period measuring arrangement
SU714411A1 (en) Time interval analyzer
SU934485A1 (en) Arithmetical average determining device
SU801027A1 (en) Digital phase discriminator
SU1368853A1 (en) Device for measuring time intervals
SU954885A1 (en) Device for measuring frequency
SU1118935A1 (en) Digital phse-meter
SU438013A1 (en) Device for converting information