SU805296A1 - Устройство дл сопр жени двух вычислитель-НыХ МАшиН - Google Patents

Устройство дл сопр жени двух вычислитель-НыХ МАшиН Download PDF

Info

Publication number
SU805296A1
SU805296A1 SU792758720A SU2758720A SU805296A1 SU 805296 A1 SU805296 A1 SU 805296A1 SU 792758720 A SU792758720 A SU 792758720A SU 2758720 A SU2758720 A SU 2758720A SU 805296 A1 SU805296 A1 SU 805296A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
outputs
computer
information
Prior art date
Application number
SU792758720A
Other languages
English (en)
Inventor
Николай Васильевич Косинов
Анатолий Филиппович Белов
Евгений Васильевич Курков
Original Assignee
Предприятие П/Я В-2502
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2502 filed Critical Предприятие П/Я В-2502
Priority to SU792758720A priority Critical patent/SU805296A1/ru
Application granted granted Critical
Publication of SU805296A1 publication Critical patent/SU805296A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  сопр жени  авук электронно- ычнсли тельных машин, например при отладке одной из них. Известны устройства цл  сопр жени  ведущей ЭВМ (обычно мини-ЭВМ). с ведомой ЭВМ, например микро-ЭВМ, дл  отладки программного обеспечени  послец ней, содержащие схемы логического управлени , переключатели, элементы пам ти , и специфицированы на определенный тип микропроцессора ведомой ЭВМ lj. Однако использование подобных усг , ройств сопр жени  предполагает наличие отлаженной аппаратуры микропроцессора , запоминающего устройства к блоков ввода-вывода ведомой ЭВМ, вследствие чего область их применени  ограйичена. В основном они используютс  дл  отладки программного обеспечени  серийных микро-ЭВМ. Наиболее близким по текнической сущ ности к предлагаемому  вл етс  устройство сопр жени  ведущего и ведомого устройств , содержащее блок адресации и аеши(|)рации, блок пам ти, коммутатор, блок обработки асинхронных событий, блок контрол  и клапан, ин4  рмацирнныв входы .которого  вл ютс  входами устройства сопр жени , св занными с шиной ввода-вывода В9аущ.его устройства, а выходы кЛапана соединены с первыми входами блока адресации и дешифрации и-блока пам ти, первые выходы которого подключены к выходам устройства . сопр жени , св занным с ведомым устройством , при этом вторые выходы блогка пам ти соединены с первыми входами коммутатора, вторые входы которого подключены ко входам устройства сопр жени , св занным с шинами вывода и состо ни  ведомого устройства, а выходы коммутатора соединены с выходами устройства сопр жени , св занными с шиной ввода-вывода ведуцего устройства. Входы блока обработки асинхронных событий соединены со входами устройства сопр -. 38 Ж8НИЯ, св занными с шиной состо ни  вецомого усгройства, а выход его соединен с выкодом устройства сопр жени , св занным со входом шины адресацииуправлени  ведущего устройства. Второй вход блока адресации и двши( соединен со входом устройства сопр жени , св занным с выходом шины ааресации управлени  ведущего устройства, а блок контрол  соединен с шинами адресации ввоца-«ывода ведущего устройства и бло ком обработки асинхронных событий. Это устройство сопр жени  в основно используетс  дл  осуществлени  режима диагностики ведомого устройства. При этом производитс  следующа  последовательность операций: сигналом ведущего устройства ведомое устройство выводитс  из рабочего режима, производитс  заполнение пам ти устройства сопр жени , содержимое которой вызовет, в дальнейшем выполнение определенной диагностической операции., после чего ведущее уст poijCTBo выдает Сигнал работа, по кото рому ведомое устройстгто с помощью боль шого числа логических схем, содержащих в нем, осуществл ет выдачу ответа на по лученную из блока пам ти команду. Полу ченна  ответна  информаци  извлекаетс  из определенных  чеек блока пам ти и обрабатываетс  ведущим устройством. , Указанна  последовательность должна повтор тьс  дл  каждого акта взаимодействи  ведущего и ведомого уст|)ойства. При этом врем , необходимое дл  подготовки команды запроса, и анализ ответной информации составл ют существенно большую величину, чем врем , необходимое дл  выполнени  ведомым устройством требуемой команды, что не позвол ет вести групповой межмашинный обмен информацией в рнтме работы, присущем ведомому устройству 2. Недостатком известйого устройства  вл етс  его низкое быстродействие, т. с. любое взаимодействие между ведущей и ведомой ЭЬМ осуществл етс  посредством многократного обращени  к бло ку пам ти устройства сопр жени . Кроме того, сложность известного устройства и наличие дополнительной нерегул рной логической схемы, необходимой дл  св зи устройства сопр жени  с ведомым устройством,  вп ютс  причиной того, что услови  автономной работы ведомого устройства отличаютс  от условий работы его совместно с ведущим устройством, что, в свою очередь, снижает достовер- ность обмеиа информацией межцу веаущи и ведомым устройствами. Цель изобретени  - повышение быстродействи  устройства при группозом обмене информацией между ведущей и ведомой ЭВМ. Поставленна  цель аостигаетс  тем, что в устройство дл  сопр жени  двух вычислительных машин содержащее узел адресации и дешифрации, первый вход которого  вл етс  управл ющим входом устройства , пам ть, первый выход которой  вл етс  соответствующим выходом из группы управл ющих выходов устройства, элемент И, вход которого  вл етс  первым информационным входом устройства, а выход подключен, к входу пам ти и второму входу узла адресации и дешифрации, первым выходом соединенного со вторым входом пам ти, узел формировани  выходных управл ющих сигналов и коммутатор , выходы которых  вл ютс , соответственно , управл ющим и инфо{ лационным выходами устройства, а первые, вторые и третьи входы - соединены соответственно с входом сигнала состо ни  устройства и первым и вторым входами синхронизации устройства, четвертый, п тый и шестой входы комму атора подключень соответственно ко второму выходу пам ти и второму, и третьему информационным входам устройства, введены три элемента И, два формировател  импульсов и два -элемента задержки, причем второй, третий и четвертый выхоцы узла адресации и дешифрации подключены. соответствен1|о к управл ющему входу второго элемента И и первым входам фор- мирователей импульсов, вторые входы которых соединены соответствен.но с первым и вторым входами синхронизации устройства, а выходы соответственно - с управл ющими входами третьего и четвертого элементов И и через соответствующие элементы задержки - с первым и вторым выходами синхронизации устройства , информационные входы второго, третьего и четвертого элементов И соединены с выходом первого элемента И, выход второго элемента И  вл етс  соответствующим выходом из группы управл ющих выходов устройства, выходы третьего и четвертого элементов И  вл ютс  , соответственно, вторым и третьим информационными выходами устройства, На фиг, 1 приведена блок-схема предлагаемого устройства; на фиг. 2 -структурна  схема ведомой ЭВМ (чертой помечены шнны и линии микро-ЭВМ); на 5В фиг. 3 - функциональна  схема формирователей импульсов. Нлок-схема устройства (фнг. 1) соаер жит ведущую 1 и ведомую ЭВМ 2, устрой ство 3 зл  сопр жени , вктпочающеа элемент 4 И, соединенный первьвис инфор- мационньсм вкодом 5 устройства с шиной 6 вьшода информации ведущей ЭВМ 1, узел адресации и дешифрации 7, пам п 8, второй, третий и четвертый элементы 9-11 И, соединенные через второй   третий информационные выходы 12 и 13 устройства и управл ющие выходы 14, соответственно, с шинами 15 и 16 ьвода и группой управл ющих шин 17 ведомой ЭВМ, включающий   управ  кшшй выход 18, KCMviMyraTop 19, поакпю 1е11ный через второй и третей информацисшные входы 20 и 21 устройства и вход 22 сигнала состо и  устройства соответственно с шинами 23 н 24 вывода и шиной 25 состо ни  ведс иой ЭВМ, а выхоаом через первый информационный выход 26 устройства подключен к шине 27 ввода ведущей ЭВМ, формирователи 28 и 29 импульсов управлени , узел ЗО формировани  выходных управл ющих сипаалов, входы 31 и 32 синхронизации устройства элементы 33 и 34 задержки, выхооы 35 н 36 синхронизации устройства, уврав в- юший выход 37, соединенный с шкндй 38 управлени  ведущей ЭВМ, и вхоа 39, соединенный с шиной 4О управлени  ведущей ЭВМ. Усгройство предназначено дл  работы с ведомой ЭВМ, котора  имеет канальную организацию основных внутренних св зей и асинхронный характер по выце- ленным каналам.. Ведома  ЭВМ (фиг. 2) включает б ок 41 обработки, модула ПЗУ 42, модули ОЗУ 43, специализированные блоки ввоаа вывода (ВУ) 4 4 через которые весома  ЗВМ св зана с внешним объектом Kouf- рол  и управлени . Устройство работает следующим образом . Рассмотрим работу устройства сопр - жени  в режиме отладки вновь раэрабаты ваемой специализированной микро- М. Процесс отладки микропрсшессораой системы, в которой вели2 об.вм вав&ъ разработанных аппаратуриык решеиив/ обычно производитс  методом иесдеабва тельного приближени , т. в. отладка проходит этап контропь-«справлваае. В режиме отладки следует обеспечив оперативную индикацию, регистрацию 6 корректировку, групповой ввод и вывод информации ПЗУ, ОЗУ, ВУ. Пусть ведуща  ЭВМ 1 по отношению к ЭВМ 2  вл етс  гт ссивным устройст- вом и отдельныеМассивы ее ЗУ, ПЗУ, ОЗУ,ВУ используютс  в качестг е  чеек реальных блоков (ПЗУ, ОЗУ, ВУ/ ведомой микроЭВМ . После (-(впуска ЭВМ 2 по шинам 23 выставл ет начальный адрес, который сопровождаетс  синхросигналом, поступающим на вход 31, и через узел ЗО. воспринимающийс  ведущей ЭВМ 1, как запрос на обслуживание, ЭВМ 1 считывает Содержимое слова запроса, формирует по нему начальный адрес соответствующего массива,в данном случае ПЗУ, переключает коммутатор 19 на нужный вход. Дл  этого ведуща  ЭВМ 1 выставл ет через вход 5 и элемент 4 И слово управлени  устройством сопр жени , которое дешифруетс  в узле 7, и переключает элементы пам ти 8, управл ющие коммутатором 19. Поспь этого ЭВМ 1 через ком- мутатор 19 и вход 20 считывает с шины 23 адрес ПЗУ, формирует в массиве ПЗУ исполнительный адрес, по которому считывает информацию и выставл ет ее через вкод 5 на. элемент 4 И устрой- ства. Значени  старших разр дов информационного слова,  вл ющихс  его признаком , после дешифрации в узле 7 поступают на формирователь 28, на второй Вход которого поступает синхросигнал со входа 31. Сигнал с выхода формировател  28 открывает элемент 9 И. При этом запрашиваема  от ЭВМ 1 информаци  (без признака) с выхода элемента 4 И, мину  пам ть 8 через элемент 9 И, поступает через выход 12 на шину , 15 ввода. Дл  устранени  вли ни  переходных процессов на шине 15 через элемент задержки 33 выдаетс  синхросигнал на выход 35, подтверждающий пригодность информации и воспринимаемый ведомой ЭВМ 2 как выполнение запроса. После приема информации с ш ны 15 микро-ЭВМ 2 снимает синхросигнал на входе 31, Б результате чего элемент ® формирователь 28 закрываетс  и шина 15 освобождаетс . Таким образом, в каждом цикле своей работы микро-ЭВМ 2 считывает из массива ПЗУ ЭВМ 1 информацию, воспринимаемую как команду. По ходу программы у ЭВМ 2 возникает потребность обращени  к своему ОЗУ, которое выпол н етс  одной командой. В этом случае в одном цикле микро-ЭВМ 2 выставл ет 76 в устройство не один, а два aanpocia: обращение к ОЗУ дл  завершени  текущей команды и обращенке к ПЗУ ал  выборки следующей команаы. Ведуща  ЭВМ 2 считывает слово запроса (как указано выше), по которому определ ет очередность удоа етворени  запросов. В аа  ом случае пе|жым удовлетвор етс  запрос ОЗУ. Поэтому переключа  коммутатор 19, ЭВМ 1 считывает (шформапто с шины 24 (адрес ОЗУ, операцию чтение или запись, а в случае записи и аа ные) Удовлетворение запроса по операции чтени   чейки массива ОЗУ производитс  в ЭВМ 1 аналогично чтению ксманды из массива ПЗУ с той лишь разницей, что выдаваема  ЭВМ 1 . информаци  через элемент 4 И поступает на элемент 1О И, управление котог рым производитс  через узел 7, на который поступает признак ОЗУ, и формирователь- 29. Через открытый элемент Ю И информаци  поступает по шине 16 в ЭВ,М 2. Синхросигнал с выхода элемента 34задержки, поступа  «а выход 36, указывает на пригодность данных на шине 16. Происходит считывание этих данных; ЭВМ 2. В случае операции записи ЭВМ 1 с шины 24 через коммутатор 19 считываат и данные дл  записи в ОЗУ, кроме разр дов операции и адреса ОЗУ. Сформировав исполнительный адрес ОЗУ, ЭВМ 1 записывает туда прин тые данные после чего она через элемент 4 И на узел 7 признак ОЗУ. Деши4ч:)оваиш 1й сигнал с вы хода узла 7 через формирователь 29 и зле мент 34 задержки поступает на выход 36, указыва  3BMi 2 на удовлетворение ее запроса. После приема синхросигнала с выхода 36 ЭВМ 2 снимает сигнал
запроса со входа 32. При этом формирова1| вль 29 закрывает элемент 1О И, освобожда  шину 16, и приводит в исходное состо ние элемент 34 задержки. Если запрос к ПЗУ (вход 31) не удовлетворен , ЭВМ 1 выполн ет действи  по его отработка, г. 9. извлекает следующую команду ив ПЗУ, аналогично ранее рассмотренному случаю начального пуска Дл  упра1элвни  микро-ЭВМ в устройстве выделены иве группы управл ющих сигналов: импульсные и потенциальные. К- первым относ тс  пуск однократный , останов, а ко вторым - захват шин, работа-шаг и др. Импульсные сигналы получаютс  стробированием данных, поступающих сэлемента 4 И через элемент 11 И и выходы 14 и 18 на шины 17, в то ърем  как потенциальные сигнапы.
а врем  запроса и передачи, ответной информации через устройство составл ет менее 1 мкс, что, по крайней мере, ллень ше, чем в известном устройстве, использующем блок пам ти в качестве буфера. Устройство сопр жени  наиболее выгодно использовать тогда, когда в ЗУ ведущей ЭВМ заноситс  массив ПЗУ. Применение ; в ведущей ЭВМ канала пр мого доступа к пам ти позвол ет довести общее врем  обращени  и выдачи из ПЗУ через устройство сопр жени  до 1-1,5 мкс. Это Speм  соразмерно с циклом работы го ПЗУ.

Claims (2)

  1. Данное устройство сопр жени  может быть использовано и в режиме испытаний блоков ЗУ, интерфейсных блоков разрабатываемой микроб-ЭВМ. Ведуща  ЭВМ шлеств с устройством сопр жени  обеспе6 выцаваемые также через элемент 11 И, сохран ютс  в пам ти 8. Формирователь 28 (29) -фиг. 4 состоит из триггера 45 с выходным инвертором-усипителем 46 и оановибратора, образованного элементами 47-50 И, диодом 51, резистором 52 и конденсатором 53. Формирователь запускаетс  импульсным сигналом, поступающим из узла 7, в резуу1ьтаге чего на инверторе 46 устанавливаетс  уровень , открывающий элемент 9 И. Переключение триггера 45,- а следовательно, и отключение элемента 9 И происходит по положительному фронту сигнала на входе 31 устройства , который сигнализирует о сн тии запроса по соответствующей магистрали. Длительность формируемого импульса составл ет 2ОО-ЗОО НС. Схемотехника узла 30 обуславливаетс  особенност ми ведущей ЭВМ. Дл  мини-ЭВМ, например М-600О, достаточно обойтись обычной схемой 54 ИЛИ, котора  на своем выходе удерживает сигнал запроса к ведущей ЭВМ на прот жении времени присутстви  одного из запро- сов в виде потенциального уровн  на любом входе. Таким образом, по1 ышение достоверности обмена информацией при использовании предлагаемого устройства сопр жени  с еспечиваетс  существенным сокращением объема оборудовани  (в частности объем пам ти уменьшаетс  в 1520 раз). Кроме того, выходные элементы И на шинах и лини х устройства в сторону ведомой микро-ЭВМ, допускаю- щие функцию проводное ИЛИ, не требуют никакого дополнительного оборудов н   дл  согласовани  с ведомой ЭВМ, 96 чивают максимальное быстродейсгвке, выдава  на испытываемый блок адрес операции и аанные и считыва  контрольные данные. Дл  обеспечени  такого режима следует по-иному подключатьс  к устройству сопр жени  со стороны ведомой ЭВМ (фиг. 2). К выходам 12 и 35, по которым перецаютс  адрес, данные и операав , подключаютс  шины испытываемык блоков ОЗУ, ВУ, (ПЗУ), которые в режиме от.лааки поаключа1отс  к шинам 23 и 24 дл  выдачи информации запроса в ЭВМ 1 К коммутатору 19 дл  считывани  информации из испытуемых; блоков поаключаютс  те шины, по которым в режиме отладки микро-ЭВМ 2 принимает запрашиваемую информацию. При переходе с режима на режим не трюбуетс  вводить никаких изменений в схему устройства. Вре менное согласование обеспечиваетс  преж ними схемами управлени  клапанами и схемами задержки. Формулаизобретени  Устройство дл  сопр жени  двух вычислительных машин, содержащее узел адресации и дешифрации, первый вход которого  вл етс  управл ющим входом уст ройства, пам ть, первый выход которой  вл етс  соответствующим ьыкоасал нэ группы управл ющих выходов устройства, элемент И, вход которого  вл етс  первым информационным входом устройства, а выход подключен к входу пам ти и вго- рому входу узла адресации « дешифраоик, первым выходом соединенного со вторым входом пам ти, узел формировани  выхоа- ных управл ющих сигналов и коммутатор, выходы которых  вл ютс  соответственно управл ющим и информационным вы- 6 ходами устройства, а первые, вторые и третьи входы соединены соответственно, с входом сигнала состо ни  устройства и первым, к вторым гходами синхронизации устройства, четвертый, п тый и шес« той входы коммутатора подключены со ответственно ко eropo viy выходу пвмот и второму, и третьему информанионвым входам устройства, отличающвес   тем, что, с целью повышени  быстродействи  устройства, в него введены три элемента И, два формировател  импульсов и два элемента задержки, причем бторой, третей и четвертый выходы узла адресации и дешифрации подключены соответственно к управл ющему входу второго элемента И и первым ВХОДИМ формирователей импульсов, вторые входы которых соединены соответственно с первым и вторым входами синхронизации уст рйства . а выходы соответственно - с управл ющими входами третьего и четвертого элементов И и через соответствующие элементы задержки - с первым к вторым выходами синхронизации устройстве, информационные входы второго, третьего и четвертого элементов И соединены с вы- . ходом первого элемента И, выход второго элемента И  вл етс  соответствующим выходом из группы управл ющих выходов ycTpo teTBa, выходы третьего и четвертого элементов И  вл ютс  соответственно вторым и третьим И1сформац оннь1м выходами устройства. Источники информации, прин тые во внимание при экспертизе. 1.Авторское свидетельство СССР по за вке J« 2688967, кл. Q Об F 3/О4,
  2. 2.Патент США № 3999О53, кл. 235-153 А, опублик. 1976 (прототип ).
    f J-.
    АДКС, W«m АННЫ
SU792758720A 1979-03-19 1979-03-19 Устройство дл сопр жени двух вычислитель-НыХ МАшиН SU805296A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792758720A SU805296A1 (ru) 1979-03-19 1979-03-19 Устройство дл сопр жени двух вычислитель-НыХ МАшиН

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792758720A SU805296A1 (ru) 1979-03-19 1979-03-19 Устройство дл сопр жени двух вычислитель-НыХ МАшиН

Publications (1)

Publication Number Publication Date
SU805296A1 true SU805296A1 (ru) 1981-02-15

Family

ID=20824538

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792758720A SU805296A1 (ru) 1979-03-19 1979-03-19 Устройство дл сопр жени двух вычислитель-НыХ МАшиН

Country Status (1)

Country Link
SU (1) SU805296A1 (ru)

Similar Documents

Publication Publication Date Title
US4488218A (en) Dynamic priority queue occupancy scheme for access to a demand-shared bus
CA1193689A (en) Circuitry for allocating access to a demand-shared bus
US4463445A (en) Circuitry for allocating access to a demand-shared bus
CA2199571C (en) Creating multi-port ram with tdm
US4611275A (en) Time sharing device for access to a main memory through to a single bus connected between a central computer and a plurality of peripheral computers
SU805296A1 (ru) Устройство дл сопр жени двух вычислитель-НыХ МАшиН
JPS61136154A (ja) 電気通信装置に使用するマイクロプロセツサのインターフエース装置
JP3204308B2 (ja) マイクロコンピュータ及びそのテスト方法
SU1621040A1 (ru) Устройство сопр жени дл неоднородной вычислительной системы
SU1417651A1 (ru) Микропроцессорна система с встроенным контролем
SU1635188A1 (ru) Устройство дл сопр жени ЭВМ с периферийной системой
SU1149239A1 (ru) Устройство дл обмена информацией
SU1264192A1 (ru) Устройство дл сопр жени двух электронно-вычислительных машин с внешними абонентами
EP0284094B1 (en) Tandem priority resolver
SU1304031A1 (ru) Устройство дл сопр жени в резервированной многопроцессорной системе
SU1161946A1 (ru) Устройство дл управлени доступом к пам ти
SU1709312A1 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1262574A2 (ru) Запоминающее устройство с контролем информации при записи
SU1596339A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
SU1012235A1 (ru) Устройство дл обмена данными
SU1388883A1 (ru) Устройство межмодульной св зи дл системы коммутации сообщений
SU1156083A1 (ru) Устройство дл сопр жени
SU1695311A1 (ru) Многоканальное устройство дл сопр жени ЭВМ
SU1487052A1 (ru) Устройство для сопряжения эвм с магистралью системы
SU934466A1 (ru) Устройство микропроцессорной св зи