SU803112A1 - Устройство тактовой синхронизации - Google Patents

Устройство тактовой синхронизации Download PDF

Info

Publication number
SU803112A1
SU803112A1 SU782683657A SU2683657A SU803112A1 SU 803112 A1 SU803112 A1 SU 803112A1 SU 782683657 A SU782683657 A SU 782683657A SU 2683657 A SU2683657 A SU 2683657A SU 803112 A1 SU803112 A1 SU 803112A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control unit
unit
signal
Prior art date
Application number
SU782683657A
Other languages
English (en)
Inventor
Александр Евгеньевич Красковский
Евгений Васильевич Жуков
Original Assignee
Ленинградский Ордена Ленина Институтинженеров Железнодорожного Транспортаимени Академика B.H.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Институтинженеров Железнодорожного Транспортаимени Академика B.H.Образцова filed Critical Ленинградский Ордена Ленина Институтинженеров Железнодорожного Транспортаимени Академика B.H.Образцова
Priority to SU782683657A priority Critical patent/SU803112A1/ru
Application granted granted Critical
Publication of SU803112A1 publication Critical patent/SU803112A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ

Claims (2)

  1. Изобретение относитс  к радиотехнике и может использоватьс  в аппаратуре передачи данных, в частности в регенераторах радиоканала. Известно устройство тактовой синхронизации , содержащее последовательно соединенные опорный генератор, первый блок управлени , блок дискретной автоподстройки , блок усреднени  и астатическое звено регулировани , выход которого подключен к входам блоков выделени  чередующихс  и нечередующихс  импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулировани , другой выход которого подключен ко второму входу первого блока управЛенин , третий вход которого соединен с другим выходом блока усреднени , второй вход которого соединен с первым выходом анализатора и первым входом второго блока управлени , первый выход которого через элемент ИЛИ подключен к другому входу блока днекретной автоподстройки, выход которого подключен к входу формировател  зоны, выход которого подключен к первому входу анализатора и второму входу второго блока управлени , второй выход которого подключен к другому входу элемента ИЛИ, при этом выход выделител  фронтов подключен ко второму входу анализатора и к третьему входу второго блока управлени , а его входы соединены соответственно с третьим выходом опорного генератора и выходом блока дискретной автоподстройки I. Однако известное устройство имеет низкую точность. Цель изобретени  - повыщение точности . Дл  этого в устройство тактовой синхронизации , содержащее последовательно соединенные опорный генератор, первый блок управлени , блок дискретной автоподстройки , блок усреднени  и астатическое звено регулировани , выход которого подключен к входам блоков выделени  чередующихс  и нечередующихс  импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулировани , другой выход которого подключен ко второму входу первого блока управлени , третий вход которого соединен с дру гим выходом блока усреднени , второй вход которого соединен с первым выходом анализатора и входом второго блока управлени , первый выход которого через элемент ИЛИ подключен к другому входу блока дискретной автоподстройки, выход которого подключен к входу формировател  зоны, выход которого подключен к первому входу анализатора и второму входу второго блока управлени , второй выход которого подключен к другому входу элемента ИЛИ, при этом выход выделител  фронтов подключен к второму входу анализатора и третьему второго блока управлени , а его входы соединены соответственно с третьим выходом опорного генератора и выходом блока дискретной автоподстройки, введены первый, второй интеграторы и блок распознавани , причем выходы блоков выделени  чередующихс  и нечередующихс  импульсов через первый интегратор подключены к четвертому входу второго блока управлени , а второй выход выделител  фронтов через блок распознавани  - к п тому входу второго блока управлени , причем выход формировател  зоны подключен к второму входу блока распознавани , выход которого подключен к щестому входу второго блока управлени  и через второй интегратор - к третьему входу анализатора, второй выход которого подключен к другому входу второго интегратора. При этом блок распознавани  выполнен в виде элементов И, ИЛИ, счетчиков и триггеров, причем выход первого элемента И через последовательно соединенные первый , второй счетчики и триггер подключен к входу второго элемента И, а выход третьего элемента И через третий, счетчик подключен к входу элемента ИЛИ, другой вход которого соединен с выходом второго счетчика , причем выход четвертого счетчика подключен к вторым входам первого, второго , третьего счетчиков и другому входу второго элемента И, при этом выход первого счетчика подключен к другому входу триггера , причем входы первого и третьего элементов И и выходы второго элемента И и элемента ИЛИ  вл ютс  соответственно входами и выходами блока распознавани . На фиг. 1 представлена структурна  электрическа  схема предложенного устройства; на фиг. 2 - вариант выполнени  блока распознавани . Устройство тактовой синхронизации содержит опорный генератор 1, первый блок 2 управлени , блок 3 дискретной автоподстрой ки, блок 4 усреднени , астатическое звено 5 регулировани , блок 6 выделени  чередующихс  импульсов, блок 7 выделени  нечередующихс  импульсов, первый и второй интеграторы 8 и 9 соответственно, элемент ИЛИ 10, анализатор 11, формирователь 12 зоны, второй блок 13 управлени , выделитель 14 фронтов, блок 15 распознавани , блок 15, состо щий из (см. фиг. 2) первого , второго, третьего элементов И 16, 17, 18 соответственно, первого, второго, третьего, четвертого счетчиков 19, 20, 21 и 22 соответственно , элемента ИЛИ 23 и триггера 24. Устройство работает следующим образом . В выделителе 14 фронтов осуществл етс  дискретизаци  временного положени  фронтов входного сигнала, дл  чего на один из входов выделител  фронтов поступает сигнал с выхода опорного генератора 1. Выделенные фронты попадают на вход блоков 15 и 13. Если на вход устройства тактовой синхронизации (УТС) поступает щум или сильнозащумленный полезный сигнал, то блок 15 формирует сигнал на отключение с помощью второго блока управлени  13 цепи фазовой подстройки. Если на вход УТС поступает полезный сигнал, то блок 15 формирует сигнал на включение второго блока 13 управлени  цепи подстройки. Выделенные фронты входного сигнала поступают на вход блока 3 дискретной автоподстройки опорного генератора 1 косвенным способом. Подстройку осуществл ют с помощью второго блока 2 управлени , на вход которого через блок 4 усреднени  поступает сигнал с выхода блока 3. Астатическое звено 5 регулировани  выполн ет операцию компенсации расстройки частоты генератора 1 относительно частоты входного сигнала. Дл  этого на вход астатического звена 5 поступает сигнал с выхода опорного генератора 1, а также с выхода блока 4 усреднени . Компенсацию расстройки осуществл ет первый блок 2 управлени . В синхронном режиме работы формирователь 12 и второй блок 13 управлени  осуществл ют селекцию фронтов входного сигнала по величине временных искажений. Критерием наступлени  синхронизма служит результат интегрировани  числа импульсов в первом интеграторе 8, на вход которого поступают чередующиес  и нечередующиес  импульсы с блоков 6 и 7. При этом сигнал с выхода формировател  12 поступает на второй блок 13 управлени , в результате чего этот блок начинает выполн ть операцию селекции фронтов. Одновременно второй блок 13 управлени  разрывает пр мую цепь (без временной зоны) прохождени  фронтов на вход блока 3. Эта цепь  вл етс  действующей только при переходных процессах, т. е. во врем  установлени  состо ни  синхронизма. Признаком отсутстви  состо ни  синхронизма  вл етс  результат интегрировани  числа импульсов, попадающих за пределы временной зоны, при условии, что на вход УТС поступает информационный сигнал. При этом сигнал на выходе блока 15, который осуществл ет установку «О второго интегратора 9, отсутствует. Следовательно , интегратор 9 будет заполн тьс  и формировать сигнал отсутстви  состо ни  синхронизма. Сигнал с выхода анализатора 11 включает малый коэффициент усреднени  в блоке 4. При этом УТС переходит в режим быстрого поиска состо ни  синхронизма . На фиг. 2 приведена схема блока 15 распознавани . Схема работает следующим образом. Сигналы с выхода формировател  12 зоны поступают на элементы 16 и 18. Одновременно на другие входы этих же элементов подаютс  импульсы фронтов входного сигнала с выделител  14 фронтов. Так как на один из входов элемента И 16 подаютс  импульсы зоны с пр мого выхода формировател  12, а на элемент И 18 - с инверсного, то, следовательно, элементы И 16 и 18 выполн ют операцию селекции фронтов, попадающих в интервал зоны и не попадающих в нее, т. е. на выходе элемента И 16 будут фронты, попавщие в зону, а на выходе элемента И 18 - попадающие за пределы длительности зоны. Счетчик 22 определ ет объем выработки числа фронтов, поступающих в блок, т. е. каждый раз при заполнении емкости счетчика 22 импульсами фронтов, на выходе счетчика 22 по вл етс  сигнал обнулени  счетчиков 19, 21 и 22. Счетчик 21 и последовательно соединенные счетчики 19 и 20 определ ют соответственно число фронтов (из общего объема выборки), попавщих за пределы зоны и в интервал зоны. Если будет заполнен импульсами фронтов либо счетчик 21, либо счетчики 19 и 20, сигнал с одного из выходов указанных счетчиков через элемент ИЛИ 23 откроет второй блок 13 управлени , и фронты входного сигнала с выхода выделител  14 начнут поступать на второй блок 13 управлени . Така  ситуаци  возникает только в том случае, если основна  часть анализируемой выборки фронтов находитс  либо в интервале зоны, либо за ее пределами. Одновременно с открытием второго блока 13 управлени  триггер 24 переводитс  в «О, элемент И 17 закрываетс  и тем самым запрещает выключение второго блока 13 управлени  по окончании анализа объема выборки. Если число фронтов, попавших в зону, оказалось таким, что заполнилась только емкость счетчика 19, то тогда триггер 24 перейдет в «1, элемент И 17 откроетс  и, в момент окончани  анализа выборки, второй блок 13 управлени  закроетс , т. е. поступление фронтов с выхода выделител  14 на вход второго блока 13 управлени  пре кратитс . Отмеченна  ситуаци  характерна при действии на входе УТС импульсов щума, либо сильно защумленного полезного сигнала. Счетчик 19 заполн етс  и при действии на входе УТС информационных посылок, что вс кий раз переводит триггер 24 в «1. Однако в этих случа х, когда основна  часть объема выработки фронтов находитс  либо в зоне, либо за ее пределами, заполн етс  соответственно счетчик 20 или счетчик 21. Ц результате триггер 24 возвращаетс  в «О, второй блок 13 управлени  остаетс  открытым , т. е. подстройка разрещаетс . Так протекает операци  распознавани  информационного сигнала и щума. Предложенное устройство обеспечивает врем  удержани  состо ни  синхронизма при перерывах св зи и действии щума на входе УТС пор дка 15-30 мин, сохран ет высокую цикловую устойчивость тактовой синхронизации при любых интенсивност х мультипликативной и аддитивной помех; обеспечивает минимальный эффект накоплени  фазовых сдвигов, обусловленных многолучевостью и качанием времени распространени  сигнала. Формула изобретени  1. Устройство тактовой синхронизации, содержащее последовательно соединенные опорный генератор, первый блок управлени , блок дискретной автоподстройки, блок усреднени  и астатическое звено регулировани , выход которого подключен к входам блоков выделени  чередующихс  и нечередующихс  импульсов, причем второй выход опорного генератора подключен к другому входу астатического звена регулировани , другой выход которого подключен к второму входу первого блока управлени , третий вход которого соединен с другим выходом блока усреднени , второй вход которого соединен с первым выходом анализатора и первым входом второго блока управлени , первый выход которого через элемент ИЛИ подключен к другому входу блока дискретной аВТОподстройки, выход которого подключен к входу формировател  зоны, выход которого подключен к первому входу анализатора и второму входу второго блока управлени , второй выход которого подключен к другому входу элемента ИЛИ, при этом выход выделител  фронтов подключен к второму входу анализатора и третьему входу второго блока управлени , а его входы сое- . динены соответственно с третьим выходом опорного генератора и выходом блока дискретной автоподстройки, отличающеес  тем, что, с целью повыщени  точности, введены первый, второй интеграторы и блок распознавани , причем выходы блоков выделени  чередующихс  и нечередующихс  импульсов через первый интегратор подключены к четвертому входу второго блока управлени , а второй выход выделител  фронтов через блок распознава«и  - к п тому входу второго блока управлени , причем выход формировател  зоны подключен к второму входу блока распознавани , выход которого подключен к шестому входу второго блока управлени  и через второй интегратор - к третьему входу анализатора, второй выход которого подключен к другому входу ВТО рого интегратора.
  2. 2. Устройство по п. 1, отличающеес  тем, что блок распознавани  выполнен в виде элементов И, ИЛИ, счетчиков и триггеров , причем выход первого элемента И через последовательно соединенные первый, второй счетчики и триггер, подключен к входу второго элемента И, а выход третьего элео- мента И через третий счетчик подключен к входу элемента ИЛИ, другой вход которого соединен с выходом второго счетчика, причем выход четвертого счетчика подключен к вторым входам первого, второго, третьего счетчиков и другому входу второго элемента И, при этом выход первого счетчика подключен к другому входу триггера, причем входы первого и третьего элементов И и выходы второго элемента И и элемента ИЛИ  вл ютс  соответственно входами и выходами блока распознавани . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР по за вке № 2423655/18-09, кл. Н 04 L 7/08, 1976 (прототип).
SU782683657A 1978-11-09 1978-11-09 Устройство тактовой синхронизации SU803112A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782683657A SU803112A1 (ru) 1978-11-09 1978-11-09 Устройство тактовой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782683657A SU803112A1 (ru) 1978-11-09 1978-11-09 Устройство тактовой синхронизации

Publications (1)

Publication Number Publication Date
SU803112A1 true SU803112A1 (ru) 1981-02-07

Family

ID=20793217

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782683657A SU803112A1 (ru) 1978-11-09 1978-11-09 Устройство тактовой синхронизации

Country Status (1)

Country Link
SU (1) SU803112A1 (ru)

Similar Documents

Publication Publication Date Title
US4657406A (en) Timing generating device
CA1064159A (en) Phase locked circuits
US6351165B1 (en) Digital jitter attenuator using an accumulated count of phase differences
SU803112A1 (ru) Устройство тактовой синхронизации
US3370252A (en) Digital automatic frequency control system
KR100701970B1 (ko) 디지털 신호를 샘플링하는 경우에 샘플링 클럭을 동기화하기 위한 디바이스
US4771442A (en) Electrical apparatus
SU1015502A1 (ru) Устройство тактовой синхронизации регенератора
KR910019455A (ko) 촬상시스템의 동기회로 및 카운터
SU1283992A1 (ru) Устройство тактовой синхронизации регенератора
RU2166838C1 (ru) Способ получения заданной частоты
SU978380A1 (ru) Усредн ющее устройство с блокировкой
SU489238A1 (ru) Устройство фазировани регенераторов цифрового сигнала дл радиоканалов
SU907467A2 (ru) Измеритель искажений вершины импульсов
SU1691937A1 (ru) Устройство корректировки фазы дл схем синхронизации
SU723107A1 (ru) Имитатор сигналов акустического зонда
SU661813A1 (ru) Перестраивающий делитель частоты
SU1536519A1 (ru) Устройство дл приема относительного биимпульсного сигнала
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU882012A1 (ru) Устройство тактовой синхронизации регенератора радиоканала
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
SU777882A1 (ru) Устройство коррекции фазы
SU953703A2 (ru) Многоканальный программируемый генератор импульсов
SU907838A2 (ru) Устройство цикловой синхронизации
SU708498A1 (ru) Генератор ступенчатого напр жени