Claims (2)
IS входами первого и второго элементов И-НЕ, а управл ющие входы подключены к выходам первого счетчика и информационным входам регистра, выходы кото юго соединены с основньп и выход20 ными шинами, а вход записи подключен к дополнительной выходной шине, к вто- рюму входу первого элемента И-НЕ и через первый инвертор к второму входу второго элемента И-НЕ, при этом выход мультиплексора соединен с первым входом третьего элемента И-НЕ, а выход первого элемента И-НЕ подключен к счет ному входу первого счетчика, введены второй счетчик, селектор импульсов и второй инвертор, вход которого соединен с шиной тактировани , а выход - с вторым входом- третьего элемента И-НЕ, выход которого через селектор импульсов подключен к входу сброса второго счетчика, счетный вход которого соеди-, нен с выходом второго элемента И-НЕ, а выход старшего разр да - с дополнительной выходной шиной. Функциональна схема сенсорного ком мутатора представлена на чертеже. Коммутатор содержит мультиплексор каждый из информационных входов которо го соединен с соответствующей сенсорной площадкой 2, стробирующий вход - с шиной 3 .тактировани и первыми входа ми первого и второго элементов И-НЕ 4,5, а управл ющие вХоды подключены к выходам первого счетчика 6 и информационным входам регистра 7, выходы которого соединены с основными выходн ми шинами 8, а вход записи подключен к дополнительной выходной шине 9, к второму входу первого элемента И-НЕ 4 и через первый инвертор 10 к второму входу второго элемента И-НЕ 5. Выход мультиплексора соединен с первым входом третьего элемента И-НЕ 11, а выход первого элемента И-НЕ 4 подключен к счетному входу первого счетчика 6,. Вход второго инвертора 12 соединен с шиной 3 тактировани , а выход - с вторым входом третьего элемента И-НЕ I выход которого через селектор 13 импульсов подключен к входу сброса второ го счетчика 14, счетный вход которо соединен с выходом второго элемента И-НЕ 5, а выход старшего разр да - с дополнительной выходной шиной 9. Сенсорный коммутатор работает следующим образом. В исходном состо нии тактовые импульсы с шины 3 тактировани проход т на выход мультиплексора I с некоторой задержкой и поступают на первый вход элемента H-4iE II, на второй вход которюго поступает инвертированна так това пocлeдoвaтeльkocть через инвертор 12. На выходе элемента И-41Е 11 при этом формируютс короткие паразитные импульсы, длительность которых определ етс разностью задержек прохождени импульсов через мультиплексо инвертор 12. Эти импульсы не про--од т на вход сброса счетчика 14, так ак поглощаютс селектором 13 импульов 13, и на выходе старшего разр да четчика 14 сохран етс высокий потенциал . Порог селекции селектора 13 устаавливаетс в 2-3 раза большим, чем лительность паразитных импульсов. Высоким потенциалом на выходе счет- чика 14 через инвертор Ю запираетс элемент И-НЕ 5, и тактовые импульсы не проход т на счетный вход счетчика 14. Высокий потенциал сохран етс также на дополнительной выходной шине 9, ,на вхо- де записи регистра 7 и на соответствующем входе элемента И-НЕ 4. Тактовые импульсы, поступающие на вход элемента И-НЕ 4, проход т на счетный вход счетчика 6, который переключаетс с приходом каждого тактового импульса по переднему фронту. На выходах счетчика 6 происходит Последовательный перебор всех П комбинаций и тем самым сканирование всех П сенсорных площадок 2, под- ключенных к входам мультиплексора I. При касании оператором какой- либо сенсорной площадки 2 на выход мультиплексора I проход т тактовые импульсы с дополнительной задержкой. При этом на выходе элемента И-НЕ 11 выдел ютс импульсы, совпадающие по времени с задним фронтом тактового импульса и по длительности превышающие порог селекции селектора 13 импульсов. Эти импульсы Проход т через селектор иммульсов и обнул ют счетчик 14. На выходе счетчика формируетс потенциал низкого уровн на все касани оператором сенсорной площадки 2. . Потенциалом низкого уровн загпграетс элемент И-НЕ 4, и тактовые импульсы не проход т на счетный вход счетчика 6, На выходах счетчика 6 сохран етс кодова комбинаци , соответствующа номеру сенсорной площадки 2, которой коснулс оператор. В момент перехода на выходе счетчика 14 потенциала высокого уровн в низкий происходит запись соответствующей кодовой комбинации в регистр 7. Одновременно через инвертор 10 открываетс элемэнт И-НЕ 5, и тактовые импузпэсы проход т на счетный вход счет. чика 14. Пока оператор касаетс сенсорной площадки, счетчик 14 переключаетс по переднему фронту тактового импульса и обнул етс импульсами установки в нулевое состо ние по задналу фронту так .тового импульсу. (Досто ние на выходе старшего разр да счетчика 14 не мен етс . При отпускании сенсорной площадки импущ сы установки в нулевое состо ние на счетчик 14 не ступают. Как только счетчик 14 насчит и - 2импульсов, на выходе старшего р р да счетчика 14 по вл етс по ешшал высокого уровн , и сенсорный коммутатор приходит в исходное состо ние. Вре м заполнени счетчика 14 определ ет минимальное , на которое сенсор- на площадка должна быть освобо вд«1а, чтобы могло зафиксироватьс новое на жатие. Число разр дов счетчика 14 определ етс из соотношени eog,-|, где F - частота тактовых импульсов. Формула из.обретени Сенсорный коммутатор, сод жащий мультиплексор, каждый из информационных входов которого соединен с соотвег ствующей сенсорной площадкой, стро .бйруюший вход - с 1шга1 й тактировани и первыми входами первого и второго эл« 1ентов И-НЕ, а управл ющие входы подключены к выходам первого счетчика и информационным входам регистра, выходы которого соединены с основными выходными шинами, а вход записи подключен к дополнительной выходной шине, к второму входу первого элемента И-НЕ и через первый инвертор к второму входу второго элемента И-НЕ, при этом выход мультиплексора соединен с первым входом третьего элемента И-НЕ, а выход первого элемента И-НЕ подключен к счетному входу первого счетчика, отличающийс тем, что, с целью повышени надежности, введены второй счетчик, селектор импульсов и второй , вход которого соединен с шиной тактировани а выход - с вторым входом третьего элемента И-НЕ, выход которого через селектор импульсов подключен к входу сброса второго счетчика , счетный вход которого соединен с выходом второго элемента И-НЕ, а выход старшего разр да - с дополнительной выходной шиной. Источники информации, прин тые во внимешме при экспертизе I. Авторское свидетельство СССР № 428553, кл. Н 03 К t7/66, 18.11.71. The IS inputs of the first and second elements are NAND, and the control inputs are connected to the outputs of the first counter and information inputs of the register, whose outputs are south to main and output buses, and the recording input is connected to an additional output bus to the second input AND-NOT element and through the first inverter to the second input of the second AND-NOT element, while the multiplexer output is connected to the first input of the third AND-NOT element, and the output of the first AND-NOT element is connected to the counting input of the first counter, the second counter is entered, selector imp The second inverter, whose input is connected to the clock bus, and the output to the second input is the third NAND element, the output of which is connected via the pulse selector to the reset input of the second counter, the counting input of which is connected to NOT, and the high-end output is with an additional output bus. The functional diagram of the sensory commutator is shown in the drawing. The switchboard contains a multiplexer each of the information inputs of which is connected to the corresponding touch pad 2, the gate input is connected to the bus 3. And the first inputs of the first and second elements AND-NOT 4.5, and the control inputs are connected to the outputs of the first counter 6 and information inputs of the register 7, the outputs of which are connected to the main outputs of the bus 8, and the record input is connected to the additional output bus 9, to the second input of the first AND-NO element 4 and through the first inverter 10 to the second input of the second AND-NOT element 5. Outputthe multiplexer is connected to the first input of the third element AND-NOT 11, and the output of the first element AND-NOT 4 is connected to the counting input of the first counter 6 ,. The input of the second inverter 12 is connected to the 3-clock bus, and the output is connected to the second input of the third AND-HE element whose output through the pulse selector 13 is connected to the reset input of the second counter 14, the counting input of which is connected to the output of the second AND-HE element 5, and the high-order output is with an additional output bus 9. The touch switch operates as follows. In the initial state, the clock pulses from the 3 clocking bus pass to the output of multiplexer I with a certain delay and arrive at the first input of the H-4iE II element, the second input of which receives the inverted solenoid through the inverter 12. At the output of the I-41E 11 element short parasitic pulses are formed, the duration of which is determined by the difference in delays in the passage of pulses through the multiplexer inverter 12. These pulses are not transmitted to the reset input of the counter 14, so they are absorbed by the selector 13 of the pulses 13, and ode Meters withstand significant bit 14 is maintained high potential. The selection threshold of the selector 13 is set 2-3 times larger than the longevity of the parasitic pulses. The high potential at the output of the counter 14 through the inverter Yu locks the AND-HE element 5, and the clock pulses do not pass to the counter input of the counter 14. The high potential is also stored on the additional output bus 9,, at the input of the register record 7 and at the corresponding input of the element is NOT 4. The clock pulses entering the input of the element AND NOT 4 are passed to the counting input of the counter 6, which switches with the arrival of each clock pulse on the leading edge. At the outputs of counter 6, a sequential enumeration of all P combinations occurs and, thus, all P sensor pads 2 connected to the multiplexer I inputs are scanned. When the operator touches any touch pad 2, the clock with additional delay passes through the multiplexer I output. At the same time, at the output of the NANDI element 11, pulses are selected which coincide in time with the falling edge of the clock pulse and exceed in duration the selection threshold of the pulse selector 13. These pulses pass through the selector dial and zero the counter 14. At the output of the counter, a low level potential is formed at all contacts by the operator of the touch pad 2.. The low-level potential is charged to the AND-HE element 4, and the clock pulses do not pass to the counting input of counter 6. At the outputs of counter 6, a code combination is stored corresponding to the number of the touch pad 2 that the operator has touched. At the moment of the transition at the output of the high potential level counter 14 to low, the corresponding code combination is written to the register 7. At the same time, the AND-HE element 5 is opened through the inverter 10, and the clock pulses are passed to the counting input. 14. While the operator touches the touch pad, the counter 14 switches over the leading edge of the clock pulse and zeroes the setting pulses on the zero front edge of the so-called pulse. (The state at the output of the most significant bit of the counter 14 does not change. When the sensor pad is released, the impulses of the installation do not step into the zero state. As soon as the counter has 14 counts and - 2 pulses, the output of the highest row of the counter 14 The level is high, and the touch switch returns to its initial state. The filling time of counter 14 determines the minimum that the sensor must be released to ≈ 1a so that a new one can be detected for compression. is from the relation eog, - |, where F is the clock frequency. Formula of the Invention A touch switch, containing a multiplexer, each of the information inputs of which is connected to the corresponding touch pad, the building input is from 1 step to 1 clock and the first inputs of the first and second el and I NOT, and the control inputs are connected to the outputs of the first counter and information inputs of the register, whose outputs are connected to the main output buses, and the record input is connected to the additional output bus, to the second input of the first NAND element and through the Inverter to the second input of the second NAND element, wherein the multiplexer output is connected to the first input of the third NAND element, and the output of the first NAND element is connected to the counting input of the first counter, characterized in that, in order to improve reliability, the second counter, the pulse selector and the second, whose input is connected to the clocking bus and the output to the second input of the third NAND, whose output through the pulse selector is connected to the reset input of the second counter, the counting input of which is connected to the output of the second element That NAND, and the output of the older bit - with an additional output bus. Sources of information accepted in the interception at examination I. USSR author's certificate No. 428553, cl. H 03 K t7 / 66, 18.11.71.
2. Авторское свидетельство СССР № 575773, кл. Н 03 К 17/ОО, IO.05.76 (прототип).2. USSR author's certificate No. 575773, cl. H 03 K 17 / OO, IO.05.76 (prototype).