SU769521A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU769521A1 SU769521A1 SU782660965A SU2660965A SU769521A1 SU 769521 A1 SU769521 A1 SU 769521A1 SU 782660965 A SU782660965 A SU 782660965A SU 2660965 A SU2660965 A SU 2660965A SU 769521 A1 SU769521 A1 SU 769521A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- register
- counter
- code
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к области вычислительной техники и предназначено дл преобразовани частотных сигналов в цифровой код и ввода его в управл ющую вычислительную машину (УВМ).
Известно устройство дл ввода частотных сигналов, содержаи1,ее коммутатор частотных сигналов, формирователь временных интервалов и счетчик измерени 1.
Недостатком известного устройства вл етс ограниченность функциональных возможностей .
Наиболее близким техническим решением к изобретению вл етс устройство, содержаш ,ее первый коммутатор, преобразователь код-врем и первый счетчик 2.
Недостатком этого устройства вл етс отсутствие управлени преобразователем частотных сигналов от УВМ и ввода в нее цифрового кода, ограниченна программна настройка режимов работы и параметров преобразоваии , низкое быстродействие .
Целью изобретеии вл етс повышение быстродействи устройства.
Поставленна цель достигаетс тем, что устройство содержит второй и третий коммутаторы , первый и второй регистры, формирователь импульсов, блок сиихронизации , формирователь кода, блок сопр жени
и второй счетчик, первый вход преобразовател код - врем соедииеи с первым выходом блока сонр л ени , первым входом первого регистра, первым входом второго 5 счетчика н иервым входом второго регистра , второй вход - с выходом формировател кода, третий вход - с иервым выходом блока синхронизации, выход - с цервым входом блока синхронизацни
10 и вторым входом второго счетчнка, третнй вход которого соединен со вторым выходом блока сопр жени , вторым входом первого регистра, первым входом формировател импульсов, вторым входом блока
15 синхронизации и вторым входом второго регистра, выход - с третьим входом второго регистра и третьим входом блока синхронизации , четвертый и п тый входы которого соединены с выходамн второго коммутатора, шестой вход - с третьим выходом блока сонр женн , второй выход - с четвертым входом второго счетчика, третий выход - е входом первого счетчнка, четвертый выход - с первым входом блока
25 сопр жени н четвертым входом второго регистра, п тый вход которого соединен с выходом первого счетчнка, шестой вход и выход - соответственно с четвертым выходом н вторым входом блока сопр жени ,
30 первый вход первого коммутатора соедииен
с первым выходом первого регистра, второй вход - с первым выходом формировател импульсов, выход - с первым входом второго комментатора, второй вход которого соедннеп с выходом третьего коммутатора, третий вход - со вторым выходом первого регистра, третий вход которого соединен с п тым выходом блока сопр жени и первым входом формировател кода, третий выход - с входом третьего коммутатора, четвертый выход - со вторым входом формировател импульсов, п тый вход - с третьим входом блока сопр жепи , шестой и седьмой выходы которого соединены с вторым входом формировател кода и третьим входом формировател импульсов соответственно.
На чертеже представлена блок-схема устройства.
Устройство содержит третий коммутатор
1(эталонных частот), первый коммутатор
2(частот), блок сопр жени 3, формирователь кода 4, второй коммутатор 5, первый регистр 6, преобразователь код - врем 7, формирователь импульсов 8, первый счетчик 9, блок синхронизации 10, второй регистр 11 и второй счетчик 12.
Устройство работает следующим образом .
В начале работы со входа устройства сигнал установкн в исходное состо ние поступает на вход блока сопр жени 3, с выхода которого осуществл етс установка в исходное состо ние нервого регистра 6, формировател импульсов 8, блока сипхроппзации 10, второго регистра 11 и второго счетчика 12.
В режиме ввода кода экспозиции па соответствующие входы блока сопр жени 3 ноступают адресные (АДР) и информационные (ИНФ) сигналы. По сигналу выдачи (ВДЧ); поступающему на соответствующий вход блока сопр жени 3, последний формирует сигнал, обеспечивающий занесение информационных сигналов в формирователь кода 4, соответствующих первому слову кода экспозиции. После этого с выхода блока сопр жени 3 на выход устройства поступает сигнал ответа (ОТВ). Занесение последующего слова кода экспозиции осуществл етс аналогичным образом с изменением кода адресных сигналов (АДР).
- В режиме работы устройства на преобразование частотного сигнала осуществл етс ввод кода программы настройки, клапанирование нервого коммутатора 2, коммутаци эталонной частоты и запуск преобразованн частотного сигнала. В данном режиме на соответствующие входы устройства поступают адресиые сигналы, соответствующие данному режиму, и информационные сигналы, соответствующие коду программы настройки. При поступлении сигнала (ВДЧ) иа вход блока 3 на выходе иоследнего формируетс сигнал, который ноступает на вход первого регистра 6, обеспечивает занесение кода программы настройки . Этим же сигналом устанавливаетс в исходиое состо ние второй регистр 11, второй счетчик 12 и заноситс обратное значение кода экспозиции с выхода формировател кода 4 на вход преобразовател код- врем . Сигнал ответа (ОТВ) с выхода блока сопр жени 3 иоступает па выход устройства. После этого с соответствующих входов устройства снимаютс сначала сигнал ВДЧ, а затем сигналы АДР и ИНФ. При этом с выхода блока 3 выдаетс импульсный сигнал на вход формировател 8, который в зависимости от признака тииа адресации, поступающего с выхода регистра 6 на вход формировател 8, осуществл ет формирование соответствующих сигналов.
Сигналом с входа коммутатора 2 осуществл етс в нем стробированне частотных сигиалов (/1... /„) со входом 13... 13„ устройства , коммутируемых сигналами номера канала, поступающими с первого регистра
6 на вход первого коммутатора 2. Последние с выхода коммутатора 2 поступают на вход второго коммутатора 5. Сигналом с выхода первого регистра 6, поступающим на вход третьего коммутатора 1, осуществл етс выбор одной нз эталонных частот. В коммутаторе 5 осуществл етс переключенне измер емой и эталонной частот в зависимости от значени призпака метода преобразовани частотного сигнала, ноступающего с выхода регистра 6, таким образом , что частотиый сигнал, определ ющий врем экспозпции, иоступает на одип вход блока синхронизации 10, а сигнал, формирующий цифровой код, поступает иа другой
вход последнего.
Сигналом с выхода блока сопр жени 3, поступающим на соответствующий вход блока 10, осуществл етс формирование па выходе последнего сигнала готовности,
который поступает па вход второго счетчика 12, обеспечива ирохождение снгнала фпкспрован1юй частоты на вход последнего. С выхода блока синхронизации поступает соответствующий спгнал иа вход преобразовател код-врем 7, обеспечива отсчет времени экспозиции. Сигнал измер емого частотного сигнала поступает через блок синхронизации 10 на вход первого счетчика 9, который осуществл ет формировапие цифрового кода, пропорционального измер емой частоте. После окончани преобразовани времени экспозиции в преобразователе 7 на выходе формирзетс сигиал , иоступающий на входы блока синхропнзации 10 и второго счетчика 12, обеспечива выключеппе последних.
При неисправности источника частотных сигиалоз и по достижении заданного контрольного времени измерени с выхода
счетчика 12 формируетс сигнал, постунающий на вход блока синхронизации 10, осуществл его выключением. Кроме того, сигнал с выхода счетчика 12 поступает на вход регистра 11, устанавлива в нем признак неисправности. Сигнал с выхода блока синхронизации 10, фиксирующий неготовность устройства, поступает на соответствующий вход второго регистра 11 и на вход сопр жени 3, где он клапанируетс сигналом признака маскировани , поступающим с выхода блока первого регистра 6. С выхода блока сопр жени 3 на выход устройства поступает сигнал запроса прерывани (ЭПР), обеспечивающий обмен информацией с УВМ в инициативном режиме.
В режиме выводацифрового кода, пропорционального измер емому частотному сигналу, на входы блока сопр жени 3 поступают адресные сигналы и управл ющий сигнал приема (ПРМ). На выходе блока сопр жени 3 вырабатываетс сигнал, поступающий на вход второго регистра 11 и обеспечивающий коммутацию первого слова цифрового кода, поступающего с выхода первого счетчика 9 на вход второго регистра 11 и далее с его выхода на вход блока сопр жени 3, который выдает его на вход устройства. Затем формируетс сигнал ответа, поступающий на выход блока сонр жени 3 и далее на выход устройства . Выдача последующего слова осуществл етс аналогичным образом с изменением кода адресных сигналов АДР. При этом одновременно с разр дами цифрового кода передаетс код состо ни , содержащий признаки неготовности и неисправности .
Таким образом, предложенное устройство обеспечивает повышение быстродействи при вводе группы частотных сигналов с однотипными параметрами преобразовани .
Claims (2)
- Формула изобретениУстройство дл ввода информации, содержащее первый коммутатор, преобразователь код-врем и первый счетчик, о тличающеес тем, что, с целью повышени быстродействи устройства, оно содержит второй и третий коммутаторы, первый и второй регистры, формирователь импульсов , блок синхронизации, формирователькода, блок сопр жени и второй счетчик, первый вход преобразовател код-врем соединен с первым выходом блока сопр жени , первым входом первого регистра, 5 первым входом второго счетчика и первым входом второго регистра, второй вход - с выходом формировател кода, третий вход - с первым выходом блока синхронизации , выход - с первым входом блокасинхронизации и вторым входом второго счетчика, третий вход которого соединен со вторым выходом блока сопр жени , вторым входом первого регистра, первым входом формировател импульсов, вторым5 входом блока синхронизации и вторым входом второго регистра, выход - с третьим входом второго регистра и третьим входом блока синхронизации, четвертый и п тый входы которого соединены с выходами второго коммутатора, шестой вход - с третьим выходом блока сопр жени , второй выход - с четвертым входом второго счетчика, третий выход - с входом первого счетчика, четвертый выход - с первым5 входом блока сопр жени и четвертым входом второго регистра, п тый вход которого соединен с выходом первого счетчика, шестой вход и выход - соответственно с четвертым выходом и вторым входом блока0 сопр жени , первый вход первого коммутатора соединен с первым выходом первого регистра, второй вход - с первым выходом формировател импульсов, выход - с первым входом второго коммутатора, второй вход которого соединен с выходом третьего коммутатора, третий вход - со вторым выходом первого регистра, третий вход которого соединен с п тым выходом блока сопр жени и первым входом формировател кода, третий выход - с входом третьего коммутатора, четвертый выход - со вторым входом формировател импульсов, п тый выход - с третьим входом блока сопр жени , шестой и седьмой5 выходы которого соединены с вторым входом формировател кода и третьим входомформировател импульсов соответственно.Источники информации, нрин тые во внимание при экспертизе0 1. Авторское свидетельство СССР № 373872, кл. Н ОЗК 13/20, 1965.
- 2. Авторское свидетельство СССР № 462283, кл. Н ОЗК 13/20, 1970.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782660965A SU769521A1 (ru) | 1978-08-25 | 1978-08-25 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782660965A SU769521A1 (ru) | 1978-08-25 | 1978-08-25 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU769521A1 true SU769521A1 (ru) | 1980-10-07 |
Family
ID=20783944
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782660965A SU769521A1 (ru) | 1978-08-25 | 1978-08-25 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU769521A1 (ru) |
-
1978
- 1978-08-25 SU SU782660965A patent/SU769521A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU769521A1 (ru) | Устройство дл ввода информации | |
SU1746393A1 (ru) | Устройство дл обучени операторов | |
SU1589286A1 (ru) | Устройство дл сопр жени датчиков аналоговых сигналов с вычислителем | |
SU1725827A1 (ru) | Электронный стетоскоп | |
SU824180A1 (ru) | Устройство дл регистрации информации | |
SU1700561A1 (ru) | Устройство дл ввода информации | |
SU1381419A1 (ru) | Цифровой измеритель длительности временных интервалов | |
JPS63127171A (ja) | Ic試験装置 | |
SU792573A1 (ru) | Формирователь импульсов | |
SU1624370A1 (ru) | Устройство дл функционального контрол больших интегральных схем | |
SU1458857A1 (ru) | Электронный таймер | |
SU855980A1 (ru) | Устройство формировани сигналов | |
JP2745775B2 (ja) | 同期動作適合測定装置 | |
SU1335996A1 (ru) | След щий умножитель частоты | |
SU991487A1 (ru) | Устройство дл отображени информации | |
SU1084823A1 (ru) | Устройство дл определени знака производной | |
SU1621145A1 (ru) | Устройство дл формировани серий импульсов | |
SU562920A1 (ru) | Формирователь-распределитель | |
SU1022056A1 (ru) | Устройство дл регистрации параметров однократных импульсных сигналов | |
SU849469A1 (ru) | Селектор-преобразователь импульсныхСигНАлОВ | |
SU766042A1 (ru) | Устройство дл опроса информационных датчиков | |
RU1786486C (ru) | Устройство микропрограммного управлени | |
SU957201A1 (ru) | Устройство дл определени экстремальных чисел | |
SU1226457A1 (ru) | Устройство дл обслуживани запросов с динамическим приоритетом | |
SU995326A1 (ru) | Коммутатор |