SU762129A1 - Цифровое фазосдвигающёе устройство 1 - Google Patents

Цифровое фазосдвигающёе устройство 1 Download PDF

Info

Publication number
SU762129A1
SU762129A1 SU782683083A SU2683083A SU762129A1 SU 762129 A1 SU762129 A1 SU 762129A1 SU 782683083 A SU782683083 A SU 782683083A SU 2683083 A SU2683083 A SU 2683083A SU 762129 A1 SU762129 A1 SU 762129A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
inputs
control
Prior art date
Application number
SU782683083A
Other languages
English (en)
Inventor
Anatolij S Chopenko
Yurij N Bolotnik
Original Assignee
Anatolij S Chopenko
Yurij N Bolotnik
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anatolij S Chopenko, Yurij N Bolotnik filed Critical Anatolij S Chopenko
Priority to SU782683083A priority Critical patent/SU762129A1/ru
Application granted granted Critical
Publication of SU762129A1 publication Critical patent/SU762129A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Изобретение относится к цифровым устройствам регулирования фазы управляющих импульсов тиристорных преобразователей.
Известны цифровые фазосдвигающие устройства, в которых код сдвига поступает на регистр записи кода фазового сдвига. При поступлении с нуль-органа импульса, 5 подлежащего задержке на ключевую схему, импульсы с генератора тактовой частоты через ключевую схему начинают поступать на вход двоичного счетчика. В момент равенства кодов регистра и кода счетчика на выходе ю схемы сравнения формируется импульс, задержанный на время, соответствующее коду фазового сдвига [1].
Недостаток устройства — большая сложность.
Наиболее близким по технической сущ- 15 ности к предлагаемому является дискретное фазосдвигающее устройство, которое имеет ключ, на один вход которого подключен выход генератора импульсов. Выход ключа подключен на вход двиочного счетчика, го выходы которого подключены ко входам многоразрядной схемы сравнения, на вторые входы' которой подключены выходы регистра записи кода, фазового сдвига. Выход
2
схемы сравнения соединен со вторым входом ключа. В этом устройстве формирование выходного импульса, задержанного на время соответствующее коду фазового сдвига, осуществляется с помощью ключевой схемы, двоичного счетчика импульсов, многоразрядной схемы сравнения и регистра записи кода фазового сдвига [2].
Недостатком этого устройства является низкая точность формирования фазового сдвига.
Цель изобретения — повышение точности формирования фазового сдвига.
Поставленная цель достигается тем, что устройство снабжено нуль-органом, линией задержки, элементом задержки, элементами И-1-И-(п + 1), ИЛИ-1-ИЛИ-п, триггерами управления элементами ИЛИ-1ИЛИ-η, многовходовым элементом ИЛИ и триггером управления элементом ,И-(п + 1)” и ключом, причем выход нуль-органа соединен с одним из входов элементов ИЛИ-1ИЛИ-η, выходы которых подключены на один из входов элементов И-1-И-п, выход генератора тактовой частоты подключен ко входу линии задержки, выходы которой подключены ко вторым входам элементов И-1762129
4
3
И-η, выходы элементов И-1-И-П соединены со входами многовходового элемента ИЛИ и с единичными входами триггеров управления элементами ИЛИ-1-ИЛИ-п, единичные выходы триггеров управления подключены ко входам элементов ИЛИ-1-ИЛИ-п, выход многовходового элемента ИЛИ соединен со входом элемента И-(п + 1) и с входом ключа, выход элемента И-(п + 1) соединен с входом установки в нуль двоичного счетчика и с входом элемента задержки, выход которого соединен с единичным входом триггера управления элементом И-(п +1) й ключом, единичный выход триггера управления подключен ко входу ключа, нуле* вой выход триггера управления подключен ко входу элемента И-(п + I), выход много разрядной схемы сравнения соединен с нулевыми входами триггеров управления элементами ИЛИ-1-ИЛИ-п и с нулевым входом триггера управления элементом И-(п +1) и ключом.
На чертеже представлена функциональная схема цифрового фазосдвигающего устройства.
Фазосдвигающее устройство содержит нуль-орган 1, генератор 2 тактовой частоты, линию 3 задержки, элементы 4 И-1иИ-п, на один вход которых подключены выходы линии 3 задержки, а на вторые выходы элементов 5 ИЛИ-1-ИЛИ-п, триггеры 6 управления элементами ИЛИ-1-ИЛИ-п, единичные выходы которых подключены на вторые входы элементов ИЛИЛ-ИЛИ-п, многовходовый элемент 7 ИЛИ, на вход которого подключены выходы элементов 4 И-1-И-п, элемент 8 И-(ή 4’ I), ключ.9, элемент 10 задержки, триггер 11 управления, двоичный счетчик 12, регистр 13 записи кода фазового сдвига, многоразрядную схему 14 сравнения, выход многоразрядной схемы сравнения является выходом устройства.
Запись кода на задержку осуществляется в регистре 13 записи кода фазового сдвига, импульс, подлежащий задержке, поступает с нуль-органа 1, на один из входов элементов 5 ИЛИ-1-ИЛИ-п, с выхода которых импульсы поступают на один из входов элемента 4 И-1-И-п, на вторые входы которых поступают импульсы с выходов линии задержек. В момент совпадения двух импульсов: одного с выхода одного из элементов 5 ИЛИ-1-ИЛИ-п и второго с выхода линии 3 задержки ид выходе одной из схем 4 И-1-Й-п появляется импульс, который по^ ступает на миоговходовой элемент 7 ИЛИ. и одновременно на единичные входы триггеров 6 управлений, устанавливая на единичных выходах триггеров управления единичные потенциалы и разрешая прохождение импульсов тактовой частоты с генератора 2 тактовой частоты через один из элементов 4 И-1-И-п,на выходе которого появляется импульс, поступивший на вход многовходового элемента 7 ИЛИ, с выхода многовходового элемента 7 ИЛИ первый импульс поступает одновременно на вход элемента 8И-(п+1) и ключ 9, на второй вход элемента 8 И-(п + 1) поступает единичный потенциал с нулевого выхода триггера управ} ления 11, разрешая прохождение первого импульса на вход установка нуля двоичного счетчика 12, устанавливая его в ноль, одновременно с выхода элемента 8 И-(п + 1) импульс поступает через элемент задержки 10 на единичный вход триггера 11 уп1« равления, устанавливая на его единичном выходе единичный потенциал и тем самым разрешая прохождение импульсов с выхода многовходового элемента 7 ИЛИ через ключевую схему 9 на вход двоичного счетчика 12. В момент равенства кодов двоичного счетчика 12 и регистра 13 на выходе многоразрядной схемы 14 сравнения появляется импульс, который поступает на управление тиристорами, одновременно этот импульс поступает и на нулевые входы триг геров управления элементами 5ИЛИ-1 — ИЛИ-п и нулевой вход триггера управления элементом 8 И-(п + 1) и ключом 9, устанавливая на единичных входах которых нулевые потенциалы, подготавливая тем самым схему к новому циклу работы.

Claims (1)

  1. Формула изобретения
    Цифровое фазосдвигающее устройство
    ,в для управления тиристорным преобразователем, содержащее генератор тактовой частоты, ключ, выход которого подключен на вход двоичного счетчика, выходы двоичного счетчика подключены ко входам многоразрядной схемы сравнения, на вторые входы
    И которой подключены выходы регистра записи кода фазового сдвига, отличающееся тем, что, с целью повышения точности формирования фазового сдвига, оно снабжено нульорганом, линией задержки, элементом задержки, элементами И-1 — И-(п + 1), ИЛИ-1 — ИЛИ-п, триггерами управления элементами ИЛИ-1 — ИЛИ-п, многовходовым элементом ИЛИ * и триггером управления элементом И-(п + 1) и ключом, причем выход нуль-органа соединен с од45 ним из входов элементов ИЛИ-1 ИЛИ-п, выходы которых подключены на один из входов элементов И-1 — И-η, выход генератора тактовой . частоты подключен ко входу линии задержки, выходы которой подключены ко вторым входам элементов И-1 —
    м И-η, выходы элементов И-1—И-л соединены -со входами многовходового элемен та ИЛИ и с единичными входами триггеров управления элементами ИЛИ-1—ИЛИ-п, единичные выходы триггеров управления под91 ключены ко входам элементов ИЛ И-1 — ИЛИ-п, выход многовходового элемента ИЛИ соединен со входом элемента И-(п + 1). и-с входом ключа, выход эле762129
    $
    мента И-(η + 1) 'соединен с входом установки в нуль двоичного счетчика и с входом элемента задержки, выход которого соединен с единичным входом триггера управления элементом И-(п + I) и ключом, единичный выход триггера управления подключен ко входу ключа, нулевой выход триггера управления подключен ко входу элемента И-(п + 1), выход многоразрядной схемы сравнения соединен с нулевыми входами триггеров управления элементами
    6
    ИЛИ-1 -ИЛИ-п и с нулевым входом триггера управления элементом И-(п + 1) и ключом.
SU782683083A 1978-11-09 1978-11-09 Цифровое фазосдвигающёе устройство 1 SU762129A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782683083A SU762129A1 (ru) 1978-11-09 1978-11-09 Цифровое фазосдвигающёе устройство 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782683083A SU762129A1 (ru) 1978-11-09 1978-11-09 Цифровое фазосдвигающёе устройство 1

Publications (1)

Publication Number Publication Date
SU762129A1 true SU762129A1 (ru) 1980-09-07

Family

ID=20792989

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782683083A SU762129A1 (ru) 1978-11-09 1978-11-09 Цифровое фазосдвигающёе устройство 1

Country Status (1)

Country Link
SU (1) SU762129A1 (ru)

Similar Documents

Publication Publication Date Title
SU762129A1 (ru) Цифровое фазосдвигающёе устройство 1
SU530463A1 (ru) Преобразователь частоты с переменным коэффициентом преобразовани
SU577673A1 (ru) Преобразователь кода в частоту
SU771682A1 (ru) Устройство дл преобразовани пол рных координат вектора в пр моугольные
SU705653A1 (ru) Генератор псевдослучайной последовательности импульсов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU688993A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU604154A1 (ru) -Канальный кольцевой распределитель
SU511589A1 (ru) Перестраиваемый фазоимпульсный многоустойчивый блок
SU1529431A1 (ru) Лини задержки
SU562797A1 (ru) Устройство дл числового пргораммного управлени
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени
SU706820A1 (ru) Устройство дл приведени объекта в заданное положение
SU617767A1 (ru) Устройство дл введени поправок в шкалу времени
SU499654A1 (ru) Генератор синхроимпульсов
SU391555A1 (ru) Генератор натуральных чисел
SU602939A1 (ru) Устройство сдвига информации
SU365823A1 (ru) Дискретный умножитель частоты следования
SU733105A1 (ru) Распределитель импульсов
SU489227A1 (ru) Счетное устройство с переменным коэффициентом делени
SU744569A1 (ru) Умножитель частоты
SU930626A1 (ru) Устройство дл задержки импульсов
SU1596446A2 (ru) Цифровой умножитель частоты следовани периодических импульсов
SU600706A1 (ru) Распределитель импульсов
SU1117621A1 (ru) Генератор дискретных базисных функций