SU752359A1 - Switching device of network electric model - Google Patents

Switching device of network electric model Download PDF

Info

Publication number
SU752359A1
SU752359A1 SU762421907A SU2421907A SU752359A1 SU 752359 A1 SU752359 A1 SU 752359A1 SU 762421907 A SU762421907 A SU 762421907A SU 2421907 A SU2421907 A SU 2421907A SU 752359 A1 SU752359 A1 SU 752359A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analog
digital
output
control unit
input
Prior art date
Application number
SU762421907A
Other languages
Russian (ru)
Inventor
Ян Фридович Блейерс
Франциск Петрович Звиргздиньш
Эмиль Эмильевич Родэ
Петр Иосифович Новиков
Original Assignee
Рижский Ордена Трудового Красного Знамени Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский Ордена Трудового Красного Знамени Политехнический Институт filed Critical Рижский Ордена Трудового Красного Знамени Политехнический Институт
Priority to SU762421907A priority Critical patent/SU752359A1/en
Application granted granted Critical
Publication of SU752359A1 publication Critical patent/SU752359A1/en

Links

Landscapes

  • Feedback Control In General (AREA)

Description

(54) КОММУТАТОР СЕТОЧНОЙ ЭЛЕКТРОМОДЕЛИ(54) ELECTRIC MODEL SWITCH

Изобретение относитс  к аналого-цифровой вычислительной технике и может быть использовано в гибридной вычислительной системе дл  обработки и передачи решени  с эпектромодели в цифровую вычислительную машину (ЦВМ). Известна система обработки и передачи информации, включающа  входной коммутатор , аналого-цифровой преобразователь , выходной коммутатор и блок управл ни , позвол ющие обрабатьгоать и записы вать информацию по указанному адресу i. Известна  система не обеспечивает до статочную точность работы. Наиболее близким по технической сущности к предлагаемому  вл етс  коммутатор сеточной электромодели, содержащий блок селекции, дешифратор, блок управлени  и ключи 2. Известный KOMMyTaTqD отличаетс  недостаточным быстродействием. Цель изобретени  - повьпиение быстродействи  коммутатора. Поставленна  цель достигаетс  тем, что в него введены блок программного управлени , аналого-цифровые преобразователи и блок коррекции, первый выход которого соединен со входами блока программного управлени , один вход блока коррекции подключен к первому выходу блока тфограммного управлени , другие входы блока коррекции объединены с управл ющими входами ключей и подключены к первым выходам аналого-цифровых преобразователей , втсрые выходы которых соединены с информационными входами ключей, первые входы аналого-цифрсйых преобразователей подключены к выходам блока управлени , вход которого соешшен со вторым выходом блока программного управлени , третий выход Которого подключен к . одному входу дешифратора, другой вход которого соединен со вторым выходом блока коррекции, выход дешифратора подключен к управл ющему входу блока селекции, выходы которого соединены со вторыми входами аналогочдифровых преобразователей. На чертеже преде та впей а блок-схема коммутатора сеточной алектромодели. Коммутатор содержит блок 1 селекции, соединенный выходами с аналого-цифровыми преобразовател ми 2, 3 и 4, а входами управлени  - с дешифратфом выборки 5, подключенный первым вхоцом к блоку 6 коррекции и вторым входом - к блоку 7 Гфограммного управлени , св занному с блоком 8 управлени  и.шинами 9 обменас блоком 6 коррекции. Управл ющие входы аналого-цифровых преобразователей 2, 3 и 4 подключены к блоку 8 управлени . Первые выходы аналого-цифровых пре.обрааователей 2, 3 и 4 соединены через ключи 10, 11 и 12 с выходом коммутатора. Входы блока 6 коррекции св заны со вторыми выходами аналого-цифровых преобразователей 2, 3 и 4 и управл ющими входами ключей Ю, 11 и 12. Дл  предотвращени  потерь времени при вводе информации с выхода коммутатора сеточной зпектромодели в ЦВМ число аналого-цифровых преобразователей дол жно быть гдеСГпгч врем  преобразовани  одного аналого-цифрового преобразова ни ; врем  ввода инффмации с выхода аналого-цифрового прео разовател  в блок пам ти ЦВМ Дл  упрощени  чертежа и описани  работы Коммутатора сеточной электромоде- ли Г 3. Коммутатор сеточной электромодели работает следующим образом. .Коммутатор сеточной электромодели подключают через блок 1 селекции к сеточной электромодели (на чертеже не показана ) , вход блока 7 программного управлени  - к ЦВМ (на чертеже не показано ), а выход коммутатора соедин ют с блоком пам ти ЦВМ. В блок 7 программного управлени  из ЦВМ записывают программу работы коммутатора сеточной электромодели. По этой программе блок 7. программного управлени  запускает дешифратор 5 выбор .ки и блок 8 управлени , а по шинам 9 об мена записывает в блок 6 коррекции опорны код, завис5 ций от числа аналого-цифровы преобразователей установленных в комму таторе сеточной а ектромодели. При п 3 сигнал конца преобразовани  аналого-цифрового преобразовател  3 с выхода блока 6 коррекции по шинам 9 7 94 обмена поступает в блок 7 программногс управлени . Дешифратор 5 выборки включает выбранные коммутирующие элементы блока 1 селекции и узловые точки сеточной модели , с которой св зан этот блок, оказьюаютс  подключенными ко входам аналого-цифровых .преобразователей 2, 3 и 4. Блок 8 управлени  с задержкой, определ емой длительностью переходных процессов на входах аналого-цифровых преобразователей , запускает аналого-цифровой преобразователь 2, который начинает преобразовывать потенциал сеточной электромодели в Код. С некоторой задержкой блок 8 управлени  запускает аналого-цифровой преобразователь 3, а затем с некоторой задержкой и аналого-цифровой преобразователь 4. К этому времени аналого циф- ровой преобразователь 2 оканчивает преобразование и с его второго выхода сигнал конца преобразовани  поступает на управл ющие входы ключа 10 и на вход блока 6 коррекции. Код с выхода аналогоцифрового преобразовател  через ключ Ю переписываетс  в блок пам ти ЦВМ. Блок 6 коррекции выдает сигнал на дешифратор 5выборки, который воздействием на блок 1 селекции отключает опрошенную узловую точку от входа аналого-цифрового преобразовател  2 и подключает следующую. К этому времени аналого-цифровой преобразователь 3 заканчивает преобразование и выдает сигнал конца преобразовани  на управл ющий вход ключа 11 и на вход блока 6 коррекции. Код с выхода аналогоцифрового преобразовател  3 переписьгоаетс  в блок пам ти ЦВМ. Блок 6 коррекции выдает сигнал на дешифратор 5 выборки, который воздействием на блок 1 селекции отключает опрощенную точку от входа аналого-цифрового преобразовател  3 и подключает к его входу очередную узловую точку сеточной электромодели. Кроме того , блок 6 коррекции по шинам 9 обмена выдает сигнал на блок 7 программного управлени . По этому сигналу запускаетс  блок 8 управлени , который запускает аналого-цифрсйой преобразователь 2 и с задержкой аналого-цифровой преобразователь 3. Заканчивает преобразование аналого-цифровой преобразователь 4 и сигнал конца преобразовани  с его второго выхода поступает на ключ 12 и на вход блока 6коррекции. Код с выхода аналого-цифрового преобразовател  4 поступает в блок пам ти ЦВМ. Блок 6 коррекции выдаетThe invention relates to analog-to-digital computing and can be used in a hybrid computing system for processing and transferring solutions from a model to a digital computing machine (DVM). A system for processing and transmitting information is known, including an input switch, an analog-to-digital converter, an output switch and a control unit, which allow processing and recording information at a specified address i. The known system does not provide sufficient accuracy. The closest in technical essence to the present invention is a switch electric grid model containing a selection unit, a decoder, a control unit and keys 2. The well-known KOMMyTaTqD is characterized by insufficient speed. The purpose of the invention is to increase the speed of the switch. The goal is achieved by introducing a program control unit, analog-digital converters and a correction unit, the first output of which is connected to the inputs of the program control unit, one input of the correction unit is connected to the first output of the tfogram control unit, and the other inputs of the correction unit key inputs and connected to the first outputs of analog-to-digital converters, the secondary outputs of which are connected to the information inputs of keys, the first inputs of analog-to-digital converters STUDIO connected to the outputs of the control unit, the input of the second output soeshshen program control unit, whose third output is connected to. one input of the decoder, the other input of which is connected to the second output of the correction unit, the output of the decoder is connected to the control input of the selection unit, the outputs of which are connected to the second inputs of analog-to-digital converters. In the drawing, a block diagram of the switch grid grid model is presented. The switchboard contains a selection unit 1, connected by outputs to analog-digital converters 2, 3 and 4, and control inputs to sample 5, connected to the correction unit 6 by the first input and the second input to the control unit 7 connected to the unit 8 control tires 9 exchanged with block 6 correction. The control inputs of analog-to-digital converters 2, 3, and 4 are connected to control unit 8. The first outputs of the analog-digital converters 2, 3 and 4 are connected via switches 10, 11 and 12 to the output of the switch. The inputs of the correction unit 6 are associated with the second outputs of analog-digital converters 2, 3 and 4 and the control inputs of the keys Yu, 11 and 12. To prevent time losses when entering information from the switch output of the grid model, the number of analog-digital converters must be be where the SGPG is the conversion time for one analog-to-digital conversion; input time from the output of the analog-digital converter to the memory block of a digital computer To simplify the drawing and describe the operation of the G3 electric grid switch 3. The Grid electric model switch works as follows. The grid electric switch is connected via the selection unit 1 to the grid electric model (not shown), the input of the program control unit 7 is connected to the digital computer (not shown), and the switch output is connected to the digital computer memory unit. In the program control unit 7 of the digital computer, the program of operation of the grid electric model switch is recorded. According to this program, the software control unit 7. starts the selector decoder 5 .ki and the control unit 8, and on the exchange bus 9 writes the reference code to the correction unit 6, depending on the number of analog-to-digital converters installed in the grid switch of the grid model. With p 3, the signal of the end of the conversion of the analog-digital converter 3 from the output of the correction unit 6 via the bus 9 7 94 of the exchange enters the block 7 of the program control. The decoder 5 sample includes selected switching elements of the selection unit 1 and the nodal points of the grid model with which this unit is connected are connected to the inputs of analog-digital converters 2, 3 and 4. The control unit 8 with a delay determined by the duration of transients inputs of analog-to-digital converters, launches analog-to-digital converter 2, which begins to convert the potential of the grid electric model into a code. With some delay, control unit 8 starts analog-to-digital converter 3, and then with some delay, analog-to-digital converter 4. By this time, analog-to-digital converter 2 finishes the conversion and, from its second output, the conversion end signal goes to the control inputs of the key 10 and the input of block 6 correction. The code from the output of the analog-to-digital converter through the key U is rewritten into the memory block of the digital computer. The correction unit 6 generates a signal to the sampling decoder 5, which by acting on the selection unit 1 disconnects the interrogated node point from the input of the analog-digital converter 2 and connects the next. By this time, the analog-to-digital converter 3 finishes the conversion and outputs the signal of the end of the conversion to the control input of the key 11 and to the input of the correction unit 6. The code from the output of the analog-to-digital converter 3 is copied to the memory block of the digital computer. The correction unit 6 outputs a signal to the decoder 5 of the sample, which, by acting on the selection unit 1, disconnects the simplified point from the input of the analog-digital converter 3 and connects to its input the next node point of the grid electric model. In addition, the correction unit 6 via the exchange buses 9 outputs a signal to the program control unit 7. This signal triggers control unit 8, which triggers analog-to-digital converter 2 and delayed analog-to-digital converter 3. Ends the conversion of analog-to-digital converter 4 and the conversion end signal from its second output goes to key 12 and to input 6 of the correction unit. The code from the output of the analog-digital converter 4 enters the memory block of the digital computer. Block 6 correction issues

сигнал на дешифратор 5 выборки, которы воэцейству  на блок 1 селекции, отключает опрошенную узловую точку от аналогоцифрового преобразовател  4 и подключает к нему очередаую узловую точку. Бло 8 управлени  вновь запускает с задержкой аналого-цифровой преобразователь 2 и коммутатор работает аналогично. Блок I селекции поочередно подключает узловые точки электромодели ко входам ана лого-цифровых преобразователей 2, 3 и 4, которых поочередно с задержкой запускает блок 8 управлени , так что с выхода одного преобразовател  код записываетс  в блок пам ти ЦВМ, а остальные аналого-цифровые преобразователи наход тс  на разной стадии преобразовани . Предлагаемый коммутатор сеточной электромодели позвол ет исключить врем  преобразовани  в аналого- хифровых преобразовател х из общего времени опроса сеточной электромодели и при этом значительно сократить количество аналого-цифровых преобразователей.The signal to the decoder 5 of the sample, which, on the block 1 of the selection, disconnects the interrogated node point from the analog-digital converter 4 and connects the next node point to it. Control unit 8 restarts A / D converter 2 with a delay and the switch operates in a similar way. The selection unit I alternately connects the nodal points of the electric model to the inputs of analog-digital converters 2, 3 and 4, which are alternately delayed by the control unit 8, so that from the output of one converter the code is written to the memory block of the digital computer and the remaining analog-digital converters are at different stages of conversion. The proposed switch grid electric model eliminates the conversion time in analog-to-digital converters from the total polling time of the grid electric model and significantly reduces the number of analog-digital converters.

Claims (2)

1.Авторское свидетельство СССР № 399881, кл. Q 06 G 7/48, 1971.1. USSR author's certificate No. 399881, cl. Q 06 G 7/48, 1971. 2.Авторское свидетельство СССР № 293252, кл. G Об Q 7/48, 1969 (прототип).2. USSR author's certificate number 293252, cl. G About Q 7/48, 1969 (prototype).
SU762421907A 1976-08-06 1976-08-06 Switching device of network electric model SU752359A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762421907A SU752359A1 (en) 1976-08-06 1976-08-06 Switching device of network electric model

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762421907A SU752359A1 (en) 1976-08-06 1976-08-06 Switching device of network electric model

Publications (1)

Publication Number Publication Date
SU752359A1 true SU752359A1 (en) 1980-07-30

Family

ID=20683533

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762421907A SU752359A1 (en) 1976-08-06 1976-08-06 Switching device of network electric model

Country Status (1)

Country Link
SU (1) SU752359A1 (en)

Similar Documents

Publication Publication Date Title
KR920007358A (en) Analog-to-digital conversion systems and methods of converting analog signals to digital signals
SU752359A1 (en) Switching device of network electric model
GB1533671A (en) Interface memories
SU734659A1 (en) Information gathering device
SU809215A1 (en) Device for polling and analog data gathering in a network electric model
SU911547A1 (en) Device for collecting information from network electric model
SU1140135A1 (en) Interface for linking analog computer with digital computers
SU583423A1 (en) Device for data output monitoring in start-stop mode
JPS5617450A (en) Data collection system
SU1104513A1 (en) Device for solving differential equations
SU974377A2 (en) Device for collecting analog data from network electric model
SU936003A1 (en) Device for collecting,receiving and transmitting information
SU608151A1 (en) Device for interfacing digital computers
SU1164747A1 (en) Device for solving boundary problems
SU568179A1 (en) Anti-error device for apparatus with solving feedback
JPS5698026A (en) Analog-digital conversion system
SU1383330A1 (en) Data input device
SU1053119A1 (en) Device for swapping between digital and analog computers
SU1322332A1 (en) Device for tracing around nodes of net model
SU860044A2 (en) Multiplexor channel
SU877543A1 (en) Device with dynamic priority change
SU636810A1 (en) Arrangement for error protection of telegraphy messages
SU560228A1 (en) Device for transferring information from main memory to input / output channels
SU613326A1 (en) Digital data processing arrangement
SU1543232A1 (en) Multichannel device for recording signals