SU752324A2 - Устройство дл преобразовани последовательного двоичного кода в дес тичный код - Google Patents

Устройство дл преобразовани последовательного двоичного кода в дес тичный код Download PDF

Info

Publication number
SU752324A2
SU752324A2 SU782655599A SU2655599A SU752324A2 SU 752324 A2 SU752324 A2 SU 752324A2 SU 782655599 A SU782655599 A SU 782655599A SU 2655599 A SU2655599 A SU 2655599A SU 752324 A2 SU752324 A2 SU 752324A2
Authority
SU
USSR - Soviet Union
Prior art keywords
code
decimal
binary
outputs
bit
Prior art date
Application number
SU782655599A
Other languages
English (en)
Inventor
Александр Захарович Подколзин
Надежда Алексеевна Подколзина
Галина Алексеевна Венедиктова
Original Assignee
Предприятие П/Я Г-4372
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4372 filed Critical Предприятие П/Я Г-4372
Priority to SU782655599A priority Critical patent/SU752324A2/ru
Application granted granted Critical
Publication of SU752324A2 publication Critical patent/SU752324A2/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

тор 3 последовательностей импульсоВг бло 4 mH4paTq30B эквивалентов в коде 22221 шифратор 5 эквивалентов кода 22221, элемент 6 ИЛИ, блок 7 ши4раторов эквивалентов в процентной ферме, шифратор 8 эквивалентов в процентной форме, элементы 9 и 10 ИЛИ, двончно-41акопительный счетчик 11, входной, инфсрмадионный вход 12, выход дес тичного кода (процентов) 13, вход 14 утфавлени  преобразователем двошвиого кода в дес тичный, вход 15 уп равлени  преобразованием двокчт ого кода в проценты. Устройство может осуществл ть либо преобразование последовательного двоичного кода Б дес тичный (при этом на вход 14 подаетс  управл ющий потенциал на врем  преобразовани ), либо преобра зование двоичного кода в проценты (гфи этом на вход 15 подаетс  управл ющий .потенциал на врем  преобразовани )о Преобразование двоичного кода в проценты осуществл етс  с исп.ользованием дл  представлени  двоичных разр дов д с тйчных Процентных экв1гоалентов, выра женных с огфеделеЕИ-юй точностью. Так при точности 0,1% между дво г-шьпуш раз р дами и их дес тичными процентными эк вивалентами существует следующа  зависимость 50 % 1.6 % 0,8 % 25 % 0,4 % 12,5 % 0,2 % 6,3 % 3,1 % 0,1 % Преобразование дес т1гшых процентньрс эквивалентов осуществл етс  в устройстве с использованием дл  представлени  дес тичных разр дов др,оично--дес тичного кода 22221 - разр д единиц дес тичного эквивалента представл етс  суммой цельк весов 2, 2, 2, 2, 1; раз..р д дес тков - суммой весов 2О, 20, 2О, 2О, 10; разр д сотен суммой весов 2ОО, 200, 200, 2ОО, 100 и т.д., разр д дес тых - суммой дробных вессв 0,2 - 0,2 - 0,2 - 0,2 - 0,1 и т.д. в процессе преобразовани  каждьй разр д дес тичного процентного эквивапента двоичного разр да представл етс в коде 22221 и аодаетс  на накаплива ющий двоично-дес тичный счетчик. Перед началом преобрааова 1И  двонч но-дес тичный накопительный счетчик и генератор 3 устанавливаютс  в нулевое состо ние. Преобразование двоичного (целого) числаь представл емого последовательным КОДОМ, начинаетс  с младшего разр да. По потенциальному тактовому сигналу 2 j на информационньй вход входного коммутатора подаетс  младший двоичньй раз д преобразуемого кода, поступающий в случае равенства этого разр да 1 через коммутатор, на элемент 8 И и 9 ИЛИ, блока щи4 атсчэов процентов в коде 22221. 1Ц) и этом остальные элементы И блока шифраторов процентов подготавливаютс  к открытто по очереди импульсами генератора последовательностей импульсов 3, которьй запускаетс  сигналом с элемента ИЛИ. С выхода элемента 9 ИЛИ через Элемент 1О ИЛИ сигнал поступает на вход младшей декады накапливающего счетчйка. Преобразование j го разр да двоичного кода происходит Ш1алогично. По потенциальному тактовому сигналу Ij на информацио1шый вход входного коммутатора подаетс  j -и двоичный разр д. В случае равенства этого разр да 1 потенциальный сигнал с j -ого выхода коммутатора поступает на элемент ИЛИ 2 и те элементы 8 И блока шифраторов процентов, которые соответствуют разр дам дес ти шого эквивалента j -го двоичного разр да в форме прсадентов. Управл ющие импульсы с в ьгходов генератора noonepe io в течение действи  1i открььRexif выбранные элементы И блока шифраторов процентов. При этом с их выходов в соответствии со значени ми разр дов дес тичного эквив алента j -го двоичного разр да в ффме прсадентов поочередно на соответствующие входы накопительного счетчика поступают через элементы 8 ИЛИ блока шифраторов процентов сигналы с весами 0,2 - 0,2 - 0,2 0 ,2 - 0,1; 2, 2, 2, 2, 1; 20, 20, 2О, 20, 10. В двоично-дес тичном счетчике 11 происходит накопление, этих весовых сигналов. Накопленный двоично-дес тичный процентньй эквивалент переводимого числа преобразуетс  с помощью дешифраторов, вход щих в состав двоично-дес тичного счетчика 11 в дес тичный продектный эквивалент , поступающий на выход 13. 3 в течение вьрсодах генератора действи  сигнала с j вьфабатываетс  только по одному управл ющемуимпульсу. Дл  обеспечени  надежной работы устфойства необходимо соблюдение следующего соотношени  дл  длительности тактирующих сигналов Т , по которым, вьфаба57523246
тываютс  управл ющие сигналы генераго- код по авт. св. NO 622О76, о т л и ч а ра .ю щ е е с и тем.что, с целью расш фенн 
р , футошисиальных вооможн остей заключаю 2 пщеес  в преобразовании двоичкого кода в
где п - максимальное число весовьйс pasu. 5 Тгропеитную форму, он содержит группу дор дов на выходе блока щн4чэаторов полнительных. эле ментов ИЛИ и блок ши(| прсщентов , содержащеес  в j -м раторов эквивалентов в процентной форме, двоичном разр де переводимого чи- входы которого соединены с соответствуела .ющими выходами входного коммутатора, а
Достоинством предлагаемого устройства 10 выходы через группу дополнительных эле-  вл етс  простота преобразовани  двоичных ментов ИЛИ соединены с входами двоично чисел, как в дес тичный код, так и в про- дес тичного накопительного счетчика, выцёнтную форму.:Ходы генератора последовательностей имФормула изобретёни   / пульсов соединены с тактовыми входами. Устройство дл  преобразовани  после- . 15 блока шифраторов эквивалентов в про-, довательного двоичного кода в дес тичныйцентную форму.
0 Ч
.6
S
//
и

Claims (1)

  1. Формула изобретения
    Устройство для преобразования после— . 15 довательного двоичного кода в десятичный ющими выходами входного коммутатора, а выходы через группу дополнительных элементов ИЛИ соединены с входами двоичнодесятичного накопительного счетчика, выходы генератора последовательностей импульсов соединены с тактовыми входами, блока шифраторов эквивалентов в процентную форму.
    ЦНИИПИ Заказ 4746/7 Тираж 7 51 Подписное
    Филиал ППП 'Патент*, г. Ужгород, ул. Проектная, 4
SU782655599A 1978-06-19 1978-06-19 Устройство дл преобразовани последовательного двоичного кода в дес тичный код SU752324A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782655599A SU752324A2 (ru) 1978-06-19 1978-06-19 Устройство дл преобразовани последовательного двоичного кода в дес тичный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782655599A SU752324A2 (ru) 1978-06-19 1978-06-19 Устройство дл преобразовани последовательного двоичного кода в дес тичный код

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU622076 Addition

Publications (1)

Publication Number Publication Date
SU752324A2 true SU752324A2 (ru) 1980-07-30

Family

ID=20781701

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782655599A SU752324A2 (ru) 1978-06-19 1978-06-19 Устройство дл преобразовани последовательного двоичного кода в дес тичный код

Country Status (1)

Country Link
SU (1) SU752324A2 (ru)

Similar Documents

Publication Publication Date Title
ES432201A1 (es) Un sistema de transmision de senales.
SU752324A2 (ru) Устройство дл преобразовани последовательного двоичного кода в дес тичный код
DE2612204A1 (de) Digital-analog-wandler
SU421120A1 (ru) Преобразователь временных интервалов в двоичный код
SU748864A1 (ru) Стробоскопический аналого-цифровой преобразователь
SU746294A1 (ru) Многофункциональный аналого-цифровой преобразователь энергетических параметров сигнала
SU813466A1 (ru) Функциональный генератор
SU993244A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU762164A1 (ru) Цифроаналоговый преобразователь 1
SU444219A1 (ru) Устройство дл определени среднего арифметического значени
SU771869A1 (ru) Аналого-цифровой преобразователь
SU1361722A1 (ru) Преобразователь кодов
SU1429136A1 (ru) Логарифмический аналого-цифровой преобразователь
SU1200429A1 (ru) Устройство дл преобразовани числа из системы остаточных классов в позиционный код
SU947870A1 (ru) Функциональный частотный преобразователь
SU1427573A1 (ru) Преобразователь двоичного кода
SU915254A1 (ru) Передающее устройство цифровой системы связи1 2
SU781851A1 (ru) Многоканальное аналого-цифровое устройство дл возведени в квадрат
SU919080A1 (ru) Цифровой кодирующий преобразователь частоты следовани импульсов
SU569025A1 (ru) Преобразователь посто нного напр жени (тока) в частоту следовани импульсов
SU881730A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU849198A1 (ru) Реверсивный преобразовательдВОичНОгО КОдА B дВОичНО-дЕС ТичНый
SU1580403A1 (ru) Функциональный преобразователь
SU364945A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СРЕДНЕГО АРИФМЕТИЧЕСКОГО ЗНАЧЕНИЯттт-^ш^^цтш»** "! J! г ~ "Т • J •^\ **"" Г^*" i? Хctvi-.^.lt'iO i Ьг».гч
SU588627A1 (ru) Аналого-цифровой преобразователь