SU588627A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь

Info

Publication number
SU588627A1
SU588627A1 SU701472402A SU1472402A SU588627A1 SU 588627 A1 SU588627 A1 SU 588627A1 SU 701472402 A SU701472402 A SU 701472402A SU 1472402 A SU1472402 A SU 1472402A SU 588627 A1 SU588627 A1 SU 588627A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
decade
binary
inverter
Prior art date
Application number
SU701472402A
Other languages
English (en)
Inventor
Владимир Леонидович Зданкевич
Эдгар Рихардович Теснавс
Владимир Александрович Янушовский
Original Assignee
Предприятие П/Я А-1646
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1646 filed Critical Предприятие П/Я А-1646
Priority to SU701472402A priority Critical patent/SU588627A1/ru
Application granted granted Critical
Publication of SU588627A1 publication Critical patent/SU588627A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
4-п счетчика содержит два триггера 9 и 10. Счетный вход триггера 9 соединен с выходом предыдущей декады 4(«-1) счетчика. Нулевой выход триггера 9 подключен к первому входу элемент 7 совпадени  и к выходной клемме с весом разр да «1, а единичный выход к счетному входу триггера 10, нулевой выход которого соединен с вторым входом элемента 7 совпадени , а его выход - с выходными клеммами с весами разр дов «2 и «4 и со входом инвертора 8, выход которого подключен к выходной клемме с весом разр да «8.
Преобразователь работает следующим образом .
До начала цикла преобразовани  все триггеры декад 4-1-4-п двоично-дес тичного счетчика наход тс  в нулевом состо нии, при этом с единичных (пр мых) выходов триггеров декад 4-1-4 (л-1) на выходные клеммы поступает сигнал «О. На выходную клемму с весом разр да «1 старщей декады 4-п счетчика с нулевого (инверсивного) выхода триггера 9 поступает сигнал «1.
С инверсных выходов триггеров 9 и 10 на выходные клеммы с весом разр дов «2 и «4 через элемент 7 совпадени  поступает сигнал «1, на выходную клемму с весом разр да «8 с выхода элемента 7 совпадени  через инвертор 8 поступает сигнал «1.
Таким образом, до начала цикла преобразовани  на выходных клеммах преобразовани  находитс  двоичный код 0111 0000...0000. (70...О в дес тичной системе).
При запуске АЦП импульсы от блока 6 управлени  поступают на вход младшей декады 4-1 двоично-дес тичного счетчика, триггеры которого через блок 3 ключей управл ют делителем 2 напр жени . Ступенчато мен ющеес  напр жение с выхода делител  2 поступает на один из входов сравнивающего устройства 1, а на его другой вход подаетс  преобразуемое напр жение. В момент превышени  ступенчато мен ющегос  напр жени  преобразуемого напр жени  на величину, равную или большую, чем порог срабатывани , на выходе сравнивающего устройства 1 по вл етс  импульс, который поступает в блок 6 управлени .
Дальнейшее поступление импульсов на счетчик прекращаетс , при этом если разр дна  сетка декады 4{п-I) двоично-дес тичного счетчика переполн етс , то триггеры 10 и 9 старшей декады 4-п наход тс  в состо нии «О и «1 соответственно, а на выходных клеммах
этой декадь возникает двоичный код 1000 (8 в дес тичной системе). Если переполнение разр дной сетки декады 4(л-1) происходит два раза, то триггеры 10 и 9 наход тс  в состо НИИ «I и «О соответственно, на выходных клеммах декады 4-п возникает двоичный код 1001 (9 в дес тичной системе счислени ).
Таким образом достигаетс  получение безнулевой шкалы с начальным значением
70 ...О и конечным значением 99 ...9. Наличие в старшей декаде двоично-дес тичного счетчика только двух триггеров упрощает АЦП и повышает его быстродействие. Так как в старшей декаде двоично-дес тичного счетчика
содержитс  только два триггера, то в блоке 3 уменьшаетс  количество ключей, а в блоке 2 - количество эталонных резисторов. За счет последнего повышаетс  коэффициент использовани  напр жени  источника опорного
напр жени .

Claims (1)

  1. Формула изобретени 
    Аналого-цифровой преобразователь, содержащий устройство сравнени , первый вход которого подключен к шине входного сигнала , а выход через блок управлени , двоичнодес тичный счетчик с весами разр дов 8-4- 2-1, кажда  декада которого, кроме старшей , содержит четыре триггера, блок ключей и управл емый делитель соединен со вторым входом устройства сравнени , источник опорного напр жени , выход которого подключен к блоку ключей, отличающийс  тем, что,
    с целью повышени  быстродействи , в него введены элемент совпадени  и инвертор, а старша  декада содержит два триггера, счетный вход первого из которых соединен с выходом предыдущей декады двоично-дес тичного счетчика, нзлевой выход подключен к первому входу элемента совпадени  и к выходной клемме с весом разр да «1, а единичный выход - к счетному входу второго триггера, нулевой выход которого соединен со вторым
    входом элемента совнадени ; выход последней соединен с выходными клеммами с весами разр дов «2 и «4 и со входом инвертора, выход которого подключен к выходной клемме с весом разр да «8.
    Источники информации,
    прин тые во внимание при экспертизе 1. В. Н. Хлиступов. Основы электроизмерительной техники и цифровые преобразователи , Энерги , 1966 г., с. 179-184, рис. 4-4
    (прототип).
    о-
    о.. о „ о „ о „ „2 ,
SU701472402A 1970-08-31 1970-08-31 Аналого-цифровой преобразователь SU588627A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU701472402A SU588627A1 (ru) 1970-08-31 1970-08-31 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU701472402A SU588627A1 (ru) 1970-08-31 1970-08-31 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU588627A1 true SU588627A1 (ru) 1978-01-15

Family

ID=20456871

Family Applications (1)

Application Number Title Priority Date Filing Date
SU701472402A SU588627A1 (ru) 1970-08-31 1970-08-31 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU588627A1 (ru)

Similar Documents

Publication Publication Date Title
SU588627A1 (ru) Аналого-цифровой преобразователь
SU905999A1 (ru) Аналого-цифровой преобразователь
SU657607A1 (ru) Аналого-цифровой преобразователь поразр дного кодировани
SU428401A1 (ru) Устройство для извлечения квадратного корня
SU577671A1 (ru) Преобразователь напр жени в код
SU540367A1 (ru) Аналого-цифровой преобразователь
SU1029410A1 (ru) Устройство дл преобразовани напр жени в код системы остаточных классов
SU365829A1 (ru) Преобразователь напряжения в код
SU970680A1 (ru) Аналого-цифровой преобразователь
SU612261A1 (ru) Аналого-цифровой логарифмический преобразователь
SU748864A1 (ru) Стробоскопический аналого-цифровой преобразователь
SU984033A1 (ru) След щий аналого-цифровой преобразователь
SU789778A1 (ru) Веро тностный преобразователь напр жени в код
GB1372126A (en) Amplitude-space converter more particularly for dynamic display systems on matrices
SU754405A1 (ru) Преобразователь десятичного кода в двоичный код1
SU815652A1 (ru) Цифровой вольтметр
SU364945A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СРЕДНЕГО АРИФМЕТИЧЕСКОГО ЗНАЧЕНИЯттт-^ш^^цтш»** "! J! г ~ "Т • J •^\ **"" Г^*" i? Хctvi-.^.lt'iO i Ьг».гч
SU883759A1 (ru) Устройство дл измерени посто нного напр жени
SU1109661A1 (ru) Цифровой вольтметр переменного напр жени
SU864550A2 (ru) Устройство дл измерени функции распределени случайной погрешности аналого-цифровых преобразоваелей
SU434413A1 (ru) Устройство для деления чисел
SU1181140A1 (ru) Аналого-цифровой преобразователь в код системы остаточных классов
SU744971A1 (ru) Аналого-цифровой преобразователь
RU2028730C1 (ru) Аналого-цифровой преобразователь
SU651477A1 (ru) Калибратор напр жени