SU750739A1 - Регистр сдвига - Google Patents

Регистр сдвига Download PDF

Info

Publication number
SU750739A1
SU750739A1 SU742016391A SU2016391A SU750739A1 SU 750739 A1 SU750739 A1 SU 750739A1 SU 742016391 A SU742016391 A SU 742016391A SU 2016391 A SU2016391 A SU 2016391A SU 750739 A1 SU750739 A1 SU 750739A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
shift register
output
elements
bit
Prior art date
Application number
SU742016391A
Other languages
English (en)
Inventor
Владимир Алексеевич Грехнев
Евгений Васильевич Хлебодаров
Original Assignee
Войсковая Часть 44388-Р/11
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 44388-Р/11 filed Critical Войсковая Часть 44388-Р/11
Priority to SU742016391A priority Critical patent/SU750739A1/ru
Application granted granted Critical
Publication of SU750739A1 publication Critical patent/SU750739A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть испол зовано дл  построени  унинерсальных узлов цифровых вычислительных машин Известен регистр сдвига, выполне ный на логических элементах 1 . Недостатком такого устройства  в л етс  отсутствие возможностисче-та импульсов. Наиболее близким техническим решением к предлагаемому  вл етс  регистр сдвига, содержащий сеть элеме тов И-НЕ в каждом разр де 2, Недостаток такого технического решени  - низкие функциональные во можности устройства, обусловленные отсутствием возможности счета импул сов. Целью изобретени   вл етс  расширение функциональных возможностей регистра сдвига. Это достигаетс  тем, что в регист сдвига, содержащий в каждом разр де шесть элементов И-НЕ, в котором в1ахОд первого элемента соединен с первым входом второго элемента, выход второго элемента соединен с первым входом первого элемента, второй вход которого подключен к выходу третьего элемента и к первому входу 1четвертого элемента, второй вход JBToporo элемента подключен к выходу ; п того элемента, выход четвертого элемента соединен с первым входом третьего элемента, второй вход которого подключен к первому входу п того элемента и к шине тактовых импульсов, дополнительно введены два элемента И и один элемент ИЛИ-НЕ, причем выход элемента ИЛИ-НЕ подключен ко вторым входам четверто1Х) и п того элементов, входы элемента ИЛИ-НЕ соединены соответственно с выходами первого и второго элементов И, первые входы которых подключены к выходу второго элемента И-НЕ, вторые входы - к выходу п того элемента, а третий вход первого элемента И подключен к третьему входу п того элемента , первому .входу шестого элемента и выходу четвертого элемента предыдущего разр да, третий вход второго элемента И подключен ко второму входу шестого элемента и к шине управлени , выход шестого элемента подключен к третьему входу третьего элемента , выход которого соединен с четвертым входом п того элемента. На чертеже дана принципиальна  электрическа  схема регистра сдвига.
выполненного согласно данному изобретению ,
Регистр сдвига содержит элементы И-НЕ 1-16, элементы И-ИЛИ-НЕ 19-21, шину 22 управлени  и шину 23 тактовых импульсов.
Регистр сдвига работает следующим образом.
В режиме сдвига на шину 22 упралени  подаетс  сигнал, равный логической единице. При воздействии тактового сигнала на шину 23 тактовых импульсов состо ние триггера, выполненного на элементах И-НЕ (например , 1,2) , изменитс  на противоположное , если оно не совпадает с состо нием элемента И-НЕ (например,10) предыдущехо разр да, и не изменитс , если оно совпадает с состо нием элемента И-НЕ (например, 10) пре- . дыдущего разр да.
В режиме суммировани  на шину 22 управлени  подаетс  сигнал, равный логическому нулю. На выходах элементов И-НЕ 6,12,18 будет сигнал, равный логической,единице. В. каждом разр де элементы И-НЕ (например, 4) и элементы И-ИЛИ-НЕ (например, 19) будут работать как полусумматор , производ  сложение сигнала состо ни  данного разр да с сигналом переноса с выхода предыдущего разр да .
С приходом тактирующего импульса на шину 23 тактовых импульсов изменение состо ни  данного разр да происходит лишь при наличии сигнала переноса на выходе предыдущего разр да , что указывает на то, что все
н§хопредыдущие разр ды счетчика д тс  в состо нии единица
Таким образом, предлагаемое изобретение позвол ет при незначительном увеличении температурных технических средств осуществл ть как., операцию сдвига, так и операцию сложени .

Claims (2)

1.Патент CIIA № 3.356.953, кл. 328-44, 1967.
2.Ав.торское свидетельство СССР № 364964, кл. G 11 С 19/00, 1970 (прототип).
SU742016391A 1974-04-11 1974-04-11 Регистр сдвига SU750739A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742016391A SU750739A1 (ru) 1974-04-11 1974-04-11 Регистр сдвига

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742016391A SU750739A1 (ru) 1974-04-11 1974-04-11 Регистр сдвига

Publications (1)

Publication Number Publication Date
SU750739A1 true SU750739A1 (ru) 1980-07-23

Family

ID=20582079

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742016391A SU750739A1 (ru) 1974-04-11 1974-04-11 Регистр сдвига

Country Status (1)

Country Link
SU (1) SU750739A1 (ru)

Similar Documents

Publication Publication Date Title
SU750739A1 (ru) Регистр сдвига
GB1506338A (en) Cml latch circuits
GB2085249A (en) Latch circuits
SU951714A1 (ru) Фазоимпульсный реверсивный счетчик
SU1350844A1 (ru) Устройство дл формировани дискретных частотных сигналов
SU459857A1 (ru) Триггер =типа
JPH052016B2 (ru)
SU392494A1 (ru) I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA
SU711557A2 (ru) Датчик тактов
SU453692A1 (ru)
SU610301A1 (ru) Распределитель импульсов
SU1203693A1 (ru) Пороговый элемент
SU1348996A1 (ru) Многофункциональный логический модуль
SU980288A1 (ru) Распределитель импульсов переменной длительности
SU653746A1 (ru) Двоичный счетчик импульсов
SU782166A1 (ru) Двоичный п-разр дный счетчик импульсов
SU879780A2 (ru) Реверсивный счетчик
SU541173A2 (ru) Сумматор
SU571822A1 (ru) Устройство дл определени смены кода
SU425177A1 (ru)
SU892411A1 (ru) Измеритель интервалов времени между серединами импульсов
KR0115033Y1 (ko) 이중 펄스폭 변조회로
SU482023A1 (ru) Устройство дл синхронизации двоичных сигналов в каналах св зи с посто нными преобладани ми
SU1128263A1 (ru) Устройство дл вычислени булевых производных
SU860317A1 (ru) Резервированный счетчик импульсов