SU746926A1 - Устройство управлени переключателем скольз щего резерва - Google Patents

Устройство управлени переключателем скольз щего резерва Download PDF

Info

Publication number
SU746926A1
SU746926A1 SU782575637A SU2575637A SU746926A1 SU 746926 A1 SU746926 A1 SU 746926A1 SU 782575637 A SU782575637 A SU 782575637A SU 2575637 A SU2575637 A SU 2575637A SU 746926 A1 SU746926 A1 SU 746926A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
blocks
inputs
backup
main
Prior art date
Application number
SU782575637A
Other languages
English (en)
Inventor
Валерий Александрович Забавский
Владимир Сергеевич Савватеев
Евгений Сергеевич Горшков
Николай Иванович Комаров
Original Assignee
Предприятие П/Я В-2655
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2655 filed Critical Предприятие П/Я В-2655
Priority to SU782575637A priority Critical patent/SU746926A1/ru
Application granted granted Critical
Publication of SU746926A1 publication Critical patent/SU746926A1/ru

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Description

(54) УСТТОЙСТВО УПРАВЛЕНИЯ; ПЕЙЕКШОЧЕНИЁМ

Claims (2)

  1. скольз даго РЕЗЕЮА Изобретение относитс  к облает автоматики и вычислительной техники, и может бьпъ использовано дл  автоматического скольз ндегб peSfeji- вировани  функционально законченных узлов, блоков, элементов радиоэлектронной аптарату{ш трактов, каналов св зи ра ишого назначеюш. Известны устройства управлени  переключением скольз щего резерва nyteM заШЩенйЯ, содержащие элементы контрол  основных и резерных блоков, логические элементы и коммутатор t. Недостаток этих устройств - низка  надежность . Кроме того, известны устройства скольз щего резерва путем замещени , содержащие татор, элементы контрол  основных и peaejpMbix блоков, инверторы и матрицу элементов И-НЕ с числом столбцов т, равным числу основных блоков, и числом строк п, равным числу резерв ных блоков, выход элемента контрол  каждого .. 1-го основного блока через инвертор соединен с первыми входами элементов И-НЕ соответствующего i-ro столбца матрицы, выход элемента контрол  каждого j -го резервного блока соединен со вторыми входами элементов И-НЕ соответствующей -ой строки матрицы, а )8Ь1ХОД кШд6Жйз эйеШМйв И-НЕ матрицы соединен с коммутатором и с входами всех элементов И-НЕ j-ой строки и i-ro столбца матршц. I2J. Недостатком этого устройства  вл етс  то, wo бШнёспботбно раздел ть блоки по степени , их важносш и JB зависимости от этого производить резёрвйрЙфШйе блоков в О14)еделенн6й очередности в соответствии с их важностью, т. е. оно не сгособно к оотобождению резерваьк блоков, зШvfeщaюIЦIIX мепее тгриоритетные (менее важные) основные , и к резервированию 6(9с 5ождаюиашс  при этом блоком, неис1 авного более приор ешого основного блока. В результате этого понижаетс  надежность резервируемой систеАШ. Дл  повышши  надежносто в устройство у1фавлени  перёключеШем скольз щего резерва, содержащее коммутатор, т эле лй1тов контрол  основных и п элементов контрол  pe3q)BHbix блоков, инверторы и матрицу элементов И-НЕ с т столбцов и п строк, выход каждого элемента контрол  основного блока через инвертор соединен с первыми входами элементов И-НЕ соответствующего столбца матрицы, выход каждого элемента контрол  резервного блока подключен к вторым входам элементов И-НЕ соответствующей строки матрицы, а вы ход элемента И-НЕ матрицы соединен с коммутатором и с входами элементов Й-Ш соответствующих столбца и строки матрицы, . введены (т-1) дополнительных элементов И-НЕ и (т-1) элементов задержки, входы которых соединень с выходами соответствующих инверторов, а выходы - с первыми входами соответствующих дополнительных элементов И-НЕ, причем другие входы каждого дополнительного элемента И-НЕ подключены к выхода элементов И-НЕ соответствующего столбца матрицы, а выходы - к входам элементов И-НЕ последующих столбцов матрицы. На чертеже представлена функциональна  схема предложенного устройства. Устройство содержит коммутатор 1, элемент 2-5 контрол  основных и элементы 6,7 контро л  резервных блоков, инверторы 8, матрицу элементов 9 И-НЕ с числом столбцов т, равным числу основных блоков, и числом строк п, рав ным числу резервных блоков, элементы 10 И-НЕ и элементы 11 задержки по числу прйоритетнь1Х основных блоков. Устройство работает следующим образом. При исправности всех основных резервных блбков на выходах элементов 9, 10 И-НЕ, а, также соответственно на ьходах, св занных с выходами, присутствует сигнал логической 1 От элементов 6,7 контрол  резервных блоков на элементы 9 И-НЕ поступают сигналы логической 1 (исправен) От элементов 2-5 контрол  основных блоков сигналь исправности 1 инверторами 8 преобразуютс .в О и посту пают на входы элементов 9, Ю И-НЕ. У каждого из элементов 9,10 И-НЕ в этом случае на всех входах кройе одного, св занного с инверторами 8, присутствует Сигнал логической 1. Выход из стро  какого-либо из основных блоков сопровождаетс  по влением на выходе соответствующего элемента 2-5 контрол  основ ного блока сигнала Авари  (О), инвертируемого в 1 и поступающего на входы элементов 9 И-НЕ и элемента 10 И-НЕ соответствующего столбца. При этом оказываетс , что все входы всех элементов 9 И-НЕ и элемента 10 И-НЕ указанного столбца имеют потейциалы логиКской 1, элементы 9 И-НЕ стре м тс  сработать, гю цепи взаимных запретов (выход каждого элемента 9 И-рЕ св зан с входами всех элементов 9 И-НЕ, сто щих в одном с ним столбце) допускают возможность срабатывани  только одного элемента 9 И-НЕ Срабатывание одного из элементов определ етс  случайными параметрами: чувствительностью элемента, помехами в цеп х, амплитудами сигналов и т.д. Элемент 10 И-НЕ срабатывает только в случае отсутстви  свободных резервных блоков, так как в противном случае после срабатывани  одного из элементов 9 И-НЕ на входе элемента 10 И-НЕ по витс  потенциал логического . После срабатьтани  одного из элементов 9 И-НЕ устанавливаетс  состо ние, при котором на его выходе будет присутствовать потенциал логического О, g на выходах элементов 9 И-НЕ, сто щих с указанным в одной строке и одном столбце, и элемента 10 И-НЕ -потенциал логической 1. При по влении потенциала логического О на выходе элемента 9 И-НЕ срабатывает исполнительное устройство К0101мутатора 1, переключающее внещние цепи вышедщего из стро  основного блока на соответствующий резервный блок. В этом состо нии при выходе из стро  еще какого-либо из основных блоков происходит автоматическое замещение его резервным аналогично описанному, за исключением того, что резервный блок, работающий уже вместо выщедшего из стро  основного, дл  замещени  ;Ч)угого основного устройства использовать уже нельз . Достю-аетс  это тем, что выход КЯУКД.ОГО из элементов 9. И-НБ св зан с входами всех элементов 9 И-НЕ, сто щих с рассматриваемым в одной строке. Потенциал логического О с выхода сработавщего элемента 9 И-НЕ поступает на все элементы 9 И-НЕ той же строки, запреща  их срабатьтание. , -,, Аналогично описанному резервирующее устройство работает при выходе из стро  третьего, четвертого и т. д. основных блоков, вппоть до использовани  всех резервных блоков. В состо нии, когде все резервные блоки использованы , выход из стро  основного блока, имеющего более высокий приоритет по отнощению к последующим основным блокам, из-за присутстви  О -frix потенциалов на входах элементов 9 И-НЕ во всех строках матрицы не приводит к срабатыванию элементов 9 И-НБ данного столбца матрицы и соответственно к замещению указанного основного блока резервным . Но на входы элемента 10 И-НЕ данного столбца подаютс  потенциалы логической 1. На выходе элемента 10 И-НЕ и соответственно на входах всех элементов 9 И-НЕ последующих столбцов матрицы по истечении времени задерхски, определ емого элементом И зацеруккн , по витс  потенциал логического О ,. В этом состо нии все резервные блоки, замещающие неисправные менее приоритетные основные блоки, освобождаютс  и один из них подключаетс  вместо указанного неисправного j основного блока. Неисправные основтаге блоки в строгой прио ритетной очередности замещаютс  свободными резервными блоками. Незамещенным оказываетс блок с наименьщим приоритетом. Восстановление основного блока и по вление сигдала исправности () на выходе соответствующего элемента контрол  основного блока приводит к отпусканию срйботавшего ранее элемента 9 И-НЕ, к перекоммутации исполнительным устройством внешних цепей рассматрив емого блока в основное состо ние и тем самы к освобождению резервного блока. Если при этом среди основных блоков, менее приоритетных по сравнению с восстановленным, оказьюаютс  неисправные и незамещенные, то одий из них, более приоритетный по отношению к остальным неисправным и незамещенным, тут е замещаетс  освободившимс  резервньйи блоком. Выход из стро  какого-либо из резервных блоков согфовождаетс  и по влением сигнй й А ари  (0),| подаваемого на входы элемен тов 9 И-НЕ соответствующей строки и тем самым запрещающего использование atbrb резфвного блока. Выход из стро  резервйогр блока, происход щий в состо ши,когда он находитс  в резерве, измёйени  выходных потёй циалов элемеш-ов 9 И-НЕ не вызывает. Если же выход из стро  резервного блока происходат в состо нии, когда им замещен какой-либо неисправный основной блок, то по вл юишйс  сигнал О приводит к опусканию сработавше го элемента 9 И-НЕ и запрещеюто срабатйва ки  всех элементов 9 И-НЕ соответ  гоу вй(ей; строки. При этом из элемента 10 И-ЙВ освободившегос  неисправного осндвнсйо QnoKa подаетс  сигнал логического О на злемапад 9 И-НЕ столбцов матрицы менее HpHOpwetluffi блоков. Если есть замещенные менее 15 йорйтетные блоки, они освобождаютс , и одш из освободившихс  резервных блоков за мещает данный . Неисправные основные блоки в строгой гфиоритетной последовательности замещаютс  свободными резервными. Незамещенным оказываетс  ,блок с наименьшим приоритетом. Использование дополнительных элементов И-НЕ и элементов 11 задержки позвол ет реализовать приоритетное замещение неисгфавных основных блоков резервными блоками И тем самым повышает надежность устройства. .Формула изобретени  YcTpoifeTBo угфавлени  переключением скольз щего резерва, содержащее коммутатор, m элементов контрол  основных и п элементов контрол  резервных блоков, инверторы и матрицу элеМейтов И-НЕ с m столбцов и п Строк, выход каждого элемента контрол  основного блока через инвертор соеданен с первыми входами элементов соответствующего столбца матрйш, вькод каждого элемента контрол  резервного блока подклютей к вторым входам элементов Й-НЕ соответствующей строки матрицы , а выход каждого элемента И-НЕ матрицы соединен с коммутатдрЬм и с входами элемейгов И-НЕ соответствун цих столбца и строки мжфиы , о f и и чаю ttt е ё с   тем, что, с целью К®ьш11гни  надежности устройства в работе, в йего введены (т-1) дополнительных э емейтов И-НЕ и (т-1) -элементов задержки, входа которых соединены с выходами соответ ствующих инверторов, а выходы - с первыми входами соответе№у1Н)Щйх дЬпопШтельйьк элемёЯтоа и-НЕ, причем дфугие входы каждого доасйда№гель ог1) элемента И-НЕ подключены к выходам элемевгго)з И-НЕ соответствующего сфолбда матрицы, а выходьт - к входам элеШй ов И-НЕ Еоследующих сголбцов матрицы. . Источники информации, йрйгапгые во внимание при экспертизе . Шевдав А. Г., Шеремет Е. М. Логическое езервирование. Изд. Львовского универститета, 1973, с. 18-21.
  2. 2. Авторское свидетельство СССР Г 545985, л. G ( F 11/00, 15,01.76 (прототип).
SU782575637A 1978-01-30 1978-01-30 Устройство управлени переключателем скольз щего резерва SU746926A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782575637A SU746926A1 (ru) 1978-01-30 1978-01-30 Устройство управлени переключателем скольз щего резерва

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782575637A SU746926A1 (ru) 1978-01-30 1978-01-30 Устройство управлени переключателем скольз щего резерва

Publications (1)

Publication Number Publication Date
SU746926A1 true SU746926A1 (ru) 1980-07-23

Family

ID=20747095

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782575637A SU746926A1 (ru) 1978-01-30 1978-01-30 Устройство управлени переключателем скольз щего резерва

Country Status (1)

Country Link
SU (1) SU746926A1 (ru)

Similar Documents

Publication Publication Date Title
US4415973A (en) Array processor with stand-by for replacing failed section
FI980516A0 (fi) Saekrat kopplingsarrangemang
SU746926A1 (ru) Устройство управлени переключателем скольз щего резерва
US5581688A (en) Tele- and data communication system
SU877548A1 (ru) Устройство дл управлени переключением резерва
SU781973A1 (ru) Запоминающее устройство
SU947864A2 (ru) Устройство дл управлени переключением скольз щего резерва
SU1084802A1 (ru) Резервированна система
SU811264A1 (ru) Устройство дл управлени переклю-чЕНиЕМ СКОльз щЕгО РЕзЕРВА
GB1133143A (en) Improvements in or relating to supervisory arrangements for information transfer
SU930319A1 (ru) Устройство дл управлени переключением резерва
SU703816A1 (ru) Устройство дл управлени переключением скольз щего резерва
SU545985A1 (ru) Устройство дл управлени переключением скольз щего резерва
DE3010803C2 (de) Schalteinrichtung für ein Dreirechner-System in Eisenbahnanlagen
SU1010734A1 (ru) Устройство дл управлени переключением резерва
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса
SU922751A1 (ru) Резервированное устройство
SU849219A1 (ru) Система обработки данных
SU920731A1 (ru) Многоканальное устройство дл резервировани замещением
SU1702434A1 (ru) Мажоритарно-резервированный интерфейс пам ти
SU822375A1 (ru) Резервированный делитель частоты
SU1562898A1 (ru) Многоканальное устройство дл ввода-вывода информации
SU690665A1 (ru) Устройство дл мажоритарного выбора сигналов
SU637816A1 (ru) Резервированное трехканальное устройство
KR20030027193A (ko) 메모리 불량을 구제할 수 있는 반도체 메모리 장치