SU746489A1 - Information output arrangement - Google Patents

Information output arrangement Download PDF

Info

Publication number
SU746489A1
SU746489A1 SU782572695A SU2572695A SU746489A1 SU 746489 A1 SU746489 A1 SU 746489A1 SU 782572695 A SU782572695 A SU 782572695A SU 2572695 A SU2572695 A SU 2572695A SU 746489 A1 SU746489 A1 SU 746489A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
output
input
register
write
Prior art date
Application number
SU782572695A
Other languages
Russian (ru)
Inventor
Евгений Николаевич Борисов
Владимир Гаврилович Дорохов
Виктор Павлович Жилин
Александр Вячеславович Мурин
Николай Петрович Пустовой
Original Assignee
Войсковая Часть 44388-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 44388-Р/П filed Critical Войсковая Часть 44388-Р/П
Priority to SU782572695A priority Critical patent/SU746489A1/en
Application granted granted Critical
Publication of SU746489A1 publication Critical patent/SU746489A1/en

Links

Landscapes

  • Electron Beam Exposure (AREA)
  • Read Only Memory (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ВЫВОДА ИНФОРМАЦИИ(54) DEVICE FOR INFORMATION OUTPUT

Изобретение относитс  к вычислительной технике, предназначено дл  вывода информации и электронных вычислительных машин. Известно устройство дл  вывода, содержащее последовательно соединенные генератор импульсов, блок управлени , блок записи, блок пам ти, блок адресов, выходы преобразовател  и цифроаналогового преобразовател  подключены к блоку управлени , а также реверсивный счетчик и блок ком мутации 1 . Известно также устройство дл  вывода информации, содержащее блок согласовани  и блоки сопр жени  2. Недостатком известных устройств  вл етс  низкое быстродействие. Целью изобретени   вл етс  повышениё быстродействи  устройства. Поставленна  цель достигаетс  тем что устройство содержит регистр, фор мирователи импульсов записи и считывани , блок сравнени , блок коммутации и блок управлени , вход которого соединен с блоком сравнени , первый выход - с входом формировател  импульсов считывани , второй выход - с первым входом блока коммутации, второй вход которогоподключен к выходу егистра, выходы к вхоДс1м блоков сопр жени , первый вход регистра соединен с выходом формировател  импульсов считывани , второй вход - с выходом форми-ровател  импульсов записи, третий вход - с выходом блока согласовани , входа формировател  импульсов записи и блока сравнени  подключены к соответствующим выходам блока согласовани . Блок-схема устройства предстгшлена на чертеже. Устройство содержит блок 1 согласовани , формирователь 2 импульсов считывани , регистр 3, формирователь 4 импульсов записи, блок 5 сравнени , блок б коммутации, блок 7 управлени , блоки 8 сопр жени . Устройство работает следующим образом . При исполнении процессором операции вывода управл юща  командав виде информационного байта считываетс  из ОЗУ ЭВМ, поступает в блок пр мого управлени  и далее через блок 1.. согласовани  в виде потенциалов посто нного TojKa поступает на входы регистра 3. Далее управл к дий сигнал разрешени  записи из блока пр мого управлени  поступает на вход блока согласовани . С выхода последнего он поступает э формирователь 4 импульсов- записи, который осуществл ет фор мирование импульса записи. Последний поступа  в регистр 3, осуществл ет з пись в него уйравл ющей команды (кодовой комбинации). Одновременно при исполнении опера ции вывода блок пр мого управлени  формирует кодовый синхросигнал (код синхронизации всегда присутствует в коде ксманды ), совпадающий по времени с сигналом управлени . Синхросигнал через блок согласовани  поступает в блок 4 сравнени , который определ ет , в какой из п каналов необходимо выдавать информационный байт, и выдает соответствующий сигнал в блок 7 управлени . Последний имеет в своем составе .дискретно перестраивае1 ий . генератор тактовых импульсов. При по туплении с выхода блока 5 сравнени  соотвётствугощего сигнала блок 7 управ лени  формирует управл ющие сигналыи выдает их в блок б коммутации, который обеспечивает подключение выхода регистра 3 к соответствующему блоку 8 сопр жени . Кроме того, блок управлени  выдает в формирователь 2 импулв зов считывани  тактовые импульсы определенной частоты, Пос ледн   определ етс  скоростью приема данных тем или иным внешним устройством, или про пускной способностью соотвествующих каналов св зи. Формирователь импульсов считывани  формирует и выдает в регистр 3 необходимое число импульсов считывани  (сдвига), которые считывают записанную в нем управл ющуюThe invention relates to computing, intended to display information and electronic computers. A device for output is provided comprising a series-connected pulse generator, a control unit, a recording unit, a memory unit, an address unit, transducer outputs and a digital-to-analog converter connected to the control unit, as well as a reversible counter and switching unit 1. It is also known a device for outputting information, comprising a matching unit and interface blocks 2. A disadvantage of the known devices is low speed. The aim of the invention is to increase the speed of the device. The goal is achieved by the fact that the device contains a register, a generator of write and read pulses, a comparison unit, a switching unit and a control unit, the input of which is connected to the comparison unit, the first output - to the input of the read pulse generator, the second output - to the first input of the switching unit, the second input is connected to the output of the register, the outputs to the input of the interface blocks, the first register input is connected to the output of the read pulse generator, the second input is connected to the output of the write pulse former, the third move - with output matching unit, an input of the write pulse and the comparator are connected to corresponding outputs of the matching block. The block diagram of the device presented in the drawing. The device comprises a matching unit 1, a read pulse shaper 2, a register 3, a write pulse shaper 4, a compare block 5, a switching block b, a control block 7, a conjugation block 8. The device works as follows. When the processor performs the output operation, the control command in the form of the information byte is read from the computer's RAM, enters the direct control unit and then through the 1 .. matching unit in the form of the potentials of a constant TojKa enters the inputs of the register 3. Next, the control allows the write enable signal from the direct control unit is fed to the input of the matching unit. From the output of the latter, it enters the generator of 4 write pulses, which performs the formation of a write pulse. The last entry in register 3, writes the control command (code combination) to it. At the same time, when executing the output operation, the forward control unit generates a code sync signal (the synchronization code is always present in the x-command code), coinciding in time with the control signal. The clock signal through the matching unit enters the comparison unit 4, which determines which of the n channels to send the information byte, and outputs the corresponding signal to the control unit 7. The latter is composed of a discretely rearranged one. clock pulse generator. When getting out of the output of the comparison unit 5 of the corresponding signal, the control unit 7 generates the control signals and outputs them to the switching unit b, which connects the output of the register 3 to the corresponding interface unit 8. In addition, the control unit sends read impulses to a shaper 2 to read pulses of a certain frequency, the last is determined by the speed of data reception by one or another external device, or throughput of the corresponding communication channels. The read pulse shaper generates and outputs to register 3 the required number of read pulses (shift), which read the control written in it

Claims (2)

От Улоно пр мого ynpaffjjefftfg команду. Последн   Через блок комму тации и соответствующий блок сопр жени  в последов ательном кодеи с соответствующей скоростью поступает на выход устройства. Таким образом, устройство обеспечивает повышение быстродействи ,. Формула изобретени  Устройство дл  вывода информации, содержащее блок согласовани  и блоки сопр жени , отличающеес   тем, что, с целью повышени  быстродействи  устройства, оно содержит регистр, формирователи импульсов записи и считывани , блок сравнени , блок коммутации и блок управлени , вход которого соединен с блоком сравнени , первый выход - с входом формировател  импульсов считывани . второй выхс  - с первым входом блока коммутации , второй вход которого подключен к выходу регистра, выходы - к входам блоков сопр жени , первый вход регистра соединен с выходом формировател  импульсов считывани , второй вход с выходом формирователи импульсов записи , третий вход - с выходом блока согласовани , входы формировател  импульсов записи и блока сравнени  подключены к соответствующим выходам блока согласовани . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 531147, кл, G Об F 3/04, 1976. From Ulono the direct ynpaffjjefftfg team. Last Through the switching unit and the corresponding interface unit in the sequential code with the appropriate speed is fed to the output device. Thus, the device provides improved performance,. Apparatus for outputting information comprising a matching unit and interface blocks, characterized in that, in order to improve the speed of the device, it contains a register, write and read pulse drivers, a comparator unit, a switching unit and a control unit, the input of which is connected to the unit comparison, the first output is with the input of the read pulse driver. the second output is with the first input of the switching unit, the second input of which is connected to the register output, the outputs to the inputs of the interface blocks, the first input of the register is connected to the output of the read pulse generator, the second input with the output of the write pulse drivers, the third input with the output of the matching unit The inputs of the recording pulse generator and the comparison unit are connected to the corresponding outputs of the matching unit. Sources of information taken into account in the examination 1. USSR author's certificate number 531147, class, G F F 3/04, 1976. 2.Техническое описание ЭВМ ЕС1030 ЩК1.7а0.12 тот, 1975 (прототип).2. Technical description of the computer ES1030 SchK1.7a0.12 he, 1975 (prototype).
SU782572695A 1978-01-26 1978-01-26 Information output arrangement SU746489A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782572695A SU746489A1 (en) 1978-01-26 1978-01-26 Information output arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782572695A SU746489A1 (en) 1978-01-26 1978-01-26 Information output arrangement

Publications (1)

Publication Number Publication Date
SU746489A1 true SU746489A1 (en) 1980-07-07

Family

ID=20745805

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782572695A SU746489A1 (en) 1978-01-26 1978-01-26 Information output arrangement

Country Status (1)

Country Link
SU (1) SU746489A1 (en)

Similar Documents

Publication Publication Date Title
SU746489A1 (en) Information output arrangement
SU966686A2 (en) Information output device
SU1695508A1 (en) Binary code-to-frequency converter
SU938413A1 (en) Frequency divider
SU675418A1 (en) Information input arrangement
SU943697A2 (en) Device for data input
SU1658166A1 (en) Device for interfacing computer with external equipment
SU1478193A1 (en) Reprogrammable microprogrammer
SU1429122A2 (en) Device for interfacing n sensors with computer
SU714390A1 (en) Information display
SU849254A1 (en) Information registering device
SU432501A1 (en) DEVICE FOR THE FORMATION OF SIGNAL OPERATIONS
SU877514A1 (en) Data input device
SU739583A1 (en) Data display device
SU957199A1 (en) Multiplexer channel
SU696486A1 (en) Device for differentiating pulse-frequency signals
SU881747A1 (en) Microprogramme-control device
SU557357A1 (en) Data entry device
SU596946A1 (en) Microprogramme-control arrangement
SU963080A1 (en) Information display
SU670958A2 (en) Telemetry information processing device
KR0185786B1 (en) Memory control circuit
SU820467A1 (en) Computer data input device
SU943700A1 (en) Data display device
SU583424A1 (en) Interface