SU741478A2 - Устройство дл синхронизации дискретной информации - Google Patents

Устройство дл синхронизации дискретной информации Download PDF

Info

Publication number
SU741478A2
SU741478A2 SU772507773A SU2507773A SU741478A2 SU 741478 A2 SU741478 A2 SU 741478A2 SU 772507773 A SU772507773 A SU 772507773A SU 2507773 A SU2507773 A SU 2507773A SU 741478 A2 SU741478 A2 SU 741478A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
phase
selection unit
inputs
signal
Prior art date
Application number
SU772507773A
Other languages
English (en)
Inventor
Виктор Моисеевич Нейман
Леонид Васильевич Деревянко
Original Assignee
Предприятие П/Я А-7672
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7672 filed Critical Предприятие П/Я А-7672
Priority to SU772507773A priority Critical patent/SU741478A2/ru
Application granted granted Critical
Publication of SU741478A2 publication Critical patent/SU741478A2/ru

Links

Landscapes

  • Magnetic Bearings And Hydrostatic Bearings (AREA)

Description

Изобретение относитс  к радиотехнике и может использоватьс  при реге нерации и регистрации дискретной информации в системах св зи. Основное авторское свидетельство № 588647 выдано на устройство дл  синхронизации дискретнЬй информации, содержащее формироватегль входных импульсов , один из выходов которого по ключей к первому входу фазового дете тора, ко второму входу которого подключен выход фильтра через управл емый генератор, другой выход которого подк.пючен к одному из входов форми-. ровател  выходных импульсов, к друго му входу которого подключен выход блока сравнени , входы которого чере соответствующие интеграторы соединены с информационным входом формирова тел  входных импульсов, управл емый фазовращатель, суммирующий блок, вычитающий блок, дополнительный фазовый детектор, дополнительный фильтр и элемент ИЛИ, при этом другой выход формировател  входных импульсов через дополнительный фазовый детектор подключен к первым входам суммирующего блока и вычитеиощего блока, ко вторым входам которых подключен выхо фазового детектора, причем выход сум мирующего блока подключен ко входу фильтра, а выход вычитающего блока через дополнительный фильтр подключен к первому входу управл емого фазовращател , второй вход которого соединен со вторым входом фазового детектора и с первьам входом элемента ИЛИ, а выход управл емого фазовращател  подключен к другому входу дополнительного фазового детектора и ко второму входу элемента ИЛИ, выход которого подключен ко входам сброс интеграторов и к дополнительному входу формировател  выходных импульсов 1 . Однако в известном устройстве при флуктуаци х фронтов входного сигнала достоверность регистрации информации снижаетс  за счет интегрировани  участков тактового интервала, прилежапдьх к моментам, соответствующим математическому ожиданию фронтов. Цель изобретени  - повышение достоверности регистрации информации в услови х флуктуации фронтов входного дискретного сигнала. .Дл  этого в устройство, известное по основному авт. св. 588647, введен блок фазовой селекции, при этом выходы формировател  входных импульсов через блок фазовой селекции подключены соответственно к первьо входам фазового детектора и дополнительного фазового детектора, а второй вход и выход управл емого фазовращател  соединены с другими входами блока фазовой селекции на дополнительный вход которого подан входной сигнал , а выход соединен с сигнальными входами интеграторов, кроме того блок фазовой селекции состоит из блока селекции фронтов,два выхода которого через последовательно соединенные пер вый элементi ИЛИ, делитель частоты/ частотн|дй компаратор и фильтр подключены к его входу, третий и четвертый выходы через второй элемент ИЛИ подключены к I другому входу частотного компаратора, а п тый и шестой выходы блока селекции фронтов через элемент ИЛИ-НЕ подключены ко входу ключа, при этом другой вход ключа, второй , третий, .четвертый и п тый входы блока селекции фронтов  вл ютс  входами блока фазовой селекции, а первый и второй выходы блока селекции фронтов и выход ключа - выходами блока фазовой селекции.
На чертеже приведена структурна  .Ьлектрическа  схема предложенного устройства.
Устройство йп  синхронизации дискретной информации содержит формирователь входных импульсов 1, фазовый детектор 2 и дополнительный фазовый детектор 3, вычитающий блок 4, суммирующий блок 5, фильтр б и дополнительный фильтр 7, управл емый генератор 8управл емый фазовращатель 9,, элемент ИЛИ 10, два интегратора 11 и 12, блок сравнени  13, формирователь выходных импульсов 14, блок фазовой селекции 15, который состоит из блока селекции фронтов 16, фильтра 17, двух элементов ИЛИ 18 и 19, делител  частоты 20, частотного компаратора 21., элемента ИЛИ-НЕ 22 в ключа 23.
Устройство дл  синхронизации дискретной информации работает следующим образом.
Положительные и отрицательные фронты входного двоичного сигнала, выделенные формирователем входных импульсов I, поступают в блок селекции фронтов 16 блока фазовой селекции 15, в котором происходит фазова  селекци  этих сформированных импульсов, 1раздельна  дл  каналов положительных и отрицательных фронтов на импульсы, попавшие на подставку и.не попавшие на нее.
Импульсы, ; попавшие на соответствующие подставки (формирование подставок описано ниже), поступают на первые входы фазового детектора 2 и дополнительного фазового детектора 3, на вторые входы которых поданы импульсные последовательности с управл емог генератора 8, на фазовый детектор
непосредственно, а на дополнительный- управл емый фазовращатель 9.;
Выходные сигналы с выхода фазового детектора 2 и дополнительного фазового детектора 3 через суммируювшй блок 5 и фильтр б поступают на управл ющий вход управл емого генератора 8, а через вычитающий блок 4 и дополнительный фильтр 7 на управл ющий вход управл емого фазовращател  9.
В установившемс  состо нии на вторых входах фазового детектора 2 и дополнительного фазового детектора 3 устанавливают  импульсные последовательности , которые совпадают с математическими ожидани ми одна положительных фронтов, друга  - отрицательных .
Сдвиг этих последовательностей определ етс  искажени ми входного
преобладани 
Эти
сигнала типа
импульсные последовательности через элемент ИЛИ 10 осуществл ют сброс .аторов 11 и 12,
На формирователь выходных импульсов 14 подаетс  смоаанна  импул|,сна  последовательность с элемента ИЛИ 10 и импульсна  последовательность с дополнительного выхода управл емого генератора 8, сдвинута  по отношению к импульсной последовательности на его основном ВЕЯходе на . В формирователе выходных импульсов 14 вьщел ютс  из смешанной импульсной последовательности ближайшие импульсы , следующие после импульсов, поступшощих с вспомогательного выхода управл емого генератора 8. Эти импульсы  вл ютс  выходной последовательностью тактовой частоты и при опросе ими выхода блока сраакени  13 регистрируетс  информаци  по очередному такту с исключением возможности ложно синхронизации, а сброс интеграторов 11 и 12 смешанной импульсной последовательностью обеспечивает сужение интервала интегрировани  по посылке при по влении искажений входного сигнала типа преобрадани .
В блоке селекции фронтов 16, как уже отмечалось, формируютс  фазовые подставки, управл ющие прохождением импульсов, полученных из положительных фронтов входной дискретной информации на первый вход фазового детектора 2, а из отрицательных фронтов - на первый вход дополнительного фазового детектора 3
Ширина подставок определ етс  сигналом на упреиел ющем входе блока селекции фронтов 16, а середины их совмещаютс  с импульсными последовательност ми на вторых входах фазового детектора 2 и дополнительного фазового детектора 3, дл  чего эти последовательности в качестве опорных подаютс  на блок селекции фронтов 16.

Claims (1)

  1. Импульсы, сформированные по поло штельным и отрицательным фронтам входного сигнала и не попавшие на фазовые подставки, сми1О1ваютс  на элементе ИЛИ 18. Средн   частота на выходе элемента ИЛИ 18 сравниваетс  с частотой, полученной делением частотного сигнала с выхода элемента ИЛИ 19 с помощью делител  частоты 20. Это оравнение -осуществл етс  частотным компаратором; 21, из выходного сигнала которого с помс дью фильтра 17 формируетс  управл ющий сигнал, измен юец й ширину подставок в блоке селекци фронтов 16. Элементы ИЛИ 18 и 19, делитель частоты 20, частотный компаратор 21 и фильтр 17 образуют петлю обратной св зи, за счет работы которой ширина фазовых подставок, вырабатываемых в блоке селекции фронтов 16, приводитс  в соответствие с величиной дисперсии временного положени  фронтов входного дискретного сигнала. Повышение помехоустойчивости достигаетс  при этом за счет исключени  из входных импульсных последовательностей , поступающих на первые входы фазового детектора 2 и дополнительно го фазового детектора 3 импульсов, существенно отклон ющихс  от матема .тического ожидани . Дл  повышени  достоверности регис рации информации в услови х значител ной дисперсии фронтов входного сигна ла,подача этого сигнала на входы интеграторов 11 и 12 производитс  чере ключ 23, управл емый через элемент ИЛИ-НЕ 22 от выходов подставок блока селекции фронтов 16. В св зи с выключением электронног ключа 23 на врем  действи  фазовых подставок в блоке селекции фронтов 16, область интегрировани  по посыл ке сужаетс  при увеличении дисперсии временного положени  фронтов входного дискретного сигнала. Введение во входной цепи интеграторов 11 и 12 ключа 23,отключающего входную информацию на: врем  действи  фазовых подставок в блоке селекции фронтов 16, дает возможность повысить достоверность приема дискретной информации в услови х временного рассе ни  фронтое входного дискретного сигнала, т.к. интервал интегрировани по посылке сштоматически мен етс  при изменении временной дисперсии фрон тов входного дискретного сигнала. Формула изобретени  1.Устройство дл  синхронизации дискретной информации по авт. св. № 588647, отличающеес  тем, что, с целью повышени  достоверности , введен блок фазовой селекции ,при этом выходы формировател  входных Егмпульсов через блок фазогой селекции подключены соответственно к первым входам фазового детектора и дополнительного фазового детектора , а второй вход и выход управл емого фазовращател  соединены с другими входами блока фазовой селекции на дополнительный вход которого подан входной си1аал, а выход соединен е сигнальными входами интеграторов . 2,Устройство по Ц.1, отличающеес  тем, что блок фазовой селекции состоит из блока селекции фронтов, два выхода которого через последовательно соединенные первый элемент ИЛИ, делитель частоты, частотный компаратор и фильтр подключены к его входу, третий и четвертий выходы через второй элемент ИЛИ подключены к другому входу частотного компаратора, а п тый и шестой выходы блока селекции фронтов через элемент ИЛИ-НЕ подключены ко входу ключа, при этом другой вход ключа , второй, третий, четвертый и п тый входы блока селекции фронтов (ЯВЛЯЮТСЯ входами блока фазовой селекЬии , а первый и второй выходы блока селекции фронтов и выход ключа - выходами блока фазовой селекции. ; Источники информации, прин тые во внимание при -экспертизе 1. Авторское свидетельство СССР 588647, кл. Н 04 L 7/02, 1976.
    ti i 1
    II iii
SU772507773A 1977-07-15 1977-07-15 Устройство дл синхронизации дискретной информации SU741478A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772507773A SU741478A2 (ru) 1977-07-15 1977-07-15 Устройство дл синхронизации дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772507773A SU741478A2 (ru) 1977-07-15 1977-07-15 Устройство дл синхронизации дискретной информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU588647A Addition SU116264A1 (ru) 1957-09-27 1957-09-27 Устройство дл измерени и записи угла сдвига между потопами двух синхронных машин при их параллельной работе

Publications (1)

Publication Number Publication Date
SU741478A2 true SU741478A2 (ru) 1980-06-15

Family

ID=20718103

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772507773A SU741478A2 (ru) 1977-07-15 1977-07-15 Устройство дл синхронизации дискретной информации

Country Status (1)

Country Link
SU (1) SU741478A2 (ru)

Similar Documents

Publication Publication Date Title
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
US2945183A (en) Delay generator
SU741478A2 (ru) Устройство дл синхронизации дискретной информации
SU636812A1 (ru) Устройство синхронизации с фазовой автоподстройкой частоты
SU873434A2 (ru) Устройство фазировани регенераторов цифрового сигнала дл радиоканалов
SU809644A1 (ru) Устройство дл передачи и приемаСигНАлОВ C фАзОВОй МАНипул циЕй
SU1243145A2 (ru) Многолучева система радиосв зи
SU788416A1 (ru) Устройство синфазного приема импульсных сигналов
SU653758A1 (ru) Устройство выделени опорного сигнала
SU862382A1 (ru) Частотный манипул тор
SU1431056A1 (ru) Устройство дл выделени и вычитани импульсов из серии
SU1417206A2 (ru) Устройство дл синхронизации псевдослучайных сигналов
SU965004A1 (ru) Устройство приема сигналов фазового пуска
SU1332554A2 (ru) Устройство синхронизации тактовых генераторов
SU780218A1 (ru) Приемник сигналов, модулированных одновременно по частоте и по фазе
SU1555892A1 (ru) Устройство тактовой синхронизации
SU786045A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU438135A1 (ru) Синхрогенератор
SU1042200A1 (ru) Устройство дл синхронизации псевдослучайных сигналов
SU824483A1 (ru) Устройство дл выделени импульсныхСигНАлОВ
SU843271A1 (ru) Устройство тактовой синхронизации
SU582576A1 (ru) Устройство фазовой автоматической подстройки частоты дл коротковолнового канала св зи
SU698166A1 (ru) Устройство маскировки телевизионных сигналов
SU1058084A1 (ru) Демодул тор фазоманипулированных сигналов
SU938417A1 (ru) Устройство дл передачи информации по двум параллельным каналам