SU739553A1 - Множительно-делительное устройство - Google Patents
Множительно-делительное устройство Download PDFInfo
- Publication number
- SU739553A1 SU739553A1 SU782567858A SU2567858A SU739553A1 SU 739553 A1 SU739553 A1 SU 739553A1 SU 782567858 A SU782567858 A SU 782567858A SU 2567858 A SU2567858 A SU 2567858A SU 739553 A1 SU739553 A1 SU 739553A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- adder
- switch
- comparator
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Предлагаемое изобретение относитс к области автоматики и вычислите льной техники , а именно: к множительно-делительным устройствам.
Известно множительно-делительное устройство , содержащее интеграторы, компаратор; вход которого соединен с выходом интегратора, переключатели 1.
Недостатком этого устройства вл етс сложность.
Наиболее близким к предлагаемому изобретению вл етс . множительно-делительное устройство, содержащее интегратор, вход которого соединен с щиной первого аналогового сигнала, а выход - с одним из входов компаратора, выход koMuapaTopa соединен с управл ющими входами двух переключателей , входы которых соединены соответственно с шинами других входов, а выход одного из них - с другим входом интегратора , а также врем задающее устройство и управл емый источник тока 2.
В этом устройстве формируетс и подаетс на вход интегратора импульс обратной св зи заданной длительности и амплитуды.
Недостатком известного устройства вл етс его сложность, обусловленна необходимостью применени сложных прецизионHbix устройств, формирующих импульсы заданной формы, амплитуды и длительности.
Целью изобретени вл етс упрощение , устройства.
Поставленна цель достигаетс тем, что в множительно-делительное устройство, содержащее интегратор, первый вход которого соединен с источником первого сомножител , а выход - с первым входом компаратора, выход которого соединен с управл ющими входами первого и второго переключателей , информационные входы которых соединены соответственно с источником второго сомножител ми источником делител , выход второго ключа соединен со вторым
15 входом интегратора, введены нелинейный элемент , сумматор и фильтр, вход которого соединен с выходом первого переключател , а выход - с первым входом сумматора, второй вход сумматора соединен с информационным входом первого переключател , второй вход компаратора через нелинейный элемент соединен с шиной нулевого потенциала, а управл ющий вход нелинейного элемента соединен с выходом компаратора. Поставленна цель достигаетс в предлагаемом устройстве без применени сложных прецизионных генераторов и формирователей импульсов. Сущность изобретени по сн етс чертежом , на котором приведена блок-схема множительно-делительного устройства. Устройство содержит интегратор 1, компаратор 2, нелинейный элемент 3, второй и первый переключатели 4 и 5, фильтр 6, сумматор 7. Выход интегратора 1 соединен с одним из входов компаратора 2. Второй вход компаратора соединен через нелинейный , элемент (например, ключевую схему на диоде или триоде) с общей щиной и со своим выходом. Выход компаратора соединен тйкже с управл ющими входами двух переключателей 4 и 5. Входы переключателей и один из входов интегратора подключены к щинам входных сигна- лов (IJi, UjiUa). Выход переключател 5 соединен со входом фильтра 6, а выход фильтра подключен к одному входу сумматора , вход которого соединен со входом переключател 5. Принцип действи устройства состоит в следующем. При подаче на вход интегратора 1 напр жени Us на его выходе формируетс линейно-нарастающее (линейно-падающее) напр жение. Когда это напр жение достигает величины напр жени на нелинейном элементе 3, компаратор срабатывает. Переключа посредством переключател 4 пол рность напр жени Us на входе интегратора и измен величину (или пол рность) напр жени на нелинейном элементе, что приводит к изменению направлени интегрировани . В результате на выходе интегратора формируетс напр жение треугольной формы , а на выходе компаратора - пр моугольные пульсы. -При подаче на второй вход интегратора напр жени Uj, измен етс наклон сторон треугольного напр жени и, соответственно, относительна длительность импульсов на выходе компаратора, котора определ етс как 4- АО + К, , где t - длительность импульса, Т - период, АО - посто нна величина, Ki - коэффициент пропорциональности.
Claims (2)
- 739553 При Us const напр жение на выходе переключател 5: Ul U,(Ao-f KaUi). Член полученного произведени - AoUi исключаетс сумматором 7. При трёх переменных V ивых КзЦ}У Кг и Кз - коэффициенты пропорциональности . Переменна составл юща напр жени на выходе переключател 5 подавл етс фильтром 6. Таким образом, выполнение множительно-делительных операций достигаетс в этом случае без применени специальных прецизионных генераторов и формирователей импульсов , что существенно упрощает схему и конструкцию устройства. Достоинством описанного устройства вл етс также простота настройки. Операции по настройке свод тс лищь к установке коэффициентов при переменных и выравниванию составл ющих в сумматоре. Формула изобретени Множительно-делительное устройство, содержащее интегратор, первый вход которого соединен с источником первого сомножител , а выход - с первым входом компаратора , выход которого соединен с управл ющими входами и второго переключателей , информационные входы которых соединень соответственно с источником второго сомножител и источником делител , выход второго ключа соединен со вторым входом интегратора, отличающеес тем, что с целью упрощени устройства, в него введены нелинейный элемент, сумматор и фильтр, вход которого соединен с выходом первого переключател , а выход - с первым входом сумматора, второй вход сумматора соединен с информационным входом первого переключател , второй вход компаратора через нелинейный элемент соединен с щиной нулевого потенциала, а управл ющий вход нелинейного элемента соединен с выходом компаратора. Источники информации, прин тые во внимание при экспертизе . 1. Патент США № 3383501, кл. 235- 195, опублик. 1968.
- 2. Electron Des, 1974, 22 № 12 (прототип ).ЛVOto«МIVv
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782567858A SU739553A1 (ru) | 1978-01-09 | 1978-01-09 | Множительно-делительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782567858A SU739553A1 (ru) | 1978-01-09 | 1978-01-09 | Множительно-делительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU739553A1 true SU739553A1 (ru) | 1980-06-05 |
Family
ID=20743731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782567858A SU739553A1 (ru) | 1978-01-09 | 1978-01-09 | Множительно-делительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU739553A1 (ru) |
-
1978
- 1978-01-09 SU SU782567858A patent/SU739553A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU739553A1 (ru) | Множительно-делительное устройство | |
US2849181A (en) | Time-division computing device | |
US3763485A (en) | Electric control system | |
SU842727A1 (ru) | Устройство дл регулировани расходажидКОСТи | |
SU1034163A1 (ru) | Генератор треугольного напр жени | |
SU1429305A1 (ru) | Устройство след щей задержки импульсов | |
SU748442A1 (ru) | Функциональный преобразователь | |
SU721828A1 (ru) | Множительно-делительное устройство | |
SU811201A1 (ru) | Устройство дл формировани функ-ции пЕРЕКлючЕНи B СлЕд щЕй СиСТЕМЕС пЕРЕМЕННОй СТРуКТуРОй | |
SU809520A1 (ru) | Генератор развертки | |
SU348113A1 (ru) | ||
SU981901A1 (ru) | Фазовращатель | |
KR880003917Y1 (ko) | 연속적인 실수배수를 갖는 체배기회로 | |
SU855934A1 (ru) | Широкополосный умножитель частоты следовани импульсов | |
SU819806A1 (ru) | Импульсный стабилизатор напр жени пОСТО ННОгО TOKA | |
SU752222A1 (ru) | Релейное управл ющее устройство | |
SU447721A1 (ru) | След щий умножитель частоты | |
SU608172A1 (ru) | Врем -импульсное делительное усьтройство | |
SU328794A1 (ru) | ||
SU1196904A1 (ru) | Врем -импульсное делительное устройство | |
SU1190497A2 (ru) | Устройство дл формировани сигнала пр моугольной формы | |
SU987622A1 (ru) | Умножитель частоты | |
SU712950A1 (ru) | Преобразователь периода следовани импульсов в напр жение | |
SU960888A1 (ru) | Устройство компенсации посто нной составл ющей фотоэлектрического датчика | |
SU809223A1 (ru) | Устройство дл делени аналоговыхСигНАлОВ |