SU1429305A1 - Устройство след щей задержки импульсов - Google Patents

Устройство след щей задержки импульсов Download PDF

Info

Publication number
SU1429305A1
SU1429305A1 SU874191480A SU4191480A SU1429305A1 SU 1429305 A1 SU1429305 A1 SU 1429305A1 SU 874191480 A SU874191480 A SU 874191480A SU 4191480 A SU4191480 A SU 4191480A SU 1429305 A1 SU1429305 A1 SU 1429305A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
input
integrator
output
voltage
Prior art date
Application number
SU874191480A
Other languages
English (en)
Inventor
Федор Федорович Братский
Михаил Аркадьевич Гуранчик
Владимир Алексеевич Константинов
Александр Владимирович Рывкин
Аркадий Николаевич Шевчик
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU874191480A priority Critical patent/SU1429305A1/ru
Application granted granted Critical
Publication of SU1429305A1 publication Critical patent/SU1429305A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Устройство .относитс  к области контрольно-измерительной техники и может быть использовано дл  формировани  задержанных импульсов с необходимостью их фазовой стабилизации в случае периодически повтор ющихс  запускающих импульсов. Цель изобретени  - повышение точности слежени  за фазой формировани  выходных импульсов в широком диапазоне изменени  частоты следовани  входных импульсов . Устройство содержит упр л емый формирователь 1 импульсов, преобразователь 2 период - напр жение , перемножитель 3 аналоговых сигналов , интегратор 4, коммутационные элементы 5 и 6, источник 7 опорного напр жени . Управл емый формирователь 1 содержит триггер 8, интегратор 9 и компаратор 10. В предложен- ном устройстве след щей задержки .импульсов задержтса. не зависит от частоты следовани  входных импульсов. Устройство обеспечивает равномерную фиксированную скорость изменени  фазовой задержки формировани  импульсов в широком диапазоне частот следовани  входньж импульсов, Кроме того, напр жение на выходе интегратора 4 соответствует фазовому положению формируемых устройством импульсов относительно входных импульсов и может быть использовано непосредственно ДЛЯ измерени  соответствующего УГЛОВОГО параметра . 2 ил. (Л ю со со о СЛ

Description

Изобретение относитс  к области контрольно-измерительной техники и Может быть использовано дл  формировани  задержанных импульсов с необ- ходимостью их фазовой стабилизации В случае периодически повтор ющихс  запускающих импульсов.
Цель изобретени  - повышение точности слежени  за фазой формирова- ки  выходных импульсов в широком диапазоне изменени  частоты следовани  ходных импульсов.
i На фиг.1 приведена блок-схема устройства; на фиг.2 - интегратор. i Устройство (фиг.1) содержит |управл емьш формирователь 1 импуль- icoB, последовательно включенные пре- рбразователь 2 период - напр жение и Ьвремножитель 3 аналоговых сигналов, рторой вход которого подключен к вы- |ходу интегратора 4, к входам которо |го подключены коммутационные элементы 5 и 6, соединенные соответственно с пр мым и инверсным выходом источ- ника 7 опорного напр жени , выход перемножител  3 соединен с управл ющим входом формировател  I, вход запуска которого подключен к входной шине устройства и соедш ен с входом преобразовател  2 период - напр жени
Управл емый формирователь 1 импульсов может быть вьшолнен по схеме (фиг.1) и содержит триггер 8, ин- тегратор 9 и компара тор 10. Тактовый. Вход триггера 8  вл етс  входной аиной управл емого формировател  1. Информационный вход триггера 8 подсоединен к логическому О, пр мой выход подсоединен к входу интегратора 9, выход которо го подсоединен к Первому входу компаратора 10, второй йход которого  вл етс  управл ющим входом управл емого формировател  1. Выход компаратора 10 соединен с установочным входом триггера 8 и одновременно  вл етс  вькодом управл емого формировател  1.
Интегратор 4 предназначен дл  за- фиксированной скорости измене- ии  управл ющего напр жени , поступающего на первый вход перемножител  3, может быть вьтолнен по схеме, представленной на фиг.2, и состо щий из Операционного усилител  11, токоза- дающих резисторов 12 и 13, интегрирующей емкости 14 и ограничивающего диода -15,
Устройство работает следующим образом .
При-поступлении периодически повтор ющихс  импульсов на вход преобразовател  2 период - напр жение на его выходе формируетс  напр жение , обратно пропорциональное частот следовани  входных импульсов.
На управл ющий вход формировател  с выхода пёремножител  3 поступает скорректированное напр жение.
Длительность задержек формировани  выходного импульса формирователе 1 определ етс  напр жением с выхода перемножител  3.
Фазова  задержка формировани  выходных импульсов не зависит от частоты следовани  входных импульсов, а определ етс  напр жением на выходе интегратора 4. При изменении частоты следовани  входных импульсов производитс  автоматическа  коррекци  управл ющего напр жени , а следовательно , и задержки формировани  выходных сигналов, обеспечива  высокую фазовую стабильность формировани  задержанных импульсов.
При нажатии на кнопку ч- (коммутационный элемент 5 происходит равномерное возрастание выходного напр жени  интегратора 4, а следовательно , и равномерное изменение фазового -угла задержки формировани  выходных импульсов, причем это изменение происходит с заданной угловой скоростью, определ емой значением вькодного напр жени  опорного источника 7 и посто нной времени интегратора 4. При нажатии на кнопку - (коммутационный элемент 67 происходит равномерное уменьшение выходного напр жени  интегратора 4, что приводит к изменению фазового угла задержки формировани  выходных импульсов с той же скоростью, но в обратном направлении.
В устройстве задержка не зависит от частоты следовани  входных импульсов . Устройство обеспечивает равномерную фиксированную скорость изменени  фазовой задержки формировани  импульсов в широком диапазоне частот следовани  входных импульсов. Кроме того, напр жение на выходе интегратора 4 соответствует фазовому положению формируемых устройством импульсов относительно входных импульсов и может быть использовано непосредственно дл  измерени  соответствующего углового параметра.

Claims (1)

  1. Формула изобретени 
    Устройство след щей задержки импульсов , содержащее управл емый формирователь импульсов, исто-чник опорного напр жени , преобразователь период - напр жение, вход которого соединен с входом управл емого формировател  импульсов, отличающеес  тем, что, с целью повы
    мировани  вьрсодных импульсов в широком диапазоне изменени  частоты следовани  входных импульсов, в него введены перемножителъ сигналов и интегратор , к входам которого подключены два коммутационных элемента, соединенных соответственно с пр мым и инверсным выходами источника опорного напр жени , первый вход перемножител  подключен к выходу интегратора , второй вход - к выходу преобразовател  период - напр жение, а выход соединен с управл ющим вхо
    шени  точности слежени  за фазой фор- g дом формировател  импульсов.
SU874191480A 1987-02-09 1987-02-09 Устройство след щей задержки импульсов SU1429305A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874191480A SU1429305A1 (ru) 1987-02-09 1987-02-09 Устройство след щей задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874191480A SU1429305A1 (ru) 1987-02-09 1987-02-09 Устройство след щей задержки импульсов

Publications (1)

Publication Number Publication Date
SU1429305A1 true SU1429305A1 (ru) 1988-10-07

Family

ID=21284406

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874191480A SU1429305A1 (ru) 1987-02-09 1987-02-09 Устройство след щей задержки импульсов

Country Status (1)

Country Link
SU (1) SU1429305A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1132173, кл. G 01 М 15/00, 1984. Авторское свидетельство СССР Н 1941443, КЛ. Н 03 К 5/153, 1986. *

Similar Documents

Publication Publication Date Title
US3594649A (en) Voltage-controlled oscillator
SU1429305A1 (ru) Устройство след щей задержки импульсов
SU855934A1 (ru) Широкополосный умножитель частоты следовани импульсов
SU739553A1 (ru) Множительно-делительное устройство
SU862330A1 (ru) Устройство дл регулировани фазы управл ющих импульсов
SU636771A2 (ru) Умножитель частоты
SU1737714A1 (ru) Управл емый делитель частоты
SU617826A1 (ru) Умножитель частоты
SU1275367A1 (ru) Регул тор дл объекта с переменным транспортным запаздыванием
US4495460A (en) Resettable feedback sensor
SU612402A1 (ru) Устройство формировани импульсов дл автоматической подстройки частоты
RU1833827C (ru) Нелинейный фильтр
SU545999A1 (ru) Преобразователь угла поворота вала в частоту следовани импульсов
JPH0541668A (ja) アナログデジタル変換器
RU2057346C1 (ru) Устройство для измерения скорости перемещения
SU809223A1 (ru) Устройство дл делени аналоговыхСигНАлОВ
SU798893A1 (ru) Функциональный генератор
SU1621139A1 (ru) След щий аналого-цифровой преобразователь сигналов низкого уровн
SU1256174A1 (ru) Устройство задержки импульсов
SU1241451A1 (ru) Демодул тор широтно-модулированного сигнала
SU1483638A1 (ru) Преобразователь напр жение - интервал времени
SU1358076A1 (ru) Формирователь импульсов
SU658524A1 (ru) Устройство сравенени дискретного регул тора
SU857929A1 (ru) Релейный регул тор
SU1725135A1 (ru) Схема сдвига строб-импульсов