SU729837A1 - Device for decoding pulse train - Google Patents
Device for decoding pulse train Download PDFInfo
- Publication number
- SU729837A1 SU729837A1 SU782688844A SU2688844A SU729837A1 SU 729837 A1 SU729837 A1 SU 729837A1 SU 782688844 A SU782688844 A SU 782688844A SU 2688844 A SU2688844 A SU 2688844A SU 729837 A1 SU729837 A1 SU 729837A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- block
- inputs
- outputs
- elements
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ №МПУЛЬ СНОЙ Изобретение относитс к импульсной технике и может использоватьс при обработке импульсных сигналов. Известно устройство декодировани импульсной последовательности, содержащее генератор импульсов, подключенны к входу основного счетчика, блок задерж ки, выходы которого соединены с входами первого элемента совпадени и выход ного элемента совпадени , а выход первого элемента совпадени подключен к входу основного счетчика, дополнительное декодирующее устройство, состо щее из элементов совпадени и счетчиков, причем входы элементов совпадени дополнительного декодирующего устройства соединены с выходами блока задержки , а выходы - с входами счетчиков дополнительного декодирующего устройства соответственно, вторые выходы которых подключены к входу генератора ij Недостатком устройства вл етс мала помехоустойчивость. ПОСЛЕДОВАТЕЛЬНОСТИ Известно устройство декодировани импульсной последовательности, содержащее генератор импульсов, соединенный с управл ющим входом элемента задержки, И элементов совпадени , п дещифраторов адресов ступеней декодировани по числу интервалов в импульсной последовательности и блок адресации ступет1ей декодировани , выходы блока адресации ступеней декодировани подключены к адресным входам элемента задержки, выходы элемента задержки подключены к входамсоответствующих дешифраторов ступеней декодировани , выходы каждого из которых подключены к первьтм входам соответствующих li элементов совпадени , вторые выходы г элементов совпадени подключены к сигнальному входу элемента задержки, выходы И элементов совпадени поделючены к соответствующим входам блока адресации ступеней декоД1фовани 2 . Однако недостатком устройства вл етс недостаточна помехоустойчивость.(54) DECODING DEVICE No. PULSE OF THE INVENTION The invention relates to a pulse technique and can be used in the processing of pulse signals. A pulse sequence decoding device is known comprising a pulse generator connected to an input of a main counter, a delay unit whose outputs are connected to the inputs of the first match element and an output match element, and the output of the first match element is connected to the input of the main counter, an additional decoding device matching elements and counters, with the inputs of the matching elements of the additional decoding device connected to the outputs of the delay unit, and the outputs - with the inputs of the counters of the additional decoding device, respectively, the second outputs of which are connected to the generator input ij. The disadvantage of the device is low noise immunity. SEQUENCES A pulse sequence decoding device containing a pulse generator connected to a control input of a delay element, AND match elements, deciphering addresses of decoding stages according to the number of intervals in a pulse sequence, and an addressing unit of a decoding stage are known, the outputs of the decoding address block are connected to the address inputs of an element delays, the outputs of the delay element are connected to the inputs of the corresponding decoders of the decoding stages, the output each of which are connected to respective inputs pervtm li overlaps, the second overlaps g outputs connected to the signal input of the delay element, and outputs a coincidence podelyucheny elements to respective inputs of the addressing block dekoD1fovani 2 stages. However, the disadvantage of the device is the lack of immunity.
котора ограгагчиваетс низкой разреuiarouieft способностью устройства.which is limited by the low level of device capability.
Цепь изобретени - увеличетше помехоустойтшости: устройства. ;The circuit of the invention increases noise immunity: the device. ;
Это достигаетс тем, что в устройство декодировани импульсной последо ательности , содержащее генератор имПульсов , блок элементов задержек, пороговый элемент, введены счетчик, комИутатор , блок элементов поразр дного сравнени чисел и блок элементов расширителей импульсов, число элементов в которых равно числу интервалов в импульсной последовательности, элемент совпадени , причем сигнальный вход поро гового элемента подключен к уп.равл 1ртему входу коммутатора, вход счетчика соедютен с выходом, генератора импульсов , а разр дные выходы счетчика соедин ны с первыми входами блока элементов поразр дного сравнени чисел, через элемент совпадени соединены с управл ющими входами блока элементов задержек и через KoKiMyTaTop с последовательными входами блока элементов задержек , параллельные выходы которых соединены с вторыми входами блока элементо поразр дного сравнени чисел, выходы котрого доез блок расширителей икшульсов соединены с входами порогового элемента На чертеже дана структурна электрическа схема предлагаемого устройства. Устройство содержит генератор 1 импульсов, блок 2 элементов задержек, пороговый элемент 3, счетчик 4, коммутатор 5, блок 6 элементов поразр дного . сравнени чисел, блок 7 элементов расширителей импульсов элемент 8 совпадени .This is achieved in that a pulse sequence decoding device containing an impulse generator, a delay unit, a threshold element, a counter, a commutator, a unit of bit comparison of numbers, and a unit of pulse extender elements are entered, the number of elements in which is equal to the number of intervals in the pulse sequence. , the coincidence element, the signal input of the threshold element is connected to the upravl 1 of the switch input, the counter input is connected to the output, the pulse generator, and the bit the meter strokes are connected to the first inputs of a unit of one-bit comparison of numbers, through a matching element they are connected to the control inputs of a block of delay elements and through KoKiMyTaTop to the serial inputs of a block of delay elements, the parallel outputs of which are connected to the second inputs of a unit of one-bit comparison of numbers, outputs The unit of extenders of the pulses is connected to the inputs of the threshold element. The structural diagram of the proposed device is given in the drawing. The device contains a generator of 1 pulses, a block of 2 delay elements, a threshold element 3, a counter 4, a switch 5, a block of 6 bit elements. comparing the numbers, block 7 of the elements of the pulse expanders element 8 matches.
Устройство работает следующим об . разом. На разрешающий вход коммутатора 5 поступает импульсна последовательность , подлежаща декодировашпо. С каждым приходом импульса на управл ющий вход коммутатора 5 текущее число счетчика 4 поступает на параллелные В7ЮДЫ блока 2. Импульсы каждого периода работы счетчика 4 с помощью элемента 8 поступают на управл ющий вход блока 2 и осуществл ют продвижекие информации по блоку 2. С приходом на вход устройства последнего импульса последовательности на параллельные отводы блока 2 одновременно поступ т дво1гчные числа. В момент совпадени числа на счетчипке 4 и двоичного числа на отводах блока 2 на выходах блока 6 4юрмируютс импульсы, которые поступают на- вход блока 7. В свою очередьj блок 7 производит восстановление длительностей указанных импульсов, а пороговый элемент вы вл ет момент декоди-, рованш импульсной последовательности.The device works as follows. at once. The enable input of switch 5 receives the pulse sequence to be decoded. With each arrival of the impulse to the control input of the switch 5, the current number of the counter 4 arrives at the parallel SCANDS of block 2. The pulses of each period of operation of the counter 4 by means of element 8 are fed to the control input of block 2 and carry out advance information on the block 2. With the arrival of the input of the device of the last pulse of the sequence to the parallel taps of block 2 simultaneously receives double numbers. At the time of the coincidence of the number on the counter 4 and the binary number on the outlets of block 2, the outputs of block 6 4 pulses that go to the input of block 7. In turn, block 7 performs the restoration of the durations of these pulses, and the threshold element detects The pulse sequence is correct.
Использование пифровой 3aiHiCH момента прихода импульсов в пределах периода управлшощих (тактовых) импульсов блока элементов задержек позвол ет повысить помехоустойчивость устройства.The use of a pythonic 3aiHiCH of the moment of arrival of pulses within the period of control (clock) pulses of the block of elements of delays allows improving the noise immunity of the device.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688844A SU729837A1 (en) | 1978-11-27 | 1978-11-27 | Device for decoding pulse train |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688844A SU729837A1 (en) | 1978-11-27 | 1978-11-27 | Device for decoding pulse train |
Publications (1)
Publication Number | Publication Date |
---|---|
SU729837A1 true SU729837A1 (en) | 1980-04-25 |
Family
ID=20795342
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782688844A SU729837A1 (en) | 1978-11-27 | 1978-11-27 | Device for decoding pulse train |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU729837A1 (en) |
-
1978
- 1978-11-27 SU SU782688844A patent/SU729837A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU729837A1 (en) | Device for decoding pulse train | |
SU741451A1 (en) | Device for decoding pulse train | |
SU738143A1 (en) | Code-to-time interval converter | |
SU425337A1 (en) | DEVICE FOR ALLOCATION OF A SINGLE PULSE \ | |
SU1226619A1 (en) | Pulse sequence generator | |
SU924867A1 (en) | Modulo 6 scaling device | |
SU750479A1 (en) | Terniary code encoder | |
SU807492A1 (en) | Terniary reversible n-digit pulse counter | |
SU1388921A1 (en) | Device for checking number of equipment operation cycles | |
SU540413A1 (en) | The device is a temporary switching asynchronous pulse signals | |
SU733109A1 (en) | Reversible ternary n-bit pulse counter | |
SU951678A1 (en) | Pulse shaper | |
SU1575179A1 (en) | Binary multiplier | |
SU1529461A1 (en) | Device for indication of extreme value of sequence of numerical values | |
SU746503A1 (en) | Maximum number determining device | |
SU980258A1 (en) | Device for shaping pulse trains | |
SU419936A1 (en) | DIGITAL SENSOR OF POSITION FUNCTIONS | |
SU1106013A1 (en) | Analog-to-digital converter | |
SU454544A1 (en) | Digital function converter | |
SU441648A1 (en) | Step-shaped voltage generator | |
SU1420653A1 (en) | Pulse synchronizing device | |
SU1378023A2 (en) | Device for shaping pulse trains | |
SU783975A1 (en) | Device for decoding pulse trains | |
SU612240A1 (en) | Converter of the integer part of binary code into binary-decimal one | |
SU1058039A1 (en) | Pulse distributor |