SU729734A1 - Protected converter - Google Patents
Protected converter Download PDFInfo
- Publication number
- SU729734A1 SU729734A1 SU782564960A SU2564960A SU729734A1 SU 729734 A1 SU729734 A1 SU 729734A1 SU 782564960 A SU782564960 A SU 782564960A SU 2564960 A SU2564960 A SU 2564960A SU 729734 A1 SU729734 A1 SU 729734A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- key
- state
- input
- inputs
- output
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
1one
Изобретение касаетс гфеобразователей с защитой .This invention relates to guided formers with protection.
Известен преобразователь с заихитой, выпол ненный на двух транзисторах и трансформаторе , входы транзисторов соединены с источником коммутирующего напр жени f1.A transducer with a twisted coupling, made on two transistors and a transformer, is known, the transistor inputs are connected to the switching voltage source f1.
Недостатком его вл етс возможность аварий при изменении окружающей среды.The disadvantage of it is the possibility of accidents when the environment changes.
Наиболее близким по технической сущности к предложенному вл етс преобразователь с защитой, выполненный на двух транзисторных ключах, входы которых соединены с источником коммутирующего напр жени , и трансформаторе, снабженном дополнительными обмотками, подключенными через диоды к входам ключей 2.The closest in technical essence to the proposed is a converter with protection made on two transistor switches, the inputs of which are connected to a switching voltage source, and a transformer equipped with additional windings connected via diodes to the inputs of switches 2.
Недостатком такого преобразовател вл етс невысока надежность.The disadvantage of such a converter is low reliability.
Дл повыщени надежности предложенный преобразователь снабжен двум логическими элементами И-НЕ на каждый ключ, причем первый элемент включен между источником коммутирующего напр жени и входом ключа, а второй - между диодом и входом ключа.To increase reliability, the proposed converter is equipped with two NAND logic gates for each key, with the first element connected between the source of the switching voltage and the input of the key, and the second between the diode and the input of the key.
На чертеже приведена схема предложенного преобразовател .The drawing shows the scheme of the proposed Converter.
Он содержит транзисторные ключи 1, 2, входы которых через логические злементы И-НЕ 3,4 соединены с выходами 5, 6 коммутирующего источника и через логические злементы 7, 8 и резисторы 9, 10 - с общей шиной 11, а через диоды 12, 13 - с дополнительными обмотками 14, 15 трансформатора 16.It contains transistor switches 1, 2, the inputs of which are connected through the logic switches AND-NOT 3.4 connected to the outputs 5, 6 of the switching source and through the logic inputs 7, 8 and resistors 9, 10 - to the common bus 11, and through diodes 12, 13 - with additional windings 14, 15 of the transformer 16.
В исходном состо нии ключи 1, 2 закрыты. In the initial state, the keys 1, 2 are closed.
to Элементы 3, 4 наход тс в состо нии О (по выходу), злементы 7, 8 установлены в состо ние 1 (по выходу) с помощью резисгоров 9, 10. Когда вход элемента 3 nepeieoдитс в состо5Шие О, ключ 1 открываетс Elements 3, 4 are in state O (on output), elements 7, 8 are set to state 1 (on output) using resisors 9, 10. When input of element 3 is not indicated in state 5, the key 1 opens
ts и с дополнительной обмотки 15 через диод 13 на вход злемента 8 поступает сигнал, перевод щий злемент 8 из состо ни 1 в состо ние О (по выходу). Этот сигнал формируетс до тех пор, пока открыт ключ 1. Таким ts and from the additional winding 15 through diode 13 to the input of the terminal 8 a signal is received that translates the terminal 8 from state 1 to the state O (on output). This signal is generated until key 1 is opened. Thus
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782564960A SU729734A1 (en) | 1978-01-05 | 1978-01-05 | Protected converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782564960A SU729734A1 (en) | 1978-01-05 | 1978-01-05 | Protected converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU729734A1 true SU729734A1 (en) | 1980-04-25 |
Family
ID=20742422
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782564960A SU729734A1 (en) | 1978-01-05 | 1978-01-05 | Protected converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU729734A1 (en) |
-
1978
- 1978-01-05 SU SU782564960A patent/SU729734A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860002870A (en) | Integrated circuit devices | |
US4340824A (en) | Auxiliary steering wheel command system | |
GB1001398A (en) | Adaptive recognition system | |
SU729734A1 (en) | Protected converter | |
US4817031A (en) | Adder | |
KR880002325A (en) | CMOST input buffer | |
Grace et al. | Separability and metrizability in pointwise paracompact Moore spaces | |
GB932502A (en) | Number comparing systems | |
GB847224A (en) | Improvements in or relating to electrical decision element circuits | |
GB1028650A (en) | Improvements relating to threshold logic circuits | |
FR2246002A1 (en) | Chopper type voltage regulator circuit - is protected when damaging differences occur between output and reference voltage | |
GB1060836A (en) | Improvements in or relating to electrical circuits | |
IL43332A (en) | Voltage adapting arrangement between switching units of switch circuit series and outer circuits | |
JPS5627457A (en) | Parity prediction system of shifter | |
SU686146A1 (en) | Multifunction logic element | |
IE802198L (en) | Monolithic integrated circuit | |
GB1324793A (en) | Logic gates | |
GB893624A (en) | A parallel-to-series converter for electronic computers | |
US3441859A (en) | General purpose boolean function generator utilizing dual-threshold logic elements | |
SU699633A1 (en) | Device for contact-free control and braking of induction capacitor motor | |
SU1631729A1 (en) | Binary-to-unitary binary code converter | |
JPS56147236A (en) | Adding circuit | |
SU1182665A1 (en) | Element having three states | |
SU599227A1 (en) | Arrangement for subtracting frequencies of two independent signals | |
SU1676093A1 (en) | Multifunctional logical module |