SU725239A1 - Делитель частоты следовани импульсов - Google Patents

Делитель частоты следовани импульсов Download PDF

Info

Publication number
SU725239A1
SU725239A1 SU782684112A SU2684112A SU725239A1 SU 725239 A1 SU725239 A1 SU 725239A1 SU 782684112 A SU782684112 A SU 782684112A SU 2684112 A SU2684112 A SU 2684112A SU 725239 A1 SU725239 A1 SU 725239A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
inputs
source
frequency divider
Prior art date
Application number
SU782684112A
Other languages
English (en)
Inventor
Евсей Маркович Хайкин
Original Assignee
Предприятие П/Я Г-4492
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4492 filed Critical Предприятие П/Я Г-4492
Priority to SU782684112A priority Critical patent/SU725239A1/ru
Application granted granted Critical
Publication of SU725239A1 publication Critical patent/SU725239A1/ru

Links

Landscapes

  • Peptides Or Proteins (AREA)

Description

наход тс  в нулевом состо нии. Элементами коммутации 13-16 путем предварительного набора соедин ют входы блока 17 с выходами триггеров 8-11 так,чтобы в момент поступлени  в накопительный регистр 7 импульса, номер которого /С на 0,5 больше требуемого коэффициента делени , на всех входах блока 17 было напр жение, обеспечивающее срабатывание блока 17. В момент срабатывани  возникает короткий строб-импульс, устанавливающий все триггеры 8-И в нулевое состо ние, а также перебрасывающий управл ющий триггер 5 в другое устойчивое состо ние. В случае необходимости выходной импульс может быть расширен ждущим мультивибратором или любым другим подобного типа устройством .
Перебрасывание управл ющего триггера 5 из одного состо ни  в другое приводит к тому, что парафазные (за счет включени  инвертора 4 между источником входных сигналов 6 и третьим элементом 3) импульсные последовательности проход т поочередно то через первый элемент 1, то через третий элемент 3. Второй элемент 2 пропускает на вход накопительного регистра 7 пр мую или инвертированную импульсную последовательность.
Каждый переход с пр мой имиульсной последовательности на инвертированную и обратно ускор ет на полпериода (0,5 Т) момент срабатывани  триггера 8, в результате чего накопление К импульсов в накопительном регистре 7 произойдет за врем  КТ-0,(/С-0,5), что обеспечивает коэффициент делени  /С-0,5.
Элемеиты 2, 3, инвертор 4 и источник 6 могут быть реализованы, например, на двувходовых логических элементах И-НЕ. В качестве триггеров 8-11 могут использоватьс , например, двухфазные триггеры R-S-Г-типа, при этом минимально необходимое число п триггеров в накопительном регистре 7 определ етс  из соотношени  В качестве элементов коммутации 13-16 могут быть использованы механические тумблеры, электромеханические реле, электронные ключи или любые другие переключающие устройства с двум 
входами и одним выходом. Блок 17 совпадени   вл етс  л-входовым логическим элементом совпадени , срабатывающим при подаче на все входы единичных потенциалов (И-НЕ), или нулевых потенциалов
(ИЛИ).
Данное устройство позвол ет осуществить деление на любое полуцелое число при простоте установки того или иного коэффициента делени  в пределах емкости накопительного регистра.

Claims (2)

  1. Формула изобретени 
    Делитель частоты следовани  импульсов, содержащий источник входных сигналов,
    элементы И-НЕ, вход первого из которых соединен с источником входиых сигналов, накопительный регистр, вход которого соединен с выходом второго элемента И-НЕ, отличающийс  тем, что, с целью расширени  диапазона изменени  коэффициента делени , в него введены инвертор, блок совпадени , управл ющий триггер и кодирующий блок, входы которого соединены с выходами накопительного регистра, а выходы - со входами блока совиадени , выход которого подключен ко входам установки в нуль накопительного регистра и входу управл ющего триггера, пр мой и инверсный выходы которого соединены со вторым входом первого и первым входом третьего элементов И-НЕ, выходы которых соединены со входом второго элемента И-НЕ, а второй вход третьего .элемента И-НЕ через инвертор подключен к источнику входных
    сигналов.
    , Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 441672, кл. Н ОЗК 23/24, 1973.
  2. 2. Авторское свидетельство СССР jYo 426326, кл. Н ОЗК 23/24, 1972. , .
    UiL- U-UJ2 - 7 I
SU782684112A 1978-09-26 1978-09-26 Делитель частоты следовани импульсов SU725239A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782684112A SU725239A1 (ru) 1978-09-26 1978-09-26 Делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782684112A SU725239A1 (ru) 1978-09-26 1978-09-26 Делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU725239A1 true SU725239A1 (ru) 1980-03-30

Family

ID=20793393

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782684112A SU725239A1 (ru) 1978-09-26 1978-09-26 Делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU725239A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4596027A (en) * 1982-08-25 1986-06-17 Gte Products Corporation Counter/divider apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4596027A (en) * 1982-08-25 1986-06-17 Gte Products Corporation Counter/divider apparatus

Similar Documents

Publication Publication Date Title
US2636133A (en) Diode gate
US3327226A (en) Anticoincidence circuit
US3504200A (en) Synchronizing circuit
SU725239A1 (ru) Делитель частоты следовани импульсов
US3448295A (en) Four phase clock circuit
SU432481A1 (ru) Устройство для синхронизации двух команд
SU725209A1 (ru) Формирователь импульсов
SU716041A1 (ru) Устройство дл определени количества едениц в двоичном числе
SU524178A1 (ru) Устройство дл преобразовани двоичного кода в унитарный код
SU1677855A2 (ru) Устройство дл синхронизации импульсов
SU613503A1 (ru) Управл емый коммутатор
SU1058072A2 (ru) Делитель частоты следовани импульсов
SU832715A1 (ru) Устройство контрол импульсов
SU961124A1 (ru) Устройство дл синхронизации сигнала электромеханического переключател
SU999034A1 (ru) Устройство дл ввода информации
US3728717A (en) Digital to time interval converter
SU684725A1 (ru) Управл емый генератор импульсов
SU560325A1 (ru) Генератор импульсов
SU886235A1 (ru) Преобразователь цифровых кодов в скважность импульсов
SU613504A1 (ru) Делитель частоты с переменным коэффициентом делени
KR900007355Y1 (ko) 펌웨어에 의한 가변클럭 발생장치
SU1487053A1 (ru) Устройство для сопряжения эвм с.абонентом
SU373885A1 (ru) Счетчик импульсов на потенциальных элементах
SU809557A1 (ru) Преобразователь кода во временнойиНТЕРВАл
SU692059A1 (ru) Устройство дл раздельного управлени реверсивным вентильным преобразователем