SU692059A1 - Устройство дл раздельного управлени реверсивным вентильным преобразователем - Google Patents
Устройство дл раздельного управлени реверсивным вентильным преобразователемInfo
- Publication number
- SU692059A1 SU692059A1 SU772460949A SU2460949A SU692059A1 SU 692059 A1 SU692059 A1 SU 692059A1 SU 772460949 A SU772460949 A SU 772460949A SU 2460949 A SU2460949 A SU 2460949A SU 692059 A1 SU692059 A1 SU 692059A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- output
- input
- inputs
- pulse
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
. ;
Изобретение относитс к эпектротёхникё , а именно к устройствам управлени силовыми реверсивными вентильными преобразовател ми, и может найти широ кое применение в преобразовател х тюсто нногЬ тока, используемых в металлургической , машиностроительной и друггос отрасл х промышленности.
Известны сканирующие переключающие устройства дл раздельного управлеВИЯ реверсивными тиристорными преобраэоЬател ми , которые содержат датчик закрытого состо ни мостов, логическое переключающее устройство,Автономны гедератор дл вьфаботки свМала пере-, ключени , блокируемый сигналом датчика закрытого состо ни мостов l.
Недостатгом такого устройства вл ютс возможнь е тютери времени в процессе переключени , из-за отсутстви сВЕКронизааии между импульсами и моментом переключени , что ухудшает характеристики преобразовател в режиме переключений.
Наиболее б гизким по техннчесной сущности к изобро еаию вл етс устройство , обеспечиввклоее сишсрбвизацию процессов переключени и выработки импульсов , которое содержит логическое переключающее устройство, состо щее из Дв:ух триггеров, Двух логических элементов И, двух эпемев Ьв ИЛИ, двух йвиай задержки, устрбйство выработки переключающего ситтаапа, состо щее из формирователей Стробов импульсов управпшиа , тюдключеввых ко входному триггеру логического переключающего устройства ,двух логических ключей,установленных между Ёьосодом узла логики и входами в блоки выходных каскадов и
СООТвеТСТВуЮПХИХ блоков ВЬРСОДНЫХ 1ЮС-
кедов, из икшульсов которых формируютс стробы дл Т1ёреключени каждой из групп, а также датчик закрытого состо ни мостов 2j.
Недостатками этого, устройства вл ютс повышонва сложность и возмож-вость ложных переключеиий из-за того.
что первый ампупьс во включенной группе может иметь шкаженную фазу и не создать тока, а устройство раэдез ь ого управлени вновь перекшочит группы, в результате чего снижаетс надежкюсть устройства. того, тгреобразоватепь не может работать в режиме прерывистого тока, так как датчик запирани мсютов разрешает ереключёнйе групп без какой-либо выдезэжкв времени.
Пель изобретени унрошение устройства , улучшение характеристик преобразовател в режиме верек}йоченйй и в зоне прерывистого тока, повышение его надежности.
Поставленна цепь тюстЕгаетс тем, что устройство дл раздельного управлени реверсивным вентильным преобразователем снабжено блоком сборка импульсоъ , двухразр дным счетчиком им- пульсов, двум допдпнитепьными логическими ключами, элементом задержки и логическим элементом И, при этом двухразр дный счетчик импугаьсов состои . из Двух триггеров со входами сброс и взвод, двух логических элементов И и двух элементов задержки, причем ко входу сброс первого.. TpHTrepia счетчика подключен- блок сборки импульсов, а ко входу взвод - выход логического . элемента И, подключенного своими входами к элементам задержки Логического переключающего устройства, выход первого триггера счетчика соединен с первым логическим элементом И счеп чик импульсов через элемент задержки и непосредственно, на нходы второго логического элемента И счетчика импульсо под1сйЮче1и йёрвый логический элемент И счетчика импульсов н вход сброс первого триггера счетчйка, вход сброс йторого триггера счётчшса соединен со вторым логическим элементом И, вход взвод - со входом взвод первого триггера, выход второго триггера через эйШёйт задержки счетчша импульсов тю Ехключен ко входам допоинитега инх логических ключей, Ва вторые входы коTOpHts подключен выходной триггер логического переключающего устройства, а выходы дополвш-ел ж.гх ключей соеди- ВенЬ со входами вышеназванных логических ключей, на вторые входы которых подключен элемент задержки, соединенный с датчиком запирани мостов.
Схема устройства представлена на чертеже. Оно содержит блок сборки им- пульсов 1, выход которого соедшед со
входом сброс триггера 2 счетчика импульсов . Пр мый выход триггера 2 подключен ко входу элементов задержки 3, а инверсный выход - ко входу элемента И 4, на второй вход которого подсоединен выход задержки 3. Выход элемента И 4 подключен ко входу элемента И на второй вход которого включен выход блока сборки импульсов 1, Вькод элемента И 5 подключен ко входу сброс триггера 6. К выходу триггера подключ элемент задержки 7 на нарастание тока в нагрузке после второго импульса.
Триггеры 2 и 6, элементы задержки 3 и 7 и логические элементы 4 и 5 образуют двухразр дный счетчик импульсов 8.
Выход элемента задержки 7 соединен со входами двух логических ключей 9 и 10, на вторые входы которых подключены выходы логического переключающего устройства (ЛПУ) 11. Выходы ключей 9 и 10 подсоединены ко входам логических ключей 12 и 13, на вторые входы которых приходит сигнал датчика запирани мостов, состо щий из собственно датчика 14 и элемента задержки tia сн тие сигнала датчика 15. ЛПУ состоит из входного триггера 16, нходы которого соединены с выходами ключей 12 и 13, а выходы - подключены ко входам двух элементов задержки 17 и 18, выходы которых подключены ко входатл выходного триггера 19, а также ко входам элемента И 20. Выход эле мента И 20 подключен ко входам взвод триггеров 2 и 6 счетчика импульсов.
Работа устройства состоит в следую щем , . . :-, - - - - ч : --
Claims (2)
- На вход сброс триггера 2 приходит первый импульс сборки и переключает триггер 2 в голожение, при котором на его пр мом выходе по вл етс Q, а на инверсном- 1. Сигнал, снимаемый с пр мого выхода триггера 2 задерживаетс на ширину импульса с помощью элемента задержки 3, таким образом, 1 на выходе элемента 3 по л етс в момент окончани первого импульса и поступает на вход элемента И 4, св занного с инверсным выходом триггера 2. На выходе элемента И 4 по вл етс I в момент окончани задержки на ширину импульса и этот сигнал Поступает на вход элемента И 5 вместе с сигналом сборки импульсов. Совтшдение единиц Ва входах элемента 5 возможно только с приходом 5 6 второго импульса. Выходной сигнал эле мента 5 переключает триггер 6 одновременно с передним фронтом второго импульса. После переключени триггера отсчитываетс врем , необходимое дл нарастани тока в нагрузке с помощью элемента задержки 7. Выходной сигнал , элемента 7 собствен го и вл етс сигналом на переключение. Сигнал на. переключение поступает на ключи 9 и Ю, где перемножаетс с выходными сигналами триггера 19, причем эти сигналы завод тс таким образом, чтобы замыкалс тот ключ, который способен переключить триггер 16 в положение, противоположное тому, в котором он находилс до по влени сигнала на переключени Реализаци сигнала переключени производитс после прохождени его через ключи 12 и 13, где на этот сигнал накладываетс блокировка от датчика запи рани мостов, состо щего из элементов 14 и 15. Элемент 14 представл ет собой собственно датчик запирани мостов . Выходной сигнал датчика тюступает на вход элемента задержки 15 и с выхо элемента 15 - на входы ключей 12 и 13. Если по вл етс сигнал о запертом состо нии тиристоров моста, то через некоторое врем , определ емое элементом задержки 15, на одном из ключей 1 или 13 по вл етс разрещение на переключение триггера 16 ЛПУ. Далее начи наетс отсчет паузы на переключение групп на элементе 17 или 18, после чего переключаете триггер 19 ЛПУ. С выходов элементов задержек 17 и 18 поступают сигналы на вход элемен.та И 20. Совпадение единиц наступает только на врем паузы и выходной.сигнал этого элемента поступает на входы взвод триггеров 2 и 6 счетчика 8 и устанавливает шследний в исходное положение. Такам образом, счетчик 8 подготавливаетс к приему информации об импульсах вновь йключенной группы. Формула изобретени 1 Устройство дл раздельного управлени реверсивным вентильным преобразователем , содержащее логическое переклн чающее устройство, состо щее из входного и выходного триггеров, между юэ9 торыми включены два элемента задержки, а на входной триггер подключены выходы двух логических ключей, датчик запирани мостов, отличающеес . тем, что, с целью упрощени , повышени надежности и улучщени характеристик преобразовател в режиме переключени и в зоне прерывистых токов, оно снабжено блоком сборки импульсов, двухразр дным счетчиком шлпульсов, двум дополнительными логическими ключами, элементом задержки и логическим элементом И, пр этом двухразр дный счетчик импульсов состоит Из двух триггеров со входами сброс и взвод, двух логических элементов И и двух эле-ментов задержки, причем ко входу| сброс первого триггера счетчика подключен блок сборки импульсов, а ко входу взвод. - выход логического элемента И, подключенного своими входами к элементам задержки логичесюэго переключающего устройства, выход первого триггера счетчика соединен с первым логическим элементом И счетчика импульсов через элемент задержки и непосредственно, на входы второго логического элемента И счетчика импульсов подключень первый логический элемент И счетчика импульсов и вход сброс первого триггера счетчика, вход сброс второго триггера счетчика соединен со вторым логическим элементом И, вход взвод - со входом взвод первого триггера, выход второго триггера через элемент задержки счетчика импульсов подключен ко входам дополнительных ло1ических ключей, на вторые входы которых подключен выходной триггер логического пфеключающего устройства, выходы дополнительных ключей соединены со входами выщеназванных логических ключей, на вторьш входы которых подкгаочен элемент задержки , соединенный с датчи1юм запирани мостов. Т1сточники информации, прин тые во внимание при экспертизе I. Авторское свидетельство СССР № 235174, кл. Н 02 Р 13/16, 1969.
- 2. Сидоренко В. А. и др. №;следованИ сканирующей токовой логики реверсивных тиристорных преобразователей дл электроприводов - SneKTppTjexHH- v Ческа промышпенность, сери Электропривод , вып. 9, 1971, с. 27-31.692059
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772460949A SU692059A1 (ru) | 1977-03-10 | 1977-03-10 | Устройство дл раздельного управлени реверсивным вентильным преобразователем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772460949A SU692059A1 (ru) | 1977-03-10 | 1977-03-10 | Устройство дл раздельного управлени реверсивным вентильным преобразователем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU692059A1 true SU692059A1 (ru) | 1979-10-15 |
Family
ID=20698818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772460949A SU692059A1 (ru) | 1977-03-10 | 1977-03-10 | Устройство дл раздельного управлени реверсивным вентильным преобразователем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU692059A1 (ru) |
-
1977
- 1977-03-10 SU SU772460949A patent/SU692059A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3258696A (en) | Multiple bistable element shift register | |
SU692059A1 (ru) | Устройство дл раздельного управлени реверсивным вентильным преобразователем | |
GB1056550A (en) | Electronics pulse generating systems | |
SU372696A1 (ru) | ДВУХПОЗИЦИОННЫЙ ключ КОММУТАЦИИ ИМПУЛЬСНЫХ СИГНАЛОВ | |
SU873378A1 (ru) | Устройство дл управлени реверсивным преобразователем | |
SU639488A3 (ru) | Устройство дл управлени многофазным мостовым преобразователем | |
SU725239A1 (ru) | Делитель частоты следовани импульсов | |
SU411647A1 (ru) | ||
SU972649A1 (ru) | Устройство дл управлени переключением групп тиристорного преобразовател | |
SU1753506A1 (ru) | Коммутатор | |
SU535711A1 (ru) | Устройство дл управлени реверсивным широтно-импульсным преобразователем | |
SU1255957A1 (ru) | Фазовращатель | |
SU736355A1 (ru) | Одноканальное устройство дл управлени многофазным вентильным преобразователем | |
SU530419A1 (ru) | Дискриминатор синфазной и квадратурной составл ющих комплексного сигнала | |
SU989554A2 (ru) | Устройство дл ввода информации | |
SU451203A2 (ru) | Двухтактный двоичный счетчик | |
SU1718364A1 (ru) | Устройство дл управлени четырехфазным шаговым двигателем | |
SU1262723A1 (ru) | Входное логическое устройство | |
SU506944A1 (ru) | Электронный коммутатор | |
SU373885A1 (ru) | Счетчик импульсов на потенциальных элементах | |
SU1030826A1 (ru) | Преобразователь перемещени в код | |
SU1042180A1 (ru) | Коммутатор | |
SU725209A1 (ru) | Формирователь импульсов | |
SU1354408A1 (ru) | Коммутатор | |
SU1187267A1 (ru) | Счетное устройство |