SU725225A1 - Дешифратор - Google Patents
Дешифратор Download PDFInfo
- Publication number
- SU725225A1 SU725225A1 SU782672788A SU2672788A SU725225A1 SU 725225 A1 SU725225 A1 SU 725225A1 SU 782672788 A SU782672788 A SU 782672788A SU 2672788 A SU2672788 A SU 2672788A SU 725225 A1 SU725225 A1 SU 725225A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- blocks
- information
- elements
- code
- converters
- Prior art date
Links
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Selective Calling Equipment (AREA)
Description
54) ДЕШИФРАТОР
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в различных системах преобразовани цифровой информации дл дешифрации кодовых сигналов. Известны устройства дешифрации ко довых сигналов, содержащие преобразо ватели, входной информации в парафазный код и однополюсные диодные матри цы, устройства управлени и согласовани 1 . - . Недостаток известных дешифраторов существённое усложнение схемной реализации из-за большого количества злейентов. .Известны дешифраторы, содержащие преобразователи в парафазный код,сое диненный с диодными матрицами 2. - Недостатками известного, устройства вл етс низка надежность, свйзанна с полным отказом дешифратора при отказе одного из функциональных блоков, низка помехозащищенность И повышенное энергопотребление, вызван ное тем, что дешифратор посто нно потребл ет энергию от источника питани . Цель изобретени - повышение надежности и снижение энергопотреблени Дл достижени этой цели в дешифратор , содержащий преобразователи информации в парафазный код, соединенные с соответствующими диодными матрицами , введены блоки мажоритировани и восстановлени информации, блоки усилени , ключи и элементы ИЛИ, причем выходы диодных матриц через соответственнопервые и вторые блоки мажоритировани и восстановлени информации и блоки усилени соединены с выходными шинами, при этом входы преобразователей информации в парафазный код- через соответствующие элементы ИЛИ соединены со входами соответствующих ключей, первые и вторые выходы которых соответственно через третьи и четвертые блоки мажоритировани и восстановлени информации и блоки усилени подключены ко входам соответствующих диодных матриц. На чертеже представлена функцио- . нальна схема устройства; Устройство содержит элементы ИЛИ 1-3, подключенные ко входам преобразователей 4-9 в парафазный код, выходы элементов ИЛИ 1-3 соединены с ключами 10-12, блок 13 мажоритировани и восстановлени информации, блок
Г4 усилени , диодные матрицы 15-17, блсзк 18 мажоритировани и восстанов ени .информации, блок 19 усилени , оединенный с диодными матрицами 2022 , блоки 23, 24 мажоритировани восстановлени информации, блоки 25, 26 силени , выходные шины (выходы) 27, 28. ,
. Дешифратор работает следующим образом .
Двоична информаци поступает на лементы ИЛИ .1-3 и на преобразоватеи 4-9 в парафазный код.
Если во входном коде содержитс хрт: бы одна единица в двух каналах, то с элементов ИЛИ 1, 2, 3 поступает сигнал на ключи 10-12, служащие дл сЬгласован.и выхода элементов ИЛИ 1-3
с блоками 13,.18. Блоки 13, 18 пропускают сигнал, приход щий минимум по двум каналам, и производ т восстановление отсутствующих каналов на своих выходах. Сигнал с блока 13 усиливаетс блоком 14 и в виде одного полюса источника питани поступает на преобразователи 4, 6, 8 в парафазный код и диодные матрицы 15-17.
На преобразователи 4-9 в парафазный код информаци поступает, разделенна на две части. Информаци при наличии питани преобразуетс в преобразовател х 4, 6, 8 в парафазный код и поступает в диоднЪге матрицы 15-17, где производитс дешифраци . Далее через блок 23 (работа его аналогична работе блоков 13, 18) сигнал
поступает на блок 25 усилени и, усиленный до необходимой мощности, поступает- на выходные шины.27.
Аналогично преобразуетс и втора часть информации, котора в виде сигнала поступает на выходньзе шины 28.
Таким образом, входна информаци одновременно преобразуетс в сигнал на одной из шин 27 и одной из шин 28. Шины. 27 и 28 запитаны напр жением противоположной пол рности. Нагрузки подключены через разв зывающие элементы (1йпример, диод и др.) между выходными тинами 27 и 28, которые образуют матрицу , представл ющую вторую ступень дешифрации кодовых сигналов.
Дешифратор позвол ет повысить належность работы, так как выход из стро любого функционального блока н нарушает работоспособности устройства .
Существенно повышена помехозащищенность устройства благодар введению блоков 13 и 18 (при наличии информации в одном канале информаци н проходит .ни на одну из шин) .
Кроме того, существенно снижено энергопотребление из-за того, что устройство потребл ет энергию только при наличии сигнала на двух входах.
Claims (2)
1.Образцов В.В. Релейные устройства с диодными сетками. М., Энерги 1967, с. 20-23.
2.Гнедов Г.М., Кудр вцев В.Б. Основы автоматических систем контрол и управлени . ВИА им. Можайского, Л., 1965, с. 284..
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782672788A SU725225A1 (ru) | 1978-10-11 | 1978-10-11 | Дешифратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782672788A SU725225A1 (ru) | 1978-10-11 | 1978-10-11 | Дешифратор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU725225A1 true SU725225A1 (ru) | 1980-03-30 |
Family
ID=20788807
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782672788A SU725225A1 (ru) | 1978-10-11 | 1978-10-11 | Дешифратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU725225A1 (ru) |
-
1978
- 1978-10-11 SU SU782672788A patent/SU725225A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4628541A (en) | Infra-red data communications system for coupling a battery powered data entry device to a microcomputer | |
SU725225A1 (ru) | Дешифратор | |
GB1493461A (en) | Signal-coupling circuit arrangements | |
NO885222L (no) | Svitsjeenhet, saerlig for omkopling av videosignaler. | |
EP0254952A3 (de) | Optisches Bussystem mit einem optischen Datenbus sowie Sender und Empfängerteil für ein solches System | |
GB1107466A (en) | Improvements in or relating to electronic switching circuits | |
US3786490A (en) | Reversible 2{40 s complement to sign-magnitude converter | |
SU451081A1 (ru) | Устройство дл контрол аппаратуры обработки данных | |
GB1487784A (en) | Ultrasonic remote control systems | |
SU809564A1 (ru) | Дешифратор | |
SU982057A1 (ru) | Устройство телесигнализации контролируемого пункта | |
RU2081512C1 (ru) | Преобразователь кодов | |
RU2065251C1 (ru) | Преобразователь двоично-десятичного кода в код семисегментного индикатора | |
SU1008883A1 (ru) | Резервированный усилитель посто нного тока | |
SU1121778A1 (ru) | Ячейка матричного коммутатора | |
SU480190A1 (ru) | Коммутирующее устройство | |
SU752424A1 (ru) | Многоканальный преобразователь | |
SU433639A1 (ru) | Коммутационная ячейка | |
SU694855A1 (ru) | Устройство дл ввода информации | |
SU711610A1 (ru) | Устройство дл контрол систем передачи сигналов | |
SU1667045A1 (ru) | Устройство дл сдвига и нормализации | |
SU496550A1 (ru) | Устройство многоканального ввода | |
SU1424003A1 (ru) | Устройство дл ввода информации | |
SU1188729A2 (ru) | Устройство дл сравнени чисел | |
SU840879A1 (ru) | Преобразователь пр мого кода в дополни-ТЕльНый |