SU674219A1 - Device for separating input pulses of reversible counter - Google Patents

Device for separating input pulses of reversible counter

Info

Publication number
SU674219A1
SU674219A1 SU762411444A SU2411444A SU674219A1 SU 674219 A1 SU674219 A1 SU 674219A1 SU 762411444 A SU762411444 A SU 762411444A SU 2411444 A SU2411444 A SU 2411444A SU 674219 A1 SU674219 A1 SU 674219A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
reversible counter
input
output
pulses
Prior art date
Application number
SU762411444A
Other languages
Russian (ru)
Inventor
Ефим Борисович Штенгарц
Иван Васильевич Антонец
Александр Борисович Козырев
Original Assignee
Ульяновский научно-исследовательский и проектно-технологический институт машиностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ульяновский научно-исследовательский и проектно-технологический институт машиностроения filed Critical Ульяновский научно-исследовательский и проектно-технологический институт машиностроения
Priority to SU762411444A priority Critical patent/SU674219A1/en
Application granted granted Critical
Publication of SU674219A1 publication Critical patent/SU674219A1/en

Links

Landscapes

  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ РАЗДЕЛЕНИЯ ВХОДНЫХ ИМПУЛЬСОВ РЕВЕРСИВНОГО СЧЕТЧИКА(54) DEVICE FOR SEPARATION OF INPUT PULS OF REVERSIBLE COUNTER

II. Входные сигналы поданы на входные шины 12, 13.- - . --- Ii. Input signals are fed to input buses 12, 13.- -. ---

Принцип работы устроксйа заййючаетс  в следующем.The operating principle of the device is as follows.

Под разрешающей способностью счетчика понимаетс  врем , в течение которого заканчиваютс  переходные процессы в элементах схемы, т.е. то врем  т , по «истечении которого могут восприниматьс  импульсы без сбоев.The resolution of the counter means the time during which transients in the circuit elements end, i.e. This time, after which the pulses can be perceived without fail.

В исходном состо нии с формировател  запрета 6 на вторые входы выходных логических элементов И 7 и 8 подаетс  разрешающий сигнал, однако счетчик не получает сигналов ни по шине сложени  10, н  по шине вычитани  Л, так как отсутствуют сигналы на входах формировател  импульсов 1 и 2.In the initial state, the inhibitor 6 is supplied with a permitting signal to the second inputs of output logic elements 7 and 8, however, the counter does not receive signals via the input bus 10, n via the subtraction bus L, since there are no signals at the inputs of the pulse driver 1 and 2 .

При раздельном поступлении входньа сигналов на одном из выходов формировател  импульсов 1 (2) по вл ютс  импульсы с длительностью Тд . В результате дифференцировани  последних получаютс  импульсы, которь1е подаютс  на пер- вые вХодЬ выходных логических элементов И, и поскольку на вторых входах этих элементов имеетс  разрешающий сигнал, то на шине 10 (II) по вл ютс  импульсы дл  пр мого (обратиого ) счета.When separate input signals at one of the outputs of the pulse shaper 1 (2) appear pulses with a duration Td. As a result of the differentiation of the latter, pulses are obtained that are fed to the first AND output logic elements AND, and since the second inputs of these elements have an enable signal, pulses for direct (reversal) counting appear on bus 10 (II).

В случае одновременного поступлени  сигналов на формирователи импульсов 1 и 2 передние фронты сформированных импульсов совпадают. и формирователь запрета 6 создает запрещающий импульс с длительностью т 2т . После дифференцировани  задних фронтов импульсы, по-. ступающие на первые входы выходных логических элементовИ, на шины сложени  и вычитани  счетчика не проход т, так как на вторых входах логических элементов И 7, 8 действуют запрещающие сигналы.In the case of simultaneous arrival of signals on pulse formers 1 and 2, the leading edges of the formed pulses coincide. and the prohibition driver 6 creates a inhibitory impulse with a duration of r 2m. After the differentiation of the rising edges, the impulses, ... Stepping on the first inputs of the output logic elements, on the addition and subtraction buses of the counter do not pass, since the second inputs of the logic elements And 7, 8 are prohibitory signals.

Таким образом, состо ние счетчика не изменилось: оно осталось таким же, как и до поступлени  входных импульсов,.что iсоответствует i правильной работе счетчика -H-laO. Такое же состо ние будет фиксироватьс  и при расхождении во времени входных импульсов на врем , равное Гд . Если же входные импульсы расход тс  на врем , большее, чем г , то запрещающий сигнал не формируетс , и работа счетчика происходит так, как описано выше, причем сбоев в работе нет, так как промежуток времени между импульсами больше, чем Thus, the state of the counter has not changed: it remains the same as before the arrival of the input pulses, which is consistent with the correct operation of the counter-H-laO. The same state will be fixed even if the input pulses diverge in time by a time equal to Gd. If the input pulses diverge for a time longer than r, then the inhibit signal is not generated, and the counter operates as described above, and there is no malfunction, since the time interval between pulses is greater than

разрешающей способности: счетчика.resolution: counter.

Claims (2)

Формула изобретени Invention Formula Устройство дл  разделени  входных импульсов реверсивного счетчика, содержащее два формировател  имЬульсов, входы которых соединены с входными шинами, а выходы через дифференцирующие элементы соединены с первыми входами выходных логических злементов И, вторые входы которых соединены с выходом формировател  импульсов запрета, а выходы которых подключены к щинам сложени  и вычитани  реверсивного счетчика, Отличающеес  тем, что, с целью повышени  надежности, в него введен дополнительный логический элемент И, которого соединень с выходами упом нутых формирователей импульсов, а выход подключен ко входу формировател  импульсов запрета. Источники информации, прин тые во внимание при экспертизе 1.Патент США № 3732403, кл. 235 92 РЕ, 1972. A device for separating the input pulses of a reversible counter, containing two impulse drivers, the inputs of which are connected to the input buses, and the outputs are connected to the first inputs of output logic elements through differentiating elements, and the second inputs of which are connected to the output of the inhibitor impregnator, and the outputs of which are connected to wiring addition and subtraction of a reversible counter, characterized in that, in order to increase reliability, an additional logical element AND is introduced into it, which is connected to the output the said pulse formers, and the output is connected to the input of the inhibitor pulse driver. Sources of information taken into account in the examination 1. US patent number 3732403, cl. 235 92 PE, 1972. 2.Авторское свидетельство СССР № 236537, кл. Н 03 К 21/06, 1969.2. USSR author's certificate number 236537, cl. H 03 K 21/06, 1969. Г R пP UU
SU762411444A 1976-10-12 1976-10-12 Device for separating input pulses of reversible counter SU674219A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762411444A SU674219A1 (en) 1976-10-12 1976-10-12 Device for separating input pulses of reversible counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762411444A SU674219A1 (en) 1976-10-12 1976-10-12 Device for separating input pulses of reversible counter

Publications (1)

Publication Number Publication Date
SU674219A1 true SU674219A1 (en) 1979-07-15

Family

ID=20679630

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762411444A SU674219A1 (en) 1976-10-12 1976-10-12 Device for separating input pulses of reversible counter

Country Status (1)

Country Link
SU (1) SU674219A1 (en)

Similar Documents

Publication Publication Date Title
SU674219A1 (en) Device for separating input pulses of reversible counter
SU558273A1 (en) Two-channel time pulse separation device
SU1226655A1 (en) Scaling device
SU839040A2 (en) Pulse discriminating device
SU1034195A1 (en) Control device for reversible counter
SU667966A1 (en) Number comparing device
SU924843A1 (en) Device for discriminating the first and last pulse in train
SU1309280A1 (en) Device for time separation of two pulses
SU884109A1 (en) Device for time division of two pulse signals
SU917329A1 (en) Pulse pair selector
SU924840A1 (en) Pulse synchronizing device
SU875608A1 (en) Device for programmed delay of pulses
SU790231A1 (en) Pulse train monitoring device
SU1256195A1 (en) Counting device
SU467490A1 (en) Element Phasing Device for Discrete Signal Receivers
SU680157A1 (en) Device for monitoring two pulsed generators
SU1451840A1 (en) Pulse shaper
SU744949A1 (en) Selector of pair of pulses of predetermined duration
SU1718372A2 (en) Device to extract and subtract first pulse out of series
SU424162A1 (en) A DEVICE TO DETERMINE THE EXTREME VALUES OF SIGNAL1. ', C.f'- pn ^' -? D! -5 ^ rO! h-ip; lth,> & b.n ..! 1
SU330510A1 (en) DEVICE FOR EQUALIZATION OF FREQUENCIES
SU932602A1 (en) Random pulse train generator
RU2052893C1 (en) Device for discrimination of first and last pulses in burst
SU1109686A1 (en) Clock pulse generator checking device
SU544111A1 (en) Pulse shaper