Claims (1)
лов, ключи 4-6 опроса, мажоритарный декодер 7, распределитель 8 импульсов коммутации , регистр 9 хранени результатов контрол , вентили 10-12, первые элементы И 13-15, элементы ИЛИ 16-18, а также вторые элементы И 19-21. Устройство работает следующим образом . При верных сигналах всех трех источников 1-3 в регистр 9 записываетс код «III. На входах вентилей 10-12, подключенных к пр мым выходам регистра 9, по вл етс разрешающий сигнал. На другой вход каждого из вентилей 10-12 через соответствующие элементы ИЛИ 16-18 в течение одного цикла работы распределител 8 с его выходов поступают три последовательных импульса (такта). На выходе каждого из вентилей 10-12 образуютс импульсы , которые поступают на ключи 4-6 и производ т последовательный опрос источников 1-3. Таким образом, сери из трех информационных сигналов, каждый из которых «прив зан к определенному такту распределител 8 через линию св зи 22, поступает па вход мажоритарного декодера. При ложной информации одного из источников 1-3, например источника 1, в регистр 9 записываетс код «011, что соответствует отказу источника 1 и исправности источников 2 и 3. В этом случае вентили И и 12 открыты, а вентиль 10 закрыт по входу, св занному с пр мым выходом регистра 9. Однако на инвертированном выходе разр да регистра 9, соответствующего источнику 1, по вл етс разрешающий сигнал , который поступает на один из входов элемента И 20 и элемента И 14, 15. При запуске распределител 8 с его выхода первый опросный импульс поступает на другой вход элемента И 20, а с его выхода через элемент ИЛИ 17 и вентиль 11 производит опрос неискаженного источника 2 на ключе 5. Импульс, прив занный к первому такту распределител 8, с ключа 5 через линию св зи 22 направл етс в мажоритарный декодер 7. Второй опросный импульс распределител 8 через элемент ИЛИ 17 и вентиль И производит опрос неискаженного источника 2на ключе 5. Импульс, прив занный к второму такту распределител 8, с ключа 5 через линию св зи 22 направл етс в мажоритарный декодер 7. Третий опросный импульс распределител 8 через элемент ИЛИ 18 и вентиль 12 производит опрос неискаженного источника 3на ключе 6. Импульс, прив занный к третьему такту распределител 8, с ключа 6 через линию св зи 22 направл етс в мажоритарный декодер 7. Таким образом, ложна информаци источника 1 восстановлена и прив зана к «своему такту распределптел 8 за один цикл его работы, т. е. при ложной информации одного из источников 1-3 в линию св зи 22 за один цикл работы распределител 8 передаетс сери из трех информационных сигналов. При искажении информации двух источНИКОВ 2 и 3 в регистр 9 записываетс код «100. В этом случае вентиль 10 открыт, а вентили 11 и 12 закрыты по входу, св занному с соответствующим пр мым выходом регистра 9. В этом случае на инвертированных выходах разр дов регистра 9, соответствующих источникам 2 и 3, по вл ютс разрешающие сигналы, каждый из которых соответственно поступает па входы элементов И 13, 14, 15, 19, 21. При запуске распределител 8 с его выхода первый опросный импульс поступает на другой вход вентил 10 через элемент ИЛИ 16. На выходе вентил 10 образуетс импульс, который поступает на ключ 4 и производит опрос неискаженного источника 1 дл последующей его передачи в линию св зи 22. Второй опросный импульс распределител 8 поступает на вход элемента И 13, а с его выхода через элемент ИЛИ 16 и вентиль 10 производит опрос неискаженного источника 1 на ключе 4. Импульс, прив занный к второму такту распределител 8, с ключа 4 поступает в линию св зи 22. Третий опросный импульс распределител 8 поступает на вход элемента И 19, а с его выхода через элемент ИЛИ 16 и вентиль 10 производит опрос неискаженного источника 1 на ключе 4. Импульс, прив занпый к третьему такту распределител 8, с ключа 4 поступает в линию св зи 22. Таким образом, при ложной информации двух источников 2 и 3 в линию св зи 22 за один цикл работы распределител 8 передаетс сери из трех информационных сигпалов . Конструктивные особепности предложенного устройства позвол ют ири ложной информации одного или двух источников сигналов передавать сигнал из трех импульсов в липию св зи за один цикл работы распределител , т. е. позвол ют сохранить посто нной скорость передачи информации по линии св зи. Формула изобретени Устройство дл передачи дискретной информации , содержащее источники информаионных сигналов, соединенные через клюи опроса с входом мажоритарнго декодера , а также распределитель импульсов комутации и регистр хранени результатов контрол , объединенный по входам с источниками информационных сигналов, причем пр мые выходы регистра хранени результатов контрол через соответствующие вентили подключены к другим входам ключей опроса, отличающеес тем, что, с целью обеспечени посто нной скорости передачи дискретной информации, в него введены подканалы по числу источников информационных сигналов, каждый из которых состоит из первого и второго элементов И, выходы которых подключены к входам элемента ИЛИ, при этом каждый выход распределител импульсов коммутации подключен к первым входам первого элементаfishing, 4-6 polling keys, majority decoder 7, switching pulse distributor 8, control results storage register 9, gates 10-12, first AND 13-15 elements, OR 16-18 elements, as well as second AND 19-21 elements. The device works as follows. With the correct signals of all three sources 1–3, the code “III. At the inputs of gates 10-12, connected to the direct outputs of register 9, an enable signal appears. At the other input of each of the valves 10-12 through the corresponding elements OR 16-18 during one cycle of operation of the distributor 8, three consecutive pulses (clock) are received from its outputs. At the output of each of the valves 10-12, impulses are formed, which are fed to the keys 4-6 and the sources 1-3 are sequentially polled. Thus, a series of three information signals, each of which is “tied to a certain clock of the distributor 8 through the communication line 22, enters the input of the majority decoder. If one of the sources 1–3, for example source 1, is false, code “011” is written to register 9, which corresponds to the failure of source 1 and the operability of sources 2 and 3. In this case, valves I and 12 are open, and valve 10 is closed at the input connected to the forward output of register 9. However, at the inverted output of the bit of register 9, corresponding to source 1, an enabling signal appears that goes to one of the inputs of element And 20 and element 14, 15. When starting the distributor 8 with its output first polling pulse is fed to another input element AND 20, and from its output through element OR 17 and valve 11 interrogates undistorted source 2 on key 5. An impulse tied to the first clock of the distributor 8, from key 5 via communication line 22, is sent to the majority decoder 7. The second The interrogation pulse of the distributor 8 through the OR element 17 and the AND gate interrogates the undistorted source 2 on the key 5. The pulse tied to the second clock of the distributor 8 from the key 5 via the communication line 22 is sent to the majority decoder 7. The third interrogator pulse of the distributor 8 through element OR 18 and the gate 12 polls the undistorted source 3 on the key 6. The pulse tied to the third clock of the distributor 8 from the key 6 through the communication line 22 is sent to the majority decoder 7. Thus, the false information of the source 1 is restored and linked to its The tact of the distributor 8 in one cycle of its operation, i.e., with false information from one of the sources 1-3, the communication line 22 in one cycle of operation of the distributor 8 is transmitted a series of three information signals. If the information of the two sources 2 and 3 is distorted, the code "100." Is written into register 9. In this case, the valve 10 is open, and the valves 11 and 12 are closed at the input connected with the corresponding forward output of the register 9. In this case, the inverted outputs of the bits of the register 9 corresponding to sources 2 and 3 appear from which, respectively, the pa inputs of the elements 13, 14, 15, 19, 21 arrive. When starting the distributor 8 from its output, the first interrogation impulse arrives at the other input of the valve 10 through the element OR 16. At the output of the valve 10 a pulse is generated that enters the key 4 and polls undistorted source 1 for its subsequent transmission to communication line 22. The second interrogation pulse of the distributor 8 is fed to the input of the element And 13, and from its output through the element OR 16 and the valve 10 interrogates the undistorted source 1 on the key 4. The pulse associated with the second clock of the distributor 8, from the key 4 enters the communication line 22. The third interrogation pulse of the distributor 8 is fed to the input of the element AND 19, and from its output through the element OR 16 and the valve 10 polls the undistorted source 1 on the key 4. The pulse distributed to the third measure l 8, from key 4 goes to communication line 22. Thus, with false information from two sources 2 and 3, a communication line 22 is transmitted in one operation cycle of the distributor 8 from a series of three informational sigals. The design features of the proposed device allow the irregular information of one or two signal sources to transmit a signal from three pulses to the communication link during one operation cycle of the distributor, i.e., they allow to maintain a constant information transmission rate over the communication line. Apparatus of the Invention A device for transmitting discrete information, containing sources of information signals, connected via polling keys to the input of a major decoder, as well as a commutation pulse distributor and a control results storage register, combined with inputs of information signal sources, and the direct outputs of the control results storage register through Corresponding valves are connected to other inputs of polling keys, characterized in that, in order to ensure a constant transmission rate information, the subchannels are entered into it by the number of information signal sources, each of which consists of the first and second AND elements, the outputs of which are connected to the inputs of the OR element, with each output of the switching pulse distributor connected to the first inputs of the first element
И и второго элемента И соответствующего подканала и через элемент ИЛИ - к другому входу вентил соответствующего подканала , причем вторые входы первого и второго элементов И каладого подканала объединены и подключены к соответствующему инверсному выходу регистра хранени результатов контрол , который подключен к третьему входу второго элемента И другого подканала.Both the second element AND of the corresponding subchannel and through the OR element to another input of the valve of the corresponding subchannel, the second inputs of the first and second elements AND of each subchannel being combined and connected to the corresponding inverse output of the control results storage register, which is connected to the third input of the second AND element subchannel.
Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 491218, кл. Н 04L 1/08, 1973.Sources of information taken into account during the examination 1. USSR Author's Certificate No. 491218, cl. H 04L 1/08, 1973.