SU652581A1 - Устройство дл распознавани образов - Google Patents

Устройство дл распознавани образов

Info

Publication number
SU652581A1
SU652581A1 SU772528169A SU2528169A SU652581A1 SU 652581 A1 SU652581 A1 SU 652581A1 SU 772528169 A SU772528169 A SU 772528169A SU 2528169 A SU2528169 A SU 2528169A SU 652581 A1 SU652581 A1 SU 652581A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
threshold element
input
threshold
image
Prior art date
Application number
SU772528169A
Other languages
English (en)
Inventor
Валентин Иванович Ставицкий
Сергей Константинович Лапшин
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU772528169A priority Critical patent/SU652581A1/ru
Application granted granted Critical
Publication of SU652581A1 publication Critical patent/SU652581A1/ru

Links

Landscapes

  • Character Discrimination (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ

Claims (2)

  1. Изобретение относитс  к технической кибернетике, в частности, к устройствам дл  распознавани  образов, и может быть использовано в .читающих автоматах, системах классификации электрических сигналов, представленных как в дискретной, так и в аналоговой форме, при решении задач распознавани  большого количества классов электрических сигналов с высокой скоростью. Известны устройства дл  распознавани  образов, одно из которых содержит блок считывани , соединенный со входом функционального преобразовател , выход которого подключен к интегратору, пороговый элемент и блок адаптации 1. Однако известное устройство характеризуетс  трудностью достижени  высокой разрешающей способности, при распознаваний большого количества классов и из-за этого снижением надежности распознавани . Наиболее близким к изобретению  вл етс  другое известное устройство, содержащее -функциональный преобразователь, соединенный с блоком считывани  информации, подключенным к блоку синхронизации, и с интегратором, выход которого подключен к пороговому элементу , и блок пам ти, соединенный с пороговым элементом и с блоком прин ти  решени  2. Это устройство не имеет также достаточно высокой надежности распознавани . Цель изобретени  заключаетс  в повышении надежности распознавани . В описываемом устройстве это достигаетс  тем, что оно содержит блоки коглмутации, одни из которых соединены с функциональным преобразователем, а другие - со входом порогового элемента, и блоки формировани  пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации , соединенным с блоком синхронизации . На чертеже представлена блок-схема описываемого устройства. Оно включает блок считывани  информации 1, функциональный преобразователь 2, выполненный в виде политрона с функциональными пластинами 3, блоки коммутации 4, блоки формировани  пороговых сигналов 5 и б, пороговый элемент 7, интегратор 8, блок пам ти 9, блок прин ти  решени  10, содержащий узлы адаптации 11, и блок синхронизации 12. С выхода блока 1 на вход функционального преобразовател  2 поступает входна  функци  в виде электрического сигнала, содержащего информативные признаки считываемого образа, На функциональных пластинах 3 с помощью одного из блоков 4 формируютс  граничные услови  преобразовани  входной функции из напр жений,.вырабатываемых блоком 5, причем считывание образа производитс  многократно, и каждому считыванию соответствует свой набор граничных условий. Указанное соответствие обеспечиваетс  блоком синхронизации 12. Количество считываний одного образа, а следовательно, и количество наборов граничных условий, может быть различным и зависит от сложности распознавани  образа при выбранной степени надежности. На выходе функционального преобразовател  2 по вл етс  последовательность преобразованных функций, отражающих различные информативные признаки распознаваемого образа. Эта последовательность, пройд  через интегратор 8, поступает на один вход порогового элементу 7 уже в виде последовательности интегральных, значений указанных функций. На другой вход порогового элемента 7 от блока 6 через блок 4 поступает последовательность значений пороговых сигналов. Каждому номеру последовательности интегральных значений соответствует свое значение порогового сигнала. Это соответствие обеспечиваетс  блоком син .хронизации 12. Пороговый элемент 7 производит сравнение между соответствующими значени ми пороговых сигналов и интегральными значени ми преобразованных входных функций. На выходе порогового элемента 7 по вл етс  последовательность рещений, записываема  в блок 9. После записи всех решений происходит смена образа,, и цикл повтор етс . С выхода блока 9 вс  .совокупность решений одновременно поступает на входы всех узлов адаптации 11 блока 10, каждый из которых принимает рещение о принадлежности распознаваемого образа к одному из двух классов, причем в каждом узле 11 разделение происходит по различным критери м . Совокупность рещений узлов адаптации 11 в виде двоичного кода представл ет собой решение о принадлежности распознаваемого образа к одному из множества распознаваемых классов. Формула изобретени  Устройство дл  распознавани  образов, содержащее функциональный преобразователь , соединенный с блоком считывани  информации , подключенным к блоку синхронизации , и с интегратором, выход которого подключен к пороговому элементу, и блок пам ти. Соединенный с пороговым элементом и с блоком прин ти  решени , отличающеес  тем, что, с целью повышени  надежности распознавани , оно содержит блоки коммутации , одни из которых соединены с функциональным преобразователем, а другие - со входом порогового элемента, и блоки формировани  пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации, соединенным с блоком синхронизации. , Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 438028, кл. G 06 К 9/00, 1974.
  2. 2.Патент Японии № 49-12021, кл. 97 (7) НЗ, 1974.
SU772528169A 1977-09-19 1977-09-19 Устройство дл распознавани образов SU652581A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772528169A SU652581A1 (ru) 1977-09-19 1977-09-19 Устройство дл распознавани образов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772528169A SU652581A1 (ru) 1977-09-19 1977-09-19 Устройство дл распознавани образов

Publications (1)

Publication Number Publication Date
SU652581A1 true SU652581A1 (ru) 1979-03-15

Family

ID=20726456

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772528169A SU652581A1 (ru) 1977-09-19 1977-09-19 Устройство дл распознавани образов

Country Status (1)

Country Link
SU (1) SU652581A1 (ru)

Similar Documents

Publication Publication Date Title
GB1565115A (en) Binary image minutia detector
US3935562A (en) Pattern recognition method and apparatus
SU652581A1 (ru) Устройство дл распознавани образов
SU577688A1 (ru) Устройство измерени искажений стартстопных сигналов
SU605222A1 (ru) Устройство дл распознавани знаков
SU843224A2 (ru) Формирователь квазитроичного кода
SU843281A1 (ru) Устройство дл приема сигналов кодаМОРзЕ
CH414739A (de) Codiervorrichtung
SU868822A2 (ru) Устройство дл отображени информации
SU842870A1 (ru) Устройство дл распознавани СиМВОлОВ
SU942074A1 (ru) Устройство дл считывани графической информации
SU498644A1 (ru) Устройство дл цифровой записи
SU813810A1 (ru) Устройство дл передачи дискретныхСигНАлОВ
SU538377A1 (ru) Устройство дл считывани графической информации
SU710054A1 (ru) Устройство дл распознавани двоичных знаков
SU1543431A1 (ru) Устройство дл идентификации текстовых изображений
SU781807A1 (ru) Устройство дл сравнени двоичных чисел
SU522547A1 (ru) Дискретный согласованный фильтр
SU1661770A1 (ru) Генератор тестов
SU1448403A1 (ru) Селектор сигналов
SU539316A1 (ru) Устройство дл воспроизведени фазомодулированных сигналов
SU625219A1 (ru) Устройство дл распознавани образов
SU995097A1 (ru) Устройство дл формировани гистограммы случайных чисел
JPS53118327A (en) Automatic test data generator
SU1005033A1 (ru) Устройство дл сортировки чисел