SU651485A2 - Устройство дл приема биимпульсных сигналов - Google Patents

Устройство дл приема биимпульсных сигналов

Info

Publication number
SU651485A2
SU651485A2 SU772489775A SU2489775A SU651485A2 SU 651485 A2 SU651485 A2 SU 651485A2 SU 772489775 A SU772489775 A SU 772489775A SU 2489775 A SU2489775 A SU 2489775A SU 651485 A2 SU651485 A2 SU 651485A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analyzer
frequency divider
inputs
Prior art date
Application number
SU772489775A
Other languages
English (en)
Inventor
Михаил Ефимович Носов
Евгений Александрович Гурвиц
Иля Иванович Егоркин
Original Assignee
Предприятие П/Я В-8542
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8542 filed Critical Предприятие П/Я В-8542
Priority to SU772489775A priority Critical patent/SU651485A2/ru
Application granted granted Critical
Publication of SU651485A2 publication Critical patent/SU651485A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

восемь, соединенного также с вторым входом первого усреднител  и с первым входом второго усреднител , второй и третий входы которого соединены соответственно с первым входом блока стробировани , который  вл етс  первым входом анализатора, и первым входом выделител  фронта тактовой частоты, который  вл етс  вторым входом анализатора, причем вторые входы блока стробировани  и выделител  фронта тактовой частоты объединены и соединены с вторым входом делител  частоты на два, соответствующий выход которого  вл етс  выходом анализатора, при этом второй вход делител  частоты на два  вл етс  третьим входом анализатора, а вход делител  частоты на восемь  вл етс  четвертым входом анализатора, при этом выход делител  часс соответствуюихнм
тоты на два соединен входом коррел тора.
На фиг. 1 представлена структурна  электрическа  схема устройства дл  приема биимпульсных сигналов; на фиг. 2 представлена структурна  электрическа  схема анализатора.
Предложенное устройство содержит последовательно соединенные усилитель 1, блок стробировани  2 и преобразователь 3 биимпульсных сигналов в двоичные, а также элементь задержки 4, 5 и генератор стробировани  6, состо щий из фазового дискриминатора 7, управл емого делител  частоты 8 и генератора опорной частоты 9 , при этом один выход управл емого делител  частоты 8 св зан с блоком стробировани  2 и преобразователем 3 биимпульсных сигналов в двоичные, а второй выход - с одним из входов фазового дискриминатора 7, к другому входу которого и к первому элементу задержки 4 подключен выход усилител  1, элементы задержки 4, 5 вьтолнены управл емыми, например, на регистрах сдвига, причем выход первого элемента задержки 4 подключен к дополнительному входу фазового дискриминатора 7, второй элемент задержки 5 включен между вторым выходом управл емого делител  частоты 8 и вторым дополнительным входом фазового дискриминатора 7, а управл ющие входы элементов задержки 4, 5 подключены кдополнительному выходу управл емого делител  частоты 8. Кроме того устройство содержит анализатор 10, включенный к выходу управл емого делител  частоты 8 и выходу преобразовател  3 биимпульсных сигналов в двоичные. Анализатор 10 содержит блок стробировани  11 и делитель частоты на два 12, выходы которых соединены с соответствующими входами коррел  тора 13, выход которого соединен с входом первого усреднител  14, выходы которого соединены с первым и вторым входами исполнительного блока 15, выход которого соединен с одним входом делител  частоты на два 12,
При этом третий и четвертый входы соединены соответственно с выходом второго усреднител  16 и выходом делител  частоты на восемь 17, соединенного также с вторым входом первого усреднител  14 и с первым входом второго усреднител  16, второй и третий входы которого соединены соответственно с первым входом блока стробировани  11, который  вл етс  первым входом анализатора 10, и первым входом выделител  фронта тактовой частоты 18, который  вл етс  вторым входом анализатора 10, причем вторые входы блока стробировани  11 и выделител  фронта тактовой частоты 18 объединены и соединены с вторым входом делител  частоты на два 12, соответствующий выход которого  вл етс  выходом анализатора 10, при этом второй вход делител  частоты на два 12  вл етс  третим входом анализатора 10, а вход делител  частоты на восемь 17  вл етс  четвертым входом анализатора 10, при этом выход делител  частоты на два 12 соединен с соответствующим входом коррел тора 13.
Первый усреднитель 14 содержит счетчик 19 емкостью 64 единицы, отвод 20 емкостью 12 и отвод 21 емкостью 62. Второй 5 усреднитель 16 содержит последовательно соединенные выделитель фронта сигнала информации 22 и счетчик 23 емкостью 128 единицы . Исполнительный блок 15 содержит последовательно соединенные управл ющий узел 24 и блок управлени ; 25.
Предложенное устройство работает следующим образом.
Принимаемый сигнал поступает на усилитель 1, с него параллельно на первый вход блока стробировани  2 и вход генератора стробировани  6. С выхода генератора стробировани  6 сигнал поступает на второй вход блока стробировани  2, с выхода которого сигнал поступает на вход преобразовател  3 биимпульсных сигналов в двоичные и затем на выход устройства.
На первый, второй, третий и четвертый входы анализатора 10 подаютс  соответст-. венно сигнал информации fc, сигнал с частотой 19,2 кГц, сигнал тактовой частоты Гт- 2,4 кГц и сигнал с периодом 20 мс. В коррел торе 13 сигнал информации, просеченный сигналом 2,4 кГц, делитс  на два полуканала. Сигнал второго полуканала сдвигаетс  на два такта сигнала 2,4 кГц и совмещаетс  с сигналом первого полуканала . Дл  выполнени  этого сдвига в выделителе фронта тактовой частоты 18 выдел ютс  фронты. С выхода коррел тора 13 сигнал поступает в первый усреднитель 14. С помощью делител  частоты на восемь 17 из сигнала с периодом 20 мс вырабатываетс  сигнал с периодом 160 мс, который устанавливает счетчики 19 и 23 в нулевые состо ни .
Сигналы на выходе первого 14 и второго 16 усреднителей обозначены соответственно буквами а, в, с. Исполнительный блок
15состоит из управл ющего узла 24, реализующего функцию авс + авс, и блока управлени  25, вырабатывающего сигнал подстройки , поступающий на первый вход делител  частоты на два 12.
Работа анализатора 10 осуществл етс  в соответствии с табл.
В зависимости от вида информации (сплощные нули, сплощные единицы, «точки 1200 или двоичные сигналы, поступающие со скоростью 2400 или 1200 бит/с) и правильного или неправильного расположени  сигнала 1,2 кГц, вырабатываемого делителем частоты на два 12, относительно сигнала информации происходит заполнение счетчика 23 второго усреднител  16 и/или счетчика 19 первого усреднител  14, и по вление сигналов на выходе усреднителей 14,
16в соответствии с табл. Предложенное устройство может использоватьс  в разветвленной системе передачи
импульснш сигналов, где требуетс  осуществл ть прием и регенерацию сигналов на двух скорост х (в данном случае 2400 и 1200 бит/с) ; тИзвестно, что дл  передачи сигналов со скоростью 1200 бит/с по каналам требуютс  существенно более простые устройства (в 2-3 раза по числу элементов), чем дл  скорости 2400 бит/с. Поэтому часто в системах дл  передачи вспомогательных сигналов (контрол , управлени  и взаимодействи ) используют меньщую скорость передачи, что существенно упрощает как сами устройства передачи этих сигналов, так и всю систему в целом. При этом дл  нормального функционировани  всех устройств необходимо чтобы устройство дл  приема биимпульсных сигналов было унифицированным, т. е. оно должно восстанавливать сигнал с любой заданной скоростью (например, 1200 или 2400 бит/с).
Предложенное устройство позвол ет выполнить указанную задачу достаточно просто и эффективно.
О
о
О
о
о

Claims (2)

1.Устройство дл  приема биимпульсных сигналов по авт. св. № 502506, отличающеес  тем, что, с целью приема сигнала с любой заданной скоростью, введен анализатор, включенный к выходу управл емого делител  частоты и выходу преобразовател  биимпульсных сигналов в двоичные.
2.Устройство по п. 1, отличающеес  тем, что анализатор содержит блок стробировани  и делитель частоты на два, выходы которых соединены с соответствующими входами коррел тора, выход которого соединен с входом первого усреднител , выходы которого соединены с первым и вторым входами исполнительного блока, выход которого соединен с одним входом делител  частоты на два, при этом третий и -четвертый входы соединены соответственно с вцходом второго усреднител  и выходом делител  частоты на восемь, соединенного также с вторым входом первого усреднител  и с первым
О
о
о
о
о
входом второго усреднител , второй и третий входы которого соединены соответственно с первым входом блока стробировани , который  вл етс  первым входом анализатора , и первым входом выделител  фронта тактовой частоты, который  вл етс  вторым входом анализатора, причем вторые входы
блока стробировани  и выделител  фронта тактовой частоты объединены и соединены с вторым входом делител  частоты на два,
соответствующий выход которого  вл етс  выходом анализатора, при этом второй вход делител  частоты на два  вл етс  третьим
входом анализатора, а вход делител  частоты на восемь  в г етс  четвертым входом анализатора, при этом выход делител  частоты на два соединен с соответствующим входом коррел, тора.
Источники информации, прин тые во внимание при экспертизе
1. Авторское свидетельство СССР № 502506, кл. Н 04 В 1/10, 1973.
..
651485
.2
SU772489775A 1977-05-24 1977-05-24 Устройство дл приема биимпульсных сигналов SU651485A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772489775A SU651485A2 (ru) 1977-05-24 1977-05-24 Устройство дл приема биимпульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772489775A SU651485A2 (ru) 1977-05-24 1977-05-24 Устройство дл приема биимпульсных сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU502506 Addition

Publications (1)

Publication Number Publication Date
SU651485A2 true SU651485A2 (ru) 1979-03-05

Family

ID=20710539

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772489775A SU651485A2 (ru) 1977-05-24 1977-05-24 Устройство дл приема биимпульсных сигналов

Country Status (1)

Country Link
SU (1) SU651485A2 (ru)

Similar Documents

Publication Publication Date Title
US3142802A (en) Synchronous clock pulse generator
SU651485A2 (ru) Устройство дл приема биимпульсных сигналов
US3067291A (en) Pulse communication system
US4361897A (en) Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems
US3241075A (en) Pulse regenerative devices
SU815862A1 (ru) Частотный дискриминатор
SU965004A1 (ru) Устройство приема сигналов фазового пуска
SU511714A1 (ru) Система передачи синхронных двоичных по кабельным лини м св зи
SU559437A1 (ru) Многоканальный приемник стартстопных телеграфных сигналов
SU708529A1 (ru) Устройство дл контрол телеграфных сигналов
SU1058084A1 (ru) Демодул тор фазоманипулированных сигналов
SU843266A1 (ru) Устройство дл асинхронной передачицифРОВОй иНфОРМАции пО СиНХРОННОМуКАНАлу СВ зи
SU1751774A1 (ru) Многоканальный интерфейс
RU2110890C1 (ru) Устройство обнаружения сигналов с программной перестройкой рабочей частоты
SU1012449A1 (ru) Устройство дл приема биоимпульсного сигнала
SU570214A1 (ru) Устройство дл выделени команд в телеграфной стартстопно-синхронной системе
SU611287A1 (ru) Демодул тор частотно-модулированного сигнала
SU628624A1 (ru) Устройство фазировани
SU703915A2 (ru) Устройство автоматического включени регистрирующей аппаратуры в лини х св зи с частотной модул цией
SU1478288A1 (ru) Частотный цифровой дискриминатор
SU1492486A2 (ru) Приемник сигналов трехкратной фазовой манипул ции
SU1195298A1 (ru) Устройство контрол синхронизма
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU1483665A1 (ru) Устройство дл приема дискретных составных частотных сигналов с внутриимпульсной фазовой манипул цией
SU658762A1 (ru) Устройство синхронизации