.- - Изобретение ОГНОСЕТСЯ к технике электро-и радиосв зи и может использоватьс в системах п едачи и приема цифровой информаиви. Известно устройство синхронизации, содержащее задающий генератор, блок управлени , фазовый дискриминато з выход отставание которого подключен к первок./ входу кольцевого распределител W ., Однако в таком устройстве санхронизацв при высокой скорости макипулш1в сигнала (50Мбит/сек) необходим эадакьщий генератор с частотой не менее ДГгц и быстродействующие логические элементы , что создает большие технические трудности, т.к. быстродействие сернйньпс логических элементов не гревышает ЮО 15О Мгц. Цель иаобретейи - обеспечение синхрониэаоии при снижении частоты задающего генератора. Дл ЭТОГО в устройство синхронизации, содержащее задающий генератор, лок управлени , фазовьШ дискриминатор выход отставание которого подключён к пф« вому входу кольцевого распределител , дополнительно введейь линн задержкес отводами и элемент Задержки, при этом, выход задающего генератора подключен к Входу линии задержки с отводами, от-воды котс)|)ой подключены к первым |вхо дам блока управлени , вторые входы которого соедаиены с срответствукшдамй выходами кольцевого распределителе, выход опережение фазового дисжримвнатора через элемент задержки подключен ко второму входу Кольцевого распределиге , вькод блока управлени подключен к управление фазового дискриминато ра, а блок управлеаи выполнен из э ёс/нтов И, выходы которых подключены к входу элемеита ИЛИ, выход которого вл етоа выходом блока, первые входы ментов И вл ютс первыми входами блока,, а вторые входы - вторыми его входами. Ma чертеже представлена структурна электрическа схема устройства синхронизации . Оно задаюший генератор 1, блок 2 управлени , фазовый дискриминатор 3, колъо.евой распределитель 4, ливи о задержки 5 с отводами, элемейтт задержки 6, причем блок 2 управлени выполнен из элемента ИЛИ 7 и элементов И 8 - И. Устройство работает следующим образом .,,.,.„,.,,,,,,.;.,:,..,..-.-.-..,-.., ;.,...-..-,.-.-. Фаза принимаемых импульсов сравниваетс в фазовом дискриминаторе 3 с фа зой регистрирующих импульсов, поступай щих с одного из выходов линии задержки 5 с отводами через один из элементов И 8 (9,10,11),и элемент...: ИЛИ 7. Лини задержки 5 имеет врем задержки, V равное периоду частоты манипул ции t. Рассто ние по времени мщщу линии, задержки 5 равно причем h определ етс требуемой точностью фазировани . В каждый момент времени открыт только один из элементов ИЗ, (9,1О,И), определ емый сЬсго нием коль цевого распределител 4. Через открытый элемент И 8 (9,10,11) проход т импульсы задающего генератора 1 на фа зовый дискриминатор 3 в определенной фазе. рассогласовании фазы этих импульсов с фазой принимаемых импульсов на соответствугошём выходе опережение или отставание фазового дискриминато-ра 3 в зависимости от знака рассогласовани возникает сигнал опережени или отставани , которйй поступает на соот ветствующий вход -кольцевого распределител 4, измен его состо ние на одну позицию в ту или иную сторону. При этс ранее открытый элемент И 8 (9,10,11) закрываетс , а открываетс соответствующий другой элемент И. При этом фаза импульсов, проход щих чэрез открытый элемент И и поступающих элемент ИЛИ 7 на фазсвый дискриминатор 3, изменитс на величину- в сторону уменьшени рассогласовани между этими импульсами-и принимаемым сигналом. Не-
644O44 обходимость элемента задержки 6 обусловлена тем, что при опережении фазы регистрирующих импульсов один и тот же импульс от задающего генератора 1 может пройти на вход фазового дискриминатора 3 дважды: сначала с одного из отводов линии задержки 5, а после переключени котдевого распределител 4 с другого отвода, соседнего. Дл исключени этого влени элемент задержки 6 должен задерживать сигнал опережени на врем . jr. , . tr|H-i) .- t -ppiФэрму л а изобретени .1. Устройство синхронизации, содер сащее задающий генератор, блок управлени , фазовый дискриминатор, выход, отставание которого подключен к первому входу кольцевого распределител , о т л - ч, а ю щ е ее тем, что, .с обеспечени синхронизации при снижении частоты задающего ген атора, введены лини задержки с отводами и элемент задержки, при этом выход задающего генератора подключен к входу линии задержки с отводами, отводы которой подключены к первым входам блока управлени , вторые входы которого со&динены с соответствующими выходами кольцевого р аспределител , выход опереженнефааэвого дискриминатора через элемент задфжки подключен к второму входу кольцевого распределител , выход блока управлени подключен к входу управление фазового дискриминатора. 2S, Устройство по п. 1, р т л и ч а ющ е е с тем, что блок управлени выполнен из элемевтов И, выходы которых подключены к: входу элемеата ИЛИ, выход которого вл етс выходом блока, первые входы элементов И вл ютс п&р выми блока, а вторые входы вторыми его входами. Источники информации, прин тые во внимание при экспертизе 1. Мартынов .Е. М. Синхронизаци в системах Передачи дискретных сообщений М., Св зь, 1972, с. 87.