SU642878A1 - Arrangement for selecting video signal of complex predetermined shape - Google Patents

Arrangement for selecting video signal of complex predetermined shape

Info

Publication number
SU642878A1
SU642878A1 SU742089998A SU2089998A SU642878A1 SU 642878 A1 SU642878 A1 SU 642878A1 SU 742089998 A SU742089998 A SU 742089998A SU 2089998 A SU2089998 A SU 2089998A SU 642878 A1 SU642878 A1 SU 642878A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
video signal
output
arrangement
predetermined shape
Prior art date
Application number
SU742089998A
Other languages
Russian (ru)
Inventor
Юрий Федорович Коркунов
Станислав Евгеньевич Каширин
Юрий Георгиевич Огурцовский
Original Assignee
Предприятие П/Я А-1772
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1772 filed Critical Предприятие П/Я А-1772
Priority to SU742089998A priority Critical patent/SU642878A1/en
Application granted granted Critical
Publication of SU642878A1 publication Critical patent/SU642878A1/en

Links

Description

соответственно, на другие входы которы поданы сфочные синхроимпульсы, а выходы первого и второго адресных регистров срединены с Соответствующими адресными входами введенных первого и второго блоков  чеек пам ти, входы начальной установки каждого из котовькк соединены с трнгг« ром, а выходы - с &%одамЁ1 соотьетервзгющего елемет та ИЛИ считывави , выход каждого аз взоторых через пос едойвтельво соедннеданле вле мещ- И управлеви  считыванием, впемей И управлени  записью сое шен с одвим не входов соответствующего введеаного епемента ИЛИ запуска селекции, на другой вход которых подан сйгоал satipJEa селекдш, а выходы впвыентов ИЛИ эа пуска селекции соедивены с входа ш записи соответствуюшего блока  чеек пам тй, Rps ВТОМ выход ЛИНИИ задержки под ключей Е «гретьйм входам соответствующих ааеменюв И увравленн  считывание На чертеже приведена структурна  электрическа  схема устройства. Устройство дл  селек ии видеосигнала ваданной фигуры сложной формы содержит пороговый бло8 1, на вход которого подан видеосигнйл, а выход соединен е элементами И 2 и 3 управлени  заиисьЮ} два элемента ИЛИ 4 в 3 считывани , триггер 6, на счетные входы которого поданы строчные синхроимпульсы, а выходы триггера 6 соединены с двум  соответствующими элементами И 7 и 8 управлени  счить ванием , выходы которых соединены с входами Выходного элемента ИЛИ 9. К выходу иорогового блока 1 подключен первый сигнальный вход введенного коммутатора 1О видеосигналов соседних строк, второй сигнальный вход которого через введенную линйю задержки 11 соединен с выходом порогового блока 1 а управл ющие входы коммутатора 10 видеосигналов соседних строк соединены с выходами триггера 6, первый и второй выходы коммутаторе 10 видеосигналов соседних строк подключены соответственно к первому и второмувведенным адресным регистрам 12 и 13, на другие Входы которых поданы строчные синхроимпульсы, а выходы первого и второго адресных регистров 12 и 13 соединены с соответствующими едресными вход ми введенных первого и второго блоков 14 и 15  чеек пам ти, входы начальной установки каждого из которых соединены с триггером 6, а оыходы - с входами соответствующего элемента ИЛИ 4 и 5 счйтьшани , и выход каждого из которых через последоватрльно соединенные элементы И 7 и 8 управлени  считьшанием, элеменп- И 2 и 3 управлени  записью соединен с одним иа входовсоответствующего введенного элемента ИЛИ 16 и 17 запуска селекции, на другой вход которых подан сигнал запуска селекции, а выходы элементов ИЛИ 16 и 17 запуска селекции соединены с входами записи соответствующего блока 14 или 15  чеек пам ти при этом выход линии задержки 11 подключен к третьим входам соответствующих элементов И 7 и 8 управлени  считыванием. Устройство работает следующим образом . При наличии сигнала запуска селекции в запоминающую -к  чейку блока 14  чеек пам ти записываетс  уровень напр жени , соответствующий логической 1. Это соответствует тому, что перва  хорда выдел емой фигуры заданного с помощью сигнала запуска селекции бы а -и на данной, например первой строке. На второй строке информаци  из I -и  чейки пам ти блока 14  чеек пам ти черев элемент ИЛИ 4 считывани  в в де логической I считываетс . С выхода триггера 6 на элемент И 7 управлени  считьдаанием подаетс  разрешающий потенциал. На выходе выходного элемента ИЛИ 9 по вл етс  импульс, полностью совпадающий по времени с первой задержанной хордой, так как на элемент И 7 управлени  считьдаанием подаютс  задержанные хорды, Сигнал с выхода элемента И 7 управлени  считыванием подаетс  также на вход элемента И 3 управлени  записью , на другой вход которого подаютс  импульсы хорд. На второй строке имеетс  совпадение по времени выделен-i кого, сигнала и хорды. Поэтому через элемент И 3 управлени  записью, элемент ИЛИ 17 запуска селекции в -ю  чейку блока 15 записываетс  1, На третьей, строке эта информаци  считываетс  через элемент ИЛИ 5 счить вани . Выделенный сигнал через элемент И 2 управлени  записью, элемент ИЛИ 16 запуска селекции записываетс  в -ю  чейку блока 14  чеек пам ти. На четвертой строке выдел ема  фигура имеет, например, две хорды: иrespectively, the other inputs of which were supplied with fph sync pulses, and the outputs of the first and second address registers are centered with the Corresponding address inputs of the entered first and second blocks of memory cells, the inputs of the initial installation of each cat are connected to the trng "rum, and the outputs with &% Odame-1 of the corresponding element OR read, the output of each one looking through the connection is connected to the control channel And control the reading, run and control the recording of the signal with the non-input of the corresponding input element OR launching the selection, to another input of which the alarm is sent satipJEa selected, and the outputs of the output OR selection selection are connected from the write input of the corresponding memory cell, Rps BOTTOM output LINE delays under the keys E “to the third inputs of the corresponding branches and read electrical circuit device. A device for selection of a video signal in a complex complex shape contains a threshold block 8 1, at the input of which a video signal is fed, and the output is connected by elements AND 2 and 3 of control zaiи two elements OR 4 to 3 readings, trigger 6, counting inputs of which are provided by horizontal sync pulses , and the outputs of the trigger 6 are connected to two corresponding control elements AND 7 and 8, the outputs of which are connected to the inputs of the Output Element OR 9. The first signal input of the input switch 1O of the video signal is connected to the output of the Rear Unit 1 The adjacent signal lines, the second signal input of which, through the input delay line 11, is connected to the output of the threshold unit 1, and the control inputs of the switch 10 of the video signals of adjacent lines are connected to the outputs of trigger 6, the first and second outputs of the switch 10 of the video signals of the neighboring lines are connected to the first and second entered addresses, respectively registers 12 and 13, to the other Inputs of which the lowercase clock pulses are fed, and the outputs of the first and second address registers 12 and 13 are connected to the corresponding edres inputs of the entered first second and second blocks 14 and 15 of the memory cells, the inputs of the initial installation of each of which are connected to trigger 6, and the outputs - to the inputs of the corresponding element OR 4 and 5 of the gate, and the output of each of which through sequential connected elements AND 7 and 8 of the control The record control elements 2 and 3 are connected to one of the inputs of the corresponding input element OR 16 and 17 of the selection trigger, to the other input of which a selection trigger signal is given, and the outputs of the selection trigger elements 16 and 17 are connected to the recording inputs A block of 14 or 15 memory cells, wherein the output of the delay line 11 is connected to the third inputs of the respective read control elements 7 and 8. The device works as follows. If the selection trigger signal is present, the voltage level corresponding to logical 1 is recorded in the memory cell of the block of 14 memory cells. This corresponds to the fact that the first chord of the selected figure specified by the selection trigger signal would be a on this, for example, first line . On the second line, the information from the first memory cell of the block of 14 memory cells through the read 4 or 4 element in the logical I is read. From the output of the trigger 6 to the control element AND 7, a resolving potential is applied. At the output of the output element OR 9, an impulse that coincides in time with the first delayed chord appears, since delayed chords are fed to the control element AND 7, the delayed chords are fed. The output signal from the control output element 7 is also fed to the write control element And 3, chord pulses are fed to another input. On the second line, there is a coincidence in time of the selected signal, signal, and chord. Therefore, through the record control element AND 3, the selection start element OR 17 is written into the 1st cell of the block 15, 1. On the third line, this information is read through the OR element 5 to count the vanities. The selected signal through the record control element AND 2, the selection trigger element 16 or 16 is recorded in the -th cell of the block 14 of memory cells. On the fourth line, the figure has, for example, two chords: and

SU742089998A 1974-12-30 1974-12-30 Arrangement for selecting video signal of complex predetermined shape SU642878A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742089998A SU642878A1 (en) 1974-12-30 1974-12-30 Arrangement for selecting video signal of complex predetermined shape

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742089998A SU642878A1 (en) 1974-12-30 1974-12-30 Arrangement for selecting video signal of complex predetermined shape

Publications (1)

Publication Number Publication Date
SU642878A1 true SU642878A1 (en) 1979-01-15

Family

ID=20605358

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742089998A SU642878A1 (en) 1974-12-30 1974-12-30 Arrangement for selecting video signal of complex predetermined shape

Country Status (1)

Country Link
SU (1) SU642878A1 (en)

Similar Documents

Publication Publication Date Title
JPH0642313B2 (en) Semiconductor memory
SU642878A1 (en) Arrangement for selecting video signal of complex predetermined shape
SU1606972A1 (en) Device for sorting data
SU1679480A1 (en) Data output device
SU847313A1 (en) Information input device
SU450233A1 (en) Memory device
SU663113A1 (en) Binary counter
SU670958A2 (en) Telemetry information processing device
SU576588A1 (en) Magnetic digital recording apparatus
SU1187207A1 (en) Magnetic recording device
SU1069003A1 (en) Static register
SU551702A1 (en) Buffer storage device
SU1465911A1 (en) Memory device
SU1656545A1 (en) Device for matching transmitter and receiver of information
SU1383445A1 (en) Device for delaying digital information
SU567221A1 (en) Dynamic-memory switching device
SU1695386A1 (en) Digital delay device
SU750568A1 (en) Buffer storage
SU1383326A1 (en) Device for programmed delay of information
SU474844A1 (en) Memory device
SU982093A1 (en) Storage
SU1298756A1 (en) Intercomputer exchange device
SU1003151A1 (en) Storage device with information check at recording
SU1524093A1 (en) Buffer storage
SU1501100A1 (en) Function generator