SU640441A2 - Устройство дл синхронизации двоичных сигналов - Google Patents

Устройство дл синхронизации двоичных сигналов

Info

Publication number
SU640441A2
SU640441A2 SU762430254A SU2430254A SU640441A2 SU 640441 A2 SU640441 A2 SU 640441A2 SU 762430254 A SU762430254 A SU 762430254A SU 2430254 A SU2430254 A SU 2430254A SU 640441 A2 SU640441 A2 SU 640441A2
Authority
SU
USSR - Soviet Union
Prior art keywords
phase
inputs
outputs
input
analyzer
Prior art date
Application number
SU762430254A
Other languages
English (en)
Inventor
Иван Леонтьевич Нездайминов
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU762430254A priority Critical patent/SU640441A2/ru
Application granted granted Critical
Publication of SU640441A2 publication Critical patent/SU640441A2/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1
Изобретение относитс  к радиосв зи и может использоватьс  в синхронизации двоичных сигналов в телеграфии, системах передачи даиных и системах автоматизированного управлени .
По основному авт. св. № 403096 известно устройство дл  синхронизации двончпых сигналов, содержащее генератор, подключенный через каскады вычитани  н добавлени  импульсов к входу делител  частоты , выходы когорого соединены с первыми входами трех фазовых дискрнмина10ров, вторые входы двух фазовых дискриминаторов подключены к выходу каскада формировани  фронтов сигнала, первые выходы двух фазовых дискриминаторов соединены со вторым входом третьего фазового дискриминатора , а вторые выходы соедииепы с включенными последовательно реверсивным счетчиком и блоком переменного коррекционного эффекта, выходы которого подключены к каскадам вычитани  и добавлени  импульсов параллельно выходам третьего фазового дискриминатора.
Однако данное устройство имеет большое врем  вхождени  в синхронизм.
Цель изобретени  - сокращение времени вхождени  в синхронизм и повыщение помехоустойчивости .
2
Дл  этого в ycTpuiiCTBO дл  сипхроиизации двоичных сигналов, содержащее геператор , подключенный через каскады вычнlariiiH и дооавленн  импульсов к входу делитсл  частоты, выходы которого соедппепы с первыми входами трех фазовых днскрпминаюрОБ , вторые входы двух фазовых дискри.минаторов подключены к выходу каскада формнровани  фронгов сигнала, нервые выходы двух фазовых дискриминаторов соеди11ены со вторым входом третьего фазового дискрнынпагора, а вторые выходы соединены с включепныл последовательно реверс11вныл1 счетчиком и блоком неременного коррекционного эффекта, вььчоды коюрого подключены к каскадам вычитани  и добавлени  импульсов параллельпо выходам третьего фазового дискрпмпнатора, введены анализатор фазы входного сигнала и
олок сравнени  фаз, ири этом вход каскада формнровани  фронтов сигнала соединен с одним из входов анализатора фазы входного сигиала, к другим входам которого подключены соответственно входы реверспвного счетчика и выходы третьего фазового дискриминатора, а выходы анализатора фазы входного сигнала подключены соответственно к дополнительным входам блока переменного коррекциониого эффекта и реверсивного счетчика и к одним из входов блока сравнени  фаз, к другим входам которого подключены соответственно выходы двух фазовых дискриминаторов, а выходы блока сравнени  фаз подключены к дополнительным входам каскадов вычитани  и добавлени  импульсов, причем соответствующий выход делител  частоты подключен к сиихронизирующему входу каскада формировани  фронтов сигнала.
На чертеже изображена структурна  электрическа  схема предложенного устройства .
Устройство дл  синхронизации двоичных сигналов содержит генератор 1, подключенный через каскады вычитани  2 и добавлени  6 импульсов к входу делител  4 частоты , выходы которого соединены с нервыми входами трех фазовых дискримииаторов 5-7, вторые входы двух фазовых дискриминаторов б и 6 подключены к выходу каскада формировани  8 фронтов сигнала, первые выходы двух фазовых дискриминаторов 5 и 6 соединены со вторым входом третьего фазового дискриминатора 7, а вторые выходы соединены с включенными иоследовательно реверсивным счетчиком 9 и блоком 10 иеременного коррекционного эффекта, выходы которого подключены к каскадам вычитани  2 н добавлени  3 импульсов параллельно выходам третьего фазового дискримииатора 7, а также анализатор 11 фазы входного сигнала и блок 12 сравнени  фаз, нрн этом вход каскада формировани 
8фронтов сигнала соединен с одним из входов анализатора il фазы входного сигнала, к другим входам которого подключены соответственно входы реверсивного счетчика
9и выходы третьего фазового дискриминатора 7, а выходы анализатора И фазы входного сигнала подключены соответственно к дополнительным входам блока 10 переменного коррекционного эффекта и реверсивного счетчика 9 и к одним из входов блока 12 сравнени  фаз, к другим входам которого подключены соответственно выходы двух фазовых дискриминаторов 5 н 6, а выходы блока 12 сравнени  фаз подключены к донолнительным входам каскадов вычитани  2 и добавлени  3 импульсов, причем соответствующий выход делител  4 частоты подключен к синхронизирующему входу каскада формировани  8 фронтов сигиала.
Устройство работает следующим образом.
Импульсы с каскада формировани  8, соответствующие границам или срединам между элементами сигнала, поступают на фазовые дискриминаторы 5 и 6. Если временное рассогласование между этими импульсами и импульсами на выходе делител  4 превышает величину выбранного временного интервала Д/, то с фазовых дискриминаторов 5 или 6 в зависимости от знака рассогласовани  постунают нмпульсы на реверсивный счетчик 9, в блок 13 унравлени ,
блок 14 определени  математического ожидани  фазы и блок 12 сравнени . Одновременно с этим в блоке 15 измерени  параметров канала св зи определ етс  качество канала св зи. Результат измерени  поступает на блок 13 управлени . В блоке 14 определени  математического ожидани  фазы онредел етс  математическое ожидание фазы синхросигнала. При хорощем качестве канала св зи, когда коэффициент передачи канала св зи находитс  в заданных пределах , с выхода блока 13 управлени  на реверсивный счетчик 9 поступает сигнал на уменьшение емкости счетчика.
Импульсы с реверсивного счетчика 9 иоступают на блок 10 переменного коррекционного эффекта и далее на каскады вычитани  2 или добавлеии  3. При достаточно большом фазовом рассогласованни, превышающсм А/, и хорошем качестве канала св зи работают эти цепи, тем самым обеспечиваетс  быстрое вхождение в снихронизм. При плохом качестве канала св зи и большом фазовом рассогласовании, т. е. при
наличии сильных сосредоточенных помех, способных вывести систему на синхронизма , с блока 13 управлени  на блок 10 переменного коррекционного эфф&к-а ноступает сигиал, запрещающий его работу. Коррекци  фазы по данной цени прекращаетс . Этот же сигнал, поступа  на блок 14 определени  математического ожидани  фазы, осуществл ет съем математического ожидани  фазы синхросигнала. При этом математическое ожидание фазы синхросигнала определ етс  величиной рассогласовани  - сигналами с выходов фазовых дискриминаторов 5 или 6. В блоке 12 сравнени  осуществл етс  сравнение математического ожиДани  фазы синхросигнала с действительным значением фазы в данный момент - имиульсами с выходов фазовых дискриминаторов 5 или 6. Сигналы коррекции с выходов блока 12
сравиени  поступают на каскады вычитани  2 или добавлени  3 импульсов.
Таким образом, на врем  «ненадежности канала св зи коррекци  фазы синхросигнала осуществл етс  по ее математическому
ожиданию, определенному на предыдущем этапе. Тем самым исключаетс  выход системы из синхронизма на врем  действи  сильных сосредоточенных помех, увеличиваетс  точность синхронизации и помехоустойчивость приема сигналов за счет исключени  ошибок синхронизации.
Если фазовое рассогласование мало (меньше А), то с фазовых дискриминаторов 5 или 6 импульсы поступают на фазовый дискриминатор 7, где их положение сопоставл етс  с временем по влени  импульсов с делител  4. В зависимости от. знака рассогласовани  с фазового дискриминатора 7 поступают управл ющие импульсы на
каскады вычитаии  2 или добавлени  3. Эти
же импульсы поступают на блок 14 определени  математического ожидани  фазы синхросигнала .
В установившемс  режиме при малом фазовом рассогласовании значительно смещенные во времени единичные импульсы с выхода каскада формировани  8 не оказывают вли ни  на работу устройства. В этом режиме весьма мала веро тность того, что с выхода реверсивного счетчика 9 подаетс  импульс на блок 10 переменного коррекционного эффекта.
Таким образом, ввиду того, что на работу устройства не вли ют одиночные сильно смещенные элементы входного сигнала, точность его работы повышаетс .
В установившемс  режиме при по влении сильной сосредоточенной помехи прекращаетс  работа блока 10 переменного коррекцлонного эффекта, осуществл етс  съем математического ожидани  фазы синхросигнала , начинает работать блок 12 сравнени .
В этом режиме математическое ожидание фазы синхросигнала определ етс  в основном импульсами с выхода фазового дискриминатора 7. Подстройка фазы синхросигнала осуществл етс  по результатам сравнени  этого математического ожидани  с импульсами с выходов фазовых дискриминаторов 5 и 6.
Таким образом, в установившемс  режиме при действии сильных сосредоточенных помех подстройка фазы синхросигнала осуществл етс  по результатам сравнени  математического ожидани  фазы, вычисленного в отсутствии помех, с расстройкой фазы , вызванной помехами. Тем самым исключаетс  или сводитс  к минимуму действие сильных сосредоточенных помех на устройство синхронизации, исключаетс  выход системы из синхронизма на врем  действи  помех, увеличиваетс  точность синхронизации и помехоустойчивость приемосигналов за счет исключени  ошибок синхронизации.

Claims (1)

  1. Формула изобретени 
    Устройство дл  синхронизации двоичных сигналов по авт. св. № 403096, отличающеес  тем, что, с целью сокращени  времени вхождени  в синхронизм и повышени 
    номехоустойчивости, в него введены анализатор фазы входного сигнала и блок сравнени  фаз, при этом вход каскада формировани  фронтов сигнала соединен с одним из входов анализатора фазы входного
    сигиала, к другим входам которого подключены соответственно входы реверсивного счетчика и выходы третьего фазового дискриминатора , а выходы анализатора фазы входного сигиала подключены соответственно к дополнительным входам блока переменного коррекционного эффекта и реверсивного счетчика и к одним из входов блока сравнени  фаз, к другим входам которого подключены соответственно выходы двух
    фазовых дискриминаторов, а выходы блока сравнени  фаз подключены к дополнительным входам каскадов вычитани  и добавлени  импульсов, причем соответствующий выход делител  частоты подключен к синхронизирующему входу каскада формировани  фронтов сигнала.
SU762430254A 1976-12-10 1976-12-10 Устройство дл синхронизации двоичных сигналов SU640441A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762430254A SU640441A2 (ru) 1976-12-10 1976-12-10 Устройство дл синхронизации двоичных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762430254A SU640441A2 (ru) 1976-12-10 1976-12-10 Устройство дл синхронизации двоичных сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU403096A Addition SU90301A1 (ru) 1949-08-22 1949-08-22 Шарошечное долото с резиновыми опорами дл бурени скважин

Publications (1)

Publication Number Publication Date
SU640441A2 true SU640441A2 (ru) 1978-12-30

Family

ID=20686723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762430254A SU640441A2 (ru) 1976-12-10 1976-12-10 Устройство дл синхронизации двоичных сигналов

Country Status (1)

Country Link
SU (1) SU640441A2 (ru)

Similar Documents

Publication Publication Date Title
US4471299A (en) Circuit for digital phase difference measuring and synchronizing between pulse trains
US3562710A (en) Bit error detector for digital communication system
US4450573A (en) Bit data operated squelch
EP0010344B1 (en) Digital signal detector
US3597539A (en) Frame synchronization system
US4131856A (en) Electrical synchronizing circuits
US4206414A (en) Electrical synchronizing circuits
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
US5012198A (en) Digital PLL circuit having reduced lead-in time
JPS61296843A (ja) コ−ド化デイジタル・デ−タ用信号対雑音比指数生成装置および方法
US3958083A (en) Acquisition system for the SDMA/TDMA satellite communication system
SU640441A2 (ru) Устройство дл синхронизации двоичных сигналов
US4771442A (en) Electrical apparatus
EP4142204A1 (en) Wireless audio synchronization method, wireless audio playback device and wireless audio transceiving system
US4455664A (en) Carrier data operated squelch
EP0490178A1 (en) Lock detector for a digital phase locked loop
GB2183128A (en) Method for synchronising a receiver in digital data transmission
JP2702773B2 (ja) データモニタ装置
SU856028A2 (ru) Устройство синхронизации с дискретным управлением
JPS6166433A (ja) クロツク同期回路
JPH0157539B2 (ru)
JP3533147B2 (ja) フェージング周波数検出方法および回路
JPH05219011A (ja) スライディング相関器
SU965005A2 (ru) Устройство тактовой синхронизации
JP2681922B2 (ja) ビット同期装置