сумматора, второй выход, преобразовател кода соединен со входами блока управлени и формировател знака, выход которого подключен к другому входу первого сумматора , выход которого соединен со входами второго сумматора и заиоминающего блока, первый выход которого соединен с другим входом второго сумматора, второй выход запомииаюш,его блока соединен с первым индикатором, выход второго сумматора подключен к входу арифметического блока, выходы которого соединены со вторым и третьим индикаторами, а выходы блока управлени подключены к формирователю импульсов, преобразователю кода, формирователю знака, запоминающему блоку, второму сумматору, арифметическому блоку и задатчику программных по данному изобретению. На чертеже изображено предлагаемое устройство. Устройство содержит датчик контролируемого параметра 1, аналого-цифровой преобразователь 2, формирователь импульсов 3, блок эталонов 4, генератор импульсов 5, блок коррекции 6, формирователь знака 7, элемент ИЛИ 8, ключ 9, преобразователь кода 10, первый сумматор 11, блок управлени 12, запоминающий блок 13, второй сумматор 14, первый индикатор 15, арифметический блок 16, второй индикатор i/, третий индикатор 18, задатчик программы 19 и позиционер 20. Устройство работает следующим образом . Вначале на позиционер подаетс максимальный входной сигнал. При этом аналоговый сигнал от датчика 1 линейных перемещений преобразуетс в аналого-цифровом преобразователе 2 в нормированные сигналы логического нул и логической единицы, а затем формирователем 3 в последовательность счетных импульсов, количество которых пропорционально перемещению выходного звена позиционера. Импульсы с формирователем 3 через ключ 9 поступают в блок 6 дл выработки приведенного хода, где происходит их деление на посто нную величину, задаваемую блоком эталонов 4, и запись сумматора 11. Одновременно с этим счетные импульсы с выхода формировател 3, проход через элемент И}1И 8, суммируютс в сумматоре 11. Число в двоично-дес тичном коде с выхода сумматора И записываетс в параллельный регистр запоминающего блока 13 и индицируетс на индикаторе 15. После этого блок управлени запирает ключ 9, и входной сигнал с позиционера 20 снимаетс . На этом первый цикл работы устройства заканчиваетс . Во втором цикле работы устройства происходит вычисление точностных характеристик . Входной сигнал позиционера повышаетс на величину заданного нриращени . При этом количество счетных импульсов , пропорциональное перемещению выходного звена позиционера, умножаетс масштабирующим счетчиком и формирователем 3 на посто нный коэффициент, задаваемый блоком эталонов, обеспечивающим ввод констант и затем суммируетс в сумматоре И. После этого блок управлени запускает преобразователь кода 10, с помощью которого параллельный код величины приведенного хода, хран щийс в блоке 6, преобразуетс в число - импульсный код. Последний через элемент ИЛИ 8 поступает в сумматор И, где вычитаетс из ранее записанного в него числа. Знак суммировани нмиульсов в сумматоре И q)opMnpyeTCH формирователем /. Полученное таким образом в сумматоре 11 двоичнодес тичное число представл ет сооой погрешность позиционера при заданном входном сигнале. После окончани работы преобразовател Ш со второго его выхода на блок 12 подаетс сигнал, разрешающий выдачу последующих импульсов управлени устройством. Код числа, полученного в сумматоре 11, записываетс в сдвиговый регистр запоминающего блока 13, и кроме того, пройд через сумматор 14, подаетс в блок 1Ьдл онределени и хранени максимальных величин погрещности и вариации. В блоке 16 происходит сравнение кодов двух чисел: того, что поступает, и того, что находитс в регистре хранени ногрешности. При этом большее из чисел (ногрешность) индицируетс на индикаторе 17. Аналогичным образом осуществл етс работа устройства после каждого последующего увеличени входного сигнала позиционера вплоть до достижени его максимальной величины. Затем входной сигнал последовательно снижаетс , и при каждом заданном значении входного сигнала определ ютс величины погрешности и вариации. Вычисление погрешности и вывод на индикатор ее максимальной величины производитс аналогично описанному выше. Вычисление вариации происходит следующим образом. Код величины погрешности дл заданного входного сигнала, полученный в сумматоре 11 при обратном ходе, суммируетс в сумматоре 14 с кодом величины погрешности, полученного нри пр мом ходе дл этого же входного сигнала и хран щегос в запоминающем блоке 13. Результирующее число , которое вл етс вариацией позиционера нри заданном входном сигнале, подаетс в блок 16, где происходит его сравнение с предыдущим значением вариации. Максимальное из них записываетс в параллельный регистр хранени вариации и индицируетс на индикаторе 18. После снижени входного сигнала позиционера до нул на индикаторах 17 и 18 высвечиваютс величины основной ногрешностн и вариации.